## UNIVERSIDADE FEDERAL DE SANTA CATARINA DEPARTAMENTO DE ENGENHARIA ELÉTRICA EEL - 7020 SISTEMAS DIGITAIS

## **EXP. 8: CONTADORES**

## 1. Introdução:

Os contadores digitais consistem de arranjos de flip-flops. Como a saída de um flip-flop tem dois estados, as saídas de um contador poderão assumir  $2^n$  estados. O número de estados que as saídas de um contador digital pode assumir é chamada módulo. Apesar da saída de um contador poder assumir  $2^n$  estados, este pode ter módulo inferior.

A mudança de estado das saídas de um contador está associado à ocorrência de um evento, que usualmente corresponde a um ciclo de sinal de relógio.

Dependendo da associação entre os flip-flops que compõem o relógio, pode-se ter um desempenho diferente do contador.

Os contadores cujo sinal de clock é ligado simultaneamente nas entradas "clock"de todos os flip-flops são chamados contadores síncronos.

#### 2. Parte Experimental

Estudo dos contadores digitais CI's 7490 e 74191:

- 2.1 Analisar os modos de funcionamento do CI 7490:
- Verificar a tabela de função
- Montar um contador BCD
- Montar um divisor por cinco
- Montar contador de 0 a N
- 2.2 Analisar o funcionamento do contador programável CI 74191
- Verificar o diagrama de tempo
- Em operação normal (contagem de 0 a 15), em particular estudar a função dos seguintes pinos do CI: Enable, Load, Ripple Carry Output (TC); Up/Down
- Montar um contador de 0 a N (arbitrário);
- Montar um contador de N1 a N2 (arbitrários);



August 1986 Revised March 2000

# DM7490A Decade and Binary Counters

#### **General Description**

The DM7490A monolithic counter contains four masterslave flip-flops and additional gating to provide a divide-bytwo counter and a three-stage binary counter for which the count cycle length is divide-by-five.

The counter has a gated zero reset and also has gated setto-nine inputs for use in BCD nine's complement applications

To use the maximum count length (decade or four-bit binary), the B input is connected to the  $\mathbf{Q}_A$  output. The input count pulses are applied to input A and the outputs are as described in the appropriate Function Table. A symmetrical divide-by-ten count can be obtained from the counters by connecting the  $\mathbf{Q}_D$  output to the A input and applying the input count to the B input which gives a divide-by-ten square wave at output  $\mathbf{Q}_A$ .

#### **Features**

- Typical power dissipation 145 mW
- Count frequency 42 MHz

## **Ordering Code:**

| Order Number | Package Number | Package Description                                                   |
|--------------|----------------|-----------------------------------------------------------------------|
| DM7490AN     | N14A           | 14-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide |

## **Connection Diagram**



# **Function Tables**

## **BCD Count Sequence** (Note 1)

| Count | Outputs     |   |                |       |  |  |
|-------|-------------|---|----------------|-------|--|--|
|       | $Q_D$ $Q_C$ |   | Q <sub>B</sub> | $Q_A$ |  |  |
| 0     | L           | L | L              | L     |  |  |
| 1     | L           | L | L              | Н     |  |  |
| 2     | L           | L | Н              | L     |  |  |
| 3     | L           | L | Н              | Н     |  |  |
| 4     | L           | Н | L              | L     |  |  |
| 5     | L           | Н | L              | Н     |  |  |
| 6     | L           | Н | Н              | L     |  |  |
| 7     | L           | Н | Н              | Н     |  |  |
| 8     | Н           | L | L              | L     |  |  |
| 9     | Н           | L | L              | Н     |  |  |

#### BCD Bi-Quinary (5-2) (Note 2)

| Count | Outputs |       |                |                |  |  |
|-------|---------|-------|----------------|----------------|--|--|
|       | $Q_A$   | $Q_D$ | Q <sub>C</sub> | Q <sub>B</sub> |  |  |
| 0     | L       | L     | L              | L              |  |  |
| 1     | L       | L     | L              | Н              |  |  |
| 2     | L       | L     | Н              | L              |  |  |
| 3     | L       | L     | Н              | Н              |  |  |
| 4     | L       | Н     | L              | L              |  |  |
| 5     | Н       | L     | L              | L              |  |  |
| 6     | Н       | L     | L              | Н              |  |  |
| 7     | Н       | L     | Н              | L              |  |  |
| 8     | Н       | L     | Н              | Н              |  |  |
| 9     | Н       | Н     | L              | L              |  |  |

#### **Reset/Count Function Table**

| Reset Inputs |       |       |       | Outputs |                |                |                |
|--------------|-------|-------|-------|---------|----------------|----------------|----------------|
| R0(1)        | R0(2) | R9(1) | R9(2) | $Q_D$   | Q <sub>C</sub> | Q <sub>B</sub> | Q <sub>A</sub> |
| Н            | Н     | L     | Х     | L       | L              | L              | L              |
| Н            | Н     | Χ     | L     | L       | L              | L              | L              |
| Х            | X     | Н     | Н     | Н       | L              | L              | Н              |
| Х            | L     | X     | L     | COUNT   |                |                |                |
| L            | Χ     | L     | Χ     | COUNT   |                |                |                |
| L            | X     | X     | L     | COUNT   |                |                |                |
| Х            | L     | L     | X     | COUNT   |                |                |                |

H = HIGH Level L = LOW Level X = Don't Care

Note 1: Output QA is connected to input B for BCD count.

Note 2: Output QD is connected to input A for bi-quinary count

# **Logic Diagram**



are functionally at a HIGH level.

# **Connection Diagram**



# **Timing Diagram**

