### JOVAN ĐORĐEVIĆ

# ARHITEKTURA I ORGANIZACIJA RAČUNARA

ARHITEKTURA RAČUNARA



### **PREDGOVOR**

Ova knjiga je napisana kao osnovni udžbenik iz arhitekture i organizacije računara i pokriva osnovne koncepte iz arhitekture i organizacije procesora, memorije, ulaza/izlaza i magistrale.

| a . |       | •  |
|-----|-------|----|
| V 1 | stem  | 1  |
| ۱ T | SIGIL | и. |

Autor

Beograd

novembra 2011.

## **SADRŽAJ**

| PREDGOVOR                             |                                             | 1  |
|---------------------------------------|---------------------------------------------|----|
| SADRŽAJ                               |                                             | 3  |
| 1 ARHITEKTURA RAČUNARA                |                                             | 0  |
|                                       |                                             |    |
|                                       | ISTRI                                       |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       | M ZAREZU                                    |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       | ERANDI                                      |    |
|                                       | ih operanada                                |    |
|                                       |                                             |    |
|                                       | ie                                          |    |
|                                       | nje                                         |    |
| Ü                                     | ie                                          |    |
| 3                                     | ınje                                        |    |
|                                       | m                                           |    |
|                                       | ajem                                        |    |
|                                       | nje sa pomerajem                            |    |
|                                       | pomerajem                                   |    |
| 1.4.9 Registarska indirektna adresira | nja sa autoinkrement i autodekrementiranjem | 47 |
| 1.4.10 Relativno adresiranje sa pon   | nerajem                                     | 48 |
| 1.4.11 Neposredno adresiranje         |                                             | 48 |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       |                                             |    |
|                                       | CIJE                                        |    |
|                                       | JA                                          |    |
|                                       | J. L.                                       |    |
|                                       | 3                                           |    |
|                                       | <i>IJE</i>                                  |    |
| 1.6 MEHANIZAM PREKIDA (ORT2           | )                                           | 82 |
| · · · · · · · · · · · · · · · · · · · |                                             |    |
|                                       |                                             |    |
|                                       | NIZACIJA (ORT2)                             |    |
|                                       | PLETAN)                                     |    |
| 1 0 1                                 | i povratak iz prekidne rutine               |    |
|                                       | kid                                         |    |
| -                                     |                                             |    |
| 1                                     | ućih prekida                                |    |
| 3                                     | rekida                                      |    |
| 3 1                                   | renuu                                       |    |
| 1                                     |                                             |    |
| 3 3                                   |                                             |    |
| 188 Gneždenie prekida                 |                                             | 91 |

| 92  |
|-----|
| 94  |
| 94  |
| 102 |
|     |

## 1 ARHITEKTURA RAČUNARA

U ovoj glavi se razmatraju elementi arhitekture računara koju čine programski dostupni registri, tipovi podataka, formati instrukcija, načini adresiranja, skup instrukcija i mehanizam prekida.

#### 1.1 PROGRAMSKI DOSTUPNI REGISTRI

Programski dostupni registri procesora su registri u koje je moguće programskom putem izvršavanjem instrukcija procesora upisivati vrednosti i iz kojih je moguće programskom putem izvršavanjem instrukcija procesora očitavati vrednosti. U instrukcijama kojima se pristupa ovim registrima se registar u koji treba upisati vrednost ili iz koga treba očitati vrednost specificira ili eksplicitno nekim od adresnih polja instrukcije ili implicitno kodom operacije instrukcije. Ovi registri su namenjeni da se u njih nekom od instrukcija upiše neka vrednost, pa da se ta vrednost nekim kasnijim instrukcijam čita. Ovi registri su deo arhitekture računara.

Ove registre treba razlikovati od registara procesora koje projektant procesora ubacuje da bi prema nekom svom pristupu projektovanja procesora obezbedio čuvanje neophodnih sadržaja prilikom prolaska kroz sve korake iz kojih se sastoji izvršavanje jedne instrukcije. Vrednost koja se u neki od ovih registara upisuju u nekom od koraka izvršavanja instrukcije koriste se u nekom ili nekim kasnijim koracima izvršavanja te iste instrukcije, ali ne neke od sledećih instrukcija. Upisivanje vrednosti u ove registre i čitanje vrednosti iz ovih registara je nemoguće specificirati instrukcijama. To je određeno usvojenim algoritmima izvršavanja svake instrukcije posebno. Ovi registri su deo organizacije računara.

Funkcije i broj programski dostupnih registara se razlikije od procesora do procesora. Ovde se daju oni programski dostupni registri koji se često sreću kod komercijalno raspoloživih procesora i to programski brojač PC, registri podataka DR, adresni registri AR, bazni registri BR, indeksni registri XR, registri opšte namene GPR, programska statusna reč PSW, ukazivač na vrh steka SP i ukazivač na okvir steka FP.

**Programski brojač** PC je standardni programski brojač procesora čija se vrednost implicitno koristi kao adresa memorijske lokacije sa koje se čita instrukcija. Vrednost programskog brojača PC se menja i to implicitno prilikom svakog čitanja instrukcije kada se vrši inkrementiranje programskog brojača PC (odeljak 1.3) i eksplicitno instrukcijama skoka kada se u programski brojač brojač PC upisuje nova vrednost (odeljak 1.5.1.5).

Registri podataka DR se koriste kod registarskog direktnog adresiranja (odeljak 1.4.1). Registrima podataka se pristupa programskim putem instrukcijama prenosa (odeljak 1.5.1.1) i aritmetičkim (odeljak 1.5.1.2), logičkim (odeljak 1.5.1.3) i pomeračkim instrukcijama (odeljak 1.5.1.4). Registri podataka se uvode da bi se ubrzao pristup podacima, tako što bi se tokom izvršavanja programa pristupalo podacima u registrima podataka procesora umesto u memorijskim lokacijama, a rezultat je činjenice da je pristup registrima skoro za red veličine brži od pristupa memorijskim lokacijama. Korišćenje registara podataka radi ubrzavanja pristupa podacima ima smisla ukoliko se u toku nekog računanja javi potreba da se viša puta koristi neki podatak. U ovom slučaju, moguće je, najpre, dati podatak, programskim putem izvršavanjem instrukcije prenosa, prebaciti iz memorijske lokacije u neki od registara podataka, a zatim, kad god postoji potreba za datim podatkom, podatak čitati iz registra

podatka. Ubrzanje se postiže time što umesto da se svaki put kada postoji potreba za datim podatkom ide u memorijsku lokaciju ide se u registar podatka. Pored toga moguće je međurezultate računanja ostavljati u registrima podataka, da bi kasnije, kada oni budu potrebni, njima moglo da se pristupa čitanjem odgovarajućih registara podataka. Ubrzanje se postiže time što se međurezultat ne smešta u memorijsku lokaciju i što kasnije kada postoji potreba za njim umesto da se ide u memorijsku lokaciju ide se u registar podatka. Konačne rezultate računanja treba na kraju, programskim putem izvršavanjem instrukcija prenosa, prebaciti iz registara podataka u memorijske lokacije. Ovakvo korišćenje registrima podataka ima opravdanja iz dva razloga. Prvi je uočeni vremenski lokalitet prilikom rada sa skalarnim veličinama koji ukazuje da ako se jedanput pristupilo nekom podatku postoji velika verovatnoća da će se posle toga više puta javiti potreba za pristup istom podatku. Drugi je sekvencijalna priroda računanja za koju je karakteristično da se razultat jedne operacije veoma često koristi kao podatak za drugu operaciju.

Adresni registri AR se koriste kod registarskog indirektnog adresiranja (odeljak 1.4.2) i autoinkrement i autodekrement načina adresiranja (odeljak 1.4.9). Adresnim registrima se pristupa programskim putem instrukcijama prenosa (odeljak 1.5.1.1) i aritmetičkim (odeljak 1.5.1.2), logičkim (odeljak 1.5.1.3) i pomeračkim instrukcijama (odeljak 1.5.1.4) kada se sadržaj adresnog registra koristi kao adresa memorijske lokacije sa koje se čita ili u koju se upisuje podatak, kao i instrukcijom skoka JMPIND (odeljak 1.5.1.5) kada se sadržaj adresnog registra koristi kao adresa skoka koju treba upisati u programski brojač PC. Adresni registri se uvode da bi se ubrzao pristup adresama, tako što bi se tokom izvršavanja programa pristupalo adresama u adresnim registrima procesora umesto u memorijskim lokacijama, a rezultat je činjenice da je pristup registrima skoro za red veličine brži od pristupa memorijskim lokacijama. Adresni registar i odgovarajuće adresiranje se koriste u situacijama kada tokom izvršavanja programa treba najpre sa nekoliko instrukcija izračunati adresu elementa neke složene strukture podataka i smestiti je u neki od adresnih registara, pa onda ili instrukcijom prenosa ili aritmetičkom, logičkom ili pomeračkom instrukcijom sadržaj adresnog registra koristiti kao adresu memorijske lokacije sa koje se čita ili u koju se upisuje podatak. Adresni registar i odgovarajuće adresiranje se koriste i u situacijama kada tokom izvršavanja programa treba najpre sa nekoliko instrukcija izračunati adresu skoka, pa onda instrukcijom skoka JMPIND sadržaj adresnog registra koristiti kao adresu skoka koju treba upisati u programski brojač PC. U oba slučaja je moguće sračunatu adresu upisati umesto u adresni registar u memorijsku lokaciju i do te adrese doći memorijskim indirektnim adresiranjem.

**Bazni registri** BR se koriste kod baznog (odeljak 1.4.5) i bazno-indeksnog adresiranja (odeljak 1.4.8). Zbir sadržaja specificiranog baznog registra i pomeraja kod baznog adresiranja, odnosno baznog registra, indeksnog registra i pomeraja kod bazno-indeksnog adresiranja, predstavlja adresu memorijske lokacije na kojoj se nalazi izvorišni ili odredišni operand.

Indeksni registri XR se koriste kod indeksnog (odeljak 1.4.6) i bazno-indeksnog adresiranja (odeljak 1.4.8). Zbir sadržaja specificiranog indeksnog registra i pomeraja kod indeksnog adresiranja, odnosno baznog registra, indeksnog registra i pomeraja kod bazno-indeksnog adresiranja, predstavlja adresu memorijske lokacije na kojoj se nalazi izvorišni ili odredišni operand.

**Registri opšte namene** GPR se koriste na isti način kao registri podataka, adresni registri, bazni registri i indeksni registri. Registri opšte namene GPR se javljaju kod onih procesora kod kojih ne postoje posebni registri podataka, adresni registri, bazni registri i indeksni registri. Za razliku od procesora sa posebnim registrima podataka, adresnim registrima,

baznim registrima i indeksnim registrima, gde se registri iz svake grupe registara koriste samo uz odgovarajuća adresiranja, procesori sa registrima opšte namene mogu da koriste bilo koji od registara uz bilo koje adresiranje.

Registar PSW je standardna programska statusna reč procesora sastavljena od određenog broja bitova, koji se obično nazivaju indikatori. Bitovi programske statusne reči PSW se nezavisno postavljaju i koriste po pravilima definisanim posebno za svaki bit. Međutim, u određenim situacijama, kao kada se skače na prekidnu rutinu i vraća iz nje, sa bitovima programske statusne reči PSW se postupa na isti način, pa se zato uzima da oni predstavljaju razrede jednog registra. U programskoj statusnoj reči PSW postoje dve grupe bitova i to bitovi statusnog i bitovi upravljačkog karaktera (slika 1). Ovi bitovi se nazivaju i indikatori.

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
| I  | -  | -  | -  | -  | -  | - | - | - | - | 1 | - | V | С | Z | N |

Slika 1 Struktura registra PSW

Bitovi statusnog karaktera su:

- N—bit koji se postavlja na 1 u slučaju da je rezultat operacije negativan,
- Z—bit koji se postavlja na 1 u slučaju da je rezultat operacije jednak 0,
- C—bit koji se postavlja na 1 u slučaju prenosa/pozajmice u aritmetici celobrojnih veličina bez znaka i
- V—bit koji se postavlja na 1 u slučaju prekoračenja u aritmetici celobrojnih veličina sa znakom (odeljak 1.5.1.2).

Bit upravljačkog karaktera je:

• I—bit koji je jednak 1 ako treba da budu dozvoljeni maskirajući prekidi (odeljak 1.6). Bitovi statusnog karaktera N, Z, C i V, se postavljaju hardverski na osnovu rezultata izvršavanja instrukcija (odeljak 1.5.1.2, 1.5.1.3 i 1.5.1.4), a proveravaju softverski instrukcijama uslovnog skoka (odeljak 1.5.1.5). Bitovi upravljačkog karaktera se postavljaju softverski kao rezultat izvršavanja posebnih instrukcija (odeljak 1.5.1.6), a proveravaju hardverski u saglasnosti sa algoritmom izvršavanja instrukcija (odeljak 1.6).

Registar SP je ukazivač na vrh steka kada je stek je organizovan u operativnoj memoriji. Registar SP se pojavljuje u procesorima kao podrška za realizaciju LIFO strukture podataka. Prilikom upisa u LIFO strukturu podataka ili čitanja iz LIFO strukture podataka sadržaj registra SP se koristi kao adresa memorijske lokacije u koju treba upisati podatak ili iz koje treba očitati podatak. Tom prilikom se vrši i ažuriranje i to inkrementiranje ili dekrementiranje sadržaja registra SP. LIFO strukturu podataka je moguće realizovati na četiri načina u zavisnosti od toga da li se kod upisa vrši inkrementiranje ili dekrementiranje sadržaja registra SP, pa se kaže da stek raste prema višim ili prema nižim lokacijama, i da li sadržaj registra SP ukazuje na zadnju zauzetu lokaciju ili prvu slobodnu lokaciju. Realizacija upisa na stek i čitanja sa steka za četiri moguće realizacije steka su prikazane u daljem tekstu.

#### Stek raste prema višim lokacijama a registar SP ukazuje na zadnju zauzetu lokaciju

Kod upisa na stek najpre se vrši inkrementiranje registra SP, pa sa posle toga sadržaj registra SP koristi kao adresa memorijske lokacije u koju se upisuje. Kod čitanja sa steka najre se sadržaj registra SP koristi kao adresa memorijske lokacije sa koje se čita sadržaj, pa se posle toga vrši dekrementiranje sadržaja registra SP. Upisa na stek i čitanje sa steka za ovakvu realizaciju steka su ilustrovani na slici 2.

| STEK S      | ΓANJE I | STEK STAN    | NJE II      | STEK ST     | ANJE III |
|-------------|---------|--------------|-------------|-------------|----------|
| ADRESE      | SADRZAJ | ADRESE SA    | ADRZAJ      | ADRESE      | SADRZAJ  |
|             |         |              |             |             |          |
| 0153        |         | 0153 -       |             | 0153        |          |
| 0152        |         | 0152 1       | 234         | 0152        | 1234     |
| 0151        |         | /0151 -      | <del></del> | 0151        |          |
| / 0150      |         | / 0150 -     |             | / 0150      |          |
| / 0149      |         | / 0149 -     |             | / 0149      |          |
| /           |         | /            |             | /           |          |
| SP=0151     |         | SP=0152      |             | SP=0151     |          |
| R5=1234     |         | R5=1234      |             | R5=1234     |          |
| R7=5555     |         | R7=5555      |             | R7=1234     |          |
| pocetno sta | nje     | posle PUSH R | .5          | posle POP   | R7       |
| pre PUSH    | R5      | pre POP R7   |             | krajnje sta | nje      |

Slika 2 Stek raste prema višim lokacijama i registar SP ukazuje na zadnju zauzetu lokaciju

Kao početno stanje pre izvršenja instrukcije PUSH R5 je uzeto da se u registru R5 nalazi vrednost 1234, u registru R7 vrednost 5555 i da registar SP ukazuje na memorijsku lokaciju na adresi 0151. Uzeto je da se najpre instrukcijom PUSH R5 sadržaj registra R5 stavlja na vrh steka. U okviru izvršavanja instrukcije PUSH R5 sadržaj 0151 registra SP se najpre inkrementira pa se posle njegov sadržaj 0152 koristi kao adresa memorijske lokacije u koju se upisuje sadržaj 1234 registra R5. Potom se instrukcijom POP R7 skida sadržaj sa vrha steka i upisuje u registar R7. U okviru izvršavanja instrukcije POP R7 sadržaj 0152 registra SP se koristi kao adresa memorijske lokacije sa koje se najpre čita sadržaj 1234 i upisuje u registar R7, pa se posle sadržaj registra SP dekrementira na vrednost 0151.

#### Stek raste prema višim lokacijama a registar SP ukazuje na prvu slobodnu lokaciju

Kod upisa na stek najpre se sadržaj registra SP koristi kao adresa memorijske lokacije u koju se upisuje, pa se posle toga vrši inkrementiranje registra SP. Kod čitanja sa steka najre se vrši dekrementiranje sadržaja registra SP, pa se posle toga sadržaj registra SP koristi kao adresa memorijske lokacije sa koje se čita sadržaj. Upisa na stek i čitanje sa steka za ovakvu realizaciju steka su ilustrovani na slici 3.

Kao početno stanje pre izvršenja instrukcije PUSH R5 je uzeto da se u registru R5 nalazi vrednost 1234, u registru R7 vrednost 5555 i da registar SP ukazuje na memorijsku lokaciju na adresi 0151. Uzeto je da se najpre instrukcijom PUSH R5 sadržaj registra R5 stavlja na vrh steka. U okviru izvršavanja instrukcije PUSH R5 najpre se sadržaj 0151 registra SP koristi kao adresa memorijske lokacije u koju se upisuje sadržaj 1234 registra R5, pa se posle njegov sadržaj inkrementira na vrednost 0152. Potom se instrukcijom POP R7 skida sadržaj sa vrha steka i upisuje u registar R7. U okviru izvršavanja instrukcije POP R7 sadržaj 0152 registra SP se najpre dekrementira na vrednost 0151, pa se posle koristi kao adresa memorijske lokacije sa koje se čita sadržaj 1234 i upisuje u registar R7.

| STEK S            | TANJE I | STEK STANJE   | E II STEK S'    | TANJE III |
|-------------------|---------|---------------|-----------------|-----------|
| ADRESE            | SADRZAJ | ADRESE SADR   | ZAJ ADRESE      | SADRZAJ   |
|                   |         |               |                 |           |
| 0153              |         | 0153 —        | <b>—</b> 0153   |           |
| 0152              |         | ,0152 —       | <b>—</b> 0152   |           |
| <sub>1</sub> 0151 |         | /0151 123     | 34              | 1234      |
| / 0150            |         | / 0150 —      | - / 0150        |           |
| / 0149            |         | / 0149 —      | <b>–</b> / 0149 |           |
| /                 |         | /             | /               |           |
| SP=0151           |         | SP=0152       | SP=0151         |           |
| R5=1234           |         | R5=1234       | R5=1234         |           |
| R7=5555           |         | R7=5555       | R7=1234         |           |
| pocetno sta       | ınje    | posle PUSH R5 | posle POF       | P R7      |
| pre PUSH          | R5      | pre POP R7    | krajnje sta     | anje      |

Slika 3 Stek raste prema višim lokacijama i registar SP ukazuje na prvu slobodnu lokaciju

#### Stek raste prema nižim lokacijama a registar SP ukazuje na zadnju zauzetu lokaciju

Kod upisa na stek najpre se vrši dekrementiranje registra SP, pa sa posle toga sadržaj registra SP koristi kao adresa memorijske lokacije u koju se upisuje. Kod čitanja sa steka najre se sadržaj registra SP koristi kao adresa memorijske lokacije sa koje se čita sadržaj, pa se posle toga vrši dekrementiranje sadržaja registra SP. Upisa na stek i čitanje sa steka za ovakvu realizaciju steka su ilustrovani na slici 4.

| STEK S            | TANJE I | STEK STANJE I | I STEK STANJE III    |
|-------------------|---------|---------------|----------------------|
| ADRESE            | SADRZAJ | ADRESE SADRZA | AJ ADRESE SADRZAJ    |
|                   |         |               |                      |
| 0153              |         | 0153 —        | 0153 —               |
| 0152              |         | 0152 —        | 0152 —               |
| <sub>2</sub> 0151 |         | 0151 —        | 0151                 |
| / 0150            |         | 0150 1234     | 4 / 0150 1234        |
| / 0149            |         | / 0149 ——     | - / 0149 <del></del> |
| /                 |         | /             | /                    |
| SP=0151           |         | SP=0150       | SP=0151              |
| R5=1234           |         | R5=1234       | R5=1234              |
| R7=5555           |         | R7=5555       | R7=1234              |
| pocetno sta       | ınje    | posle PUSH R5 | posle POP R7         |
| pre PUSH          | R5      | pre POP R7    | krajnje stanje       |

Slika 4 Stek raste prema nižim lokacijama i registar SP ukazuje na zadnju zauzetu lokaciju

Kao početno stanje pre izvršenja instrukcije PUSH R5 je uzeto da se u registru R5 nalazi vrednost 1234, u registru R7 vrednost 5555 i da registar SP ukazuje na memorijsku lokaciju na adresi 0151. Uzeto je da se najpre instrukcijom PUSH R5 sadržaj registra R5 stavlja na vrh steka. U okviru izvršavanja instrukcije PUSH R5 sadržaj 0151 registra SP se najpre dekrementira pa se posle njegov sadržaj 0150 koristi kao adresa memorijske lokacije u koju se upisuje sadržaj 1234 registra R5. Potom se instrukcijom POP R7 skida sadržaj sa vrha steka i upisuje u registar R7. U okviru izvršavanja instrukcije POP R7 sadržaj 0150 registra SP se

koristi kao adresa memorijske lokacije sa koje se najpre čita sadržaj 1234 i upisuje u registar R7, pa se posle sadržaj registra SP inkrementira na vrednost 0151.

#### Stek raste prema nižim lokacijama a registar SP ukazuje na prvu slobodnu lokaciju

Kod upisa na stek najpre se sadržaj registra SP koristi kao adresa memorijske lokacije u koju se upisuje, pa se posle toga vrši dekrementiranje registra SP. Kod čitanja sa steka najre se vrši inkrementiranje sadržaja registra SP, pa se posle toga sadržaj registra SP koristi kao adresa memorijske lokacije sa koje se čita sadržaj. Upisa na stek i čitanje sa steka za ovakvu realizaciju steka su ilustrovani na slici 5.

| STEK S            | TANJE I | STEK ST           | ANJE II  | STEK ST           | TANJE III |
|-------------------|---------|-------------------|----------|-------------------|-----------|
| ADRESE            | SADRZAJ | ADRESE            | SADRZAJ  | ADRESE            | SADRZAJ   |
| ADRESE            | SADKLAJ | ADRESE            | SADICLAS | ADKLSE            | JADKZAJ   |
| 0153              |         | 0153              |          | 0153              |           |
| 0152              |         | 0152              |          | 0152              |           |
| <sub>4</sub> 0151 |         | 0151              | 1234     | <sub>4</sub> 0151 | 1234      |
| /0150             |         | <sub>2</sub> 0150 |          | /0150             |           |
| / 0149            |         | /0149             |          | / 0149            |           |
| /                 |         | /                 |          | /                 |           |
| SP=0151           |         | SP=0150           |          | SP=0151           |           |
| R5=1234           |         | R5=1234           |          | R5=1234           |           |
| R7=5555           |         | R7=5555           |          | R7=1234           |           |
| pocetno sta       | anje    | posle PUSH        | R5       | posle POP         | R7        |
| pre PUSH          | R5      | pre POP F         | 27       | krajnje sta       | ınje      |

Slika 5 Stek raste prema nižim lokacijama i registar SP ukazuje na prvu slobodnu lokaciju

Kao početno stanje pre izvršenja instrukcije PUSH R5 je uzeto da se u registru R5 nalazi vrednost 1234, u registru R7 vrednost 5555 i da registar SP ukazuje na memorijsku lokaciju na adresi 0151. Uzeto je da se najpre instrukcijom PUSH R5 sadržaj registra R5 stavlja na vrh steka. U okviru izvršavanja instrukcije PUSH R5 najpre se sadržaj 0151 registra SP koristi kao adresa memorijske lokacije u koju se upisuje sadržaj 1234 registra R5, pa se posle njegov sadržaj dekrementira na vrednost 0150. Potom se instrukcijom POP R7 skida sadržaj sa vrha steka i upisuje u registar R7. U okviru izvršavanja instrukcije POP R7 sadržaj 0150 registra SP se najpre inkrementira na vrednost 0151, pa se posle koristi kao adresa memorijske lokacije sa koje se čita sadržaj 1234 i upisuje u registar R7.

Stek se koristi kao upravljački stek i kao aritmetički stek. Upravljački stek se koristi kod skoka na potprogram i skoka na prekidnu rutinu za čuvanje informacija neophodnih za povratak iz potprograma i povratak iz prekidne rutine. Aritmetički stek se koristi kod nula-adresnih ili stek procesora kao implicitno izvorište i odredište operanada. Postoje realizacije kod kojih se jedan stek koristi i kao upravljački stek i kao aritmetički stek, a postoje i realizacije kod kojih postoje posebno upravljački stek i posebno aritmetički stek.

Jedna od situacija kada se stek koristi kao upravljački stek prikazana je na slici 6. Uzeto je da stek raste prema višim lokacijama i da registar SP ukazuje na zadnju zauzetu lokaciju.

Tokom izvršavanja glavnog programa dolazi se na instrukciju JSR 0115 sa adrese 0046 kojom treba da se realizuju skok na potprogram I koji počinje od adrese 0115. Stanje na steku je označeno sa stek stanje I. Pri čitanju instrukcije sa adrese 0046 programski brojač PC je inkrementiran i ima vrednost 0047, pa se pri izvršavanju instrukcije JSR 0115 na vrh steka

stavlja 0047 i u programski brojač PC upisuje vrednost 0115. Stanje na steku po skoku na potprogram I je označeno sa stek stanje II.



Slika 6 Upravljački stek

Tokom izvršavanja potprograma I dolazi se na instrukciju JSR 0237 sa adrese 0124 kojom treba da se realizuju skok na potprogram II koji počinje od adrese 0237. Stanje na steku je označeno sa stek stanje II. Pri čitanju instrukcije sa adrese 0124 programski brojač PC je inkrementiran i ima vrednost 0125, pa se pri izvršavanju instrukcije JSR 0237 na vrh steka stavlja 0125 i u programski brojač PC upisuje vrednost 0237. Stanje na steku po skoku na potprogram II je označeno sa stek stanje III.

Tokom izvršavanja potprograma II dolazi se na instrukciju RTS sa adrese 0241 kojom treba da se realizuju povratak na potprogram I i to na instrukciju sa adrese 0125. Stanje na steku je označeno sa stek stanje III. Pri izvršavanju instrukcije RTS sa vrha steka se skida 0125 i upisuje u programski brojač PC. Stanje na steku po povratku na potprogram I je označeno sa stek stanje IV.

Tokom izvršavanja potprograma I dolazi se na instrukciju RTS sa adrese 0129 kojom treba da se realizuju povratak na glavni program i to na instrukciju sa adrese 0047. Stanje na steku je označeno sa stek stanje IV. Pri izvršavanju instrukcije RTS sa vrha steka se skida 0047 i

upisuje u programski brojač PC. Stanje na steku po povratku na glavni program je označeno sa stek stanje V.

Jedna od situacija kada se stek koristi kao aritmetički stek prikazana je na slici 6. Uzeto je da stek raste prema višim lokacijama i da registar SP ukazuje na zadnju zauzetu lokaciju.

|                          | GLAVNI PROGRAM     |                   |                     |                |                                  |                   |                     |                   |                    |
|--------------------------|--------------------|-------------------|---------------------|----------------|----------------------------------|-------------------|---------------------|-------------------|--------------------|
|                          |                    |                   | AΙ                  | DRESE IN       | ISTRUKCI                         | JE                |                     |                   |                    |
|                          |                    |                   | 00<br>00<br>00      | )54 P<br>)55 A | USH 03<br>USH 03<br>.DD<br>OP 03 |                   |                     |                   |                    |
|                          |                    |                   | 00                  | )57 —          |                                  | _                 |                     |                   |                    |
| STEK S                   | TANJE I<br>SADRZAJ | STEK ST           | ΓANJE II<br>SADRZAJ | STEK ST        | CANJE III<br>SADRZAJ             | STEK ST           | TANJE IV<br>SADRZAJ | STEK ST           | ΓANJE V<br>SADRZAJ |
|                          | SADRZAJ            |                   | SADRZAJ             |                | SADRZAJ                          |                   | SADRZAJ             |                   | SADKZAJ            |
| 0319                     |                    | 0319              |                     | 0319           |                                  | 0319              |                     | 0319              | 0020               |
| 0318                     |                    | 0318              |                     | 0318           |                                  | 0318              |                     | 0318              | 0030               |
| 0317                     | 0020               | 0317              | 0020                | 0317           | 0020                             | 0317              | 0020                | 0317              | 0020               |
| 0316                     | 0010               | 0316              | 0010                | 0316           | 0010                             | 0316              | 0010                | 0316              | 0010               |
| 0315                     |                    | 0315              |                     | 0315           |                                  | 0315              |                     | 0315              |                    |
|                          |                    |                   |                     |                |                                  |                   |                     |                   |                    |
| 0153                     |                    | 0153              |                     | 0153           |                                  | 0153              |                     | 0153              |                    |
| 0152                     |                    | 0152              |                     | 0152           | 0020                             | 0152              | 0020                | 0152              | 0020               |
| 0151                     |                    | <sub>4</sub> 0151 | 0010                | 0151           | 0010                             | <sub>2</sub> 0151 | 0030                | 0151              | 0030               |
| <sub>1</sub> 0150        |                    | 0150              |                     | / 0150         |                                  | 0150              |                     | <sub>4</sub> 0150 |                    |
| 0149                     |                    | / 0149            |                     | / 0149         |                                  | 0149              |                     | 0149              |                    |
|                          | /                  | ,                 | ,                   |                |                                  |                   |                     |                   |                    |
| SP=0150                  | SP                 | =0151             | Si                  | P=0152         | $\mathbf{S}^{\prime}$            | P=0151            | SI                  | P=0150            |                    |
| pocetno sta              | anje po            | osle PUSH         | 0316 г              | osle PUSH      | 0317                             | posle AD          | D                   | posle POP (       | )318               |
| Slika 7 Aritmetički stek |                    |                   |                     |                |                                  |                   |                     |                   |                    |

Tokom izvršavanja glavnog programa dolazi se na instrukciju PUSH 0316 sa adrese 0053 kojom treba da se na vrh steka stavi sadržaj 0010 memorijske lokacije sa adrese 0316. Stanje na steku je označeno sa stek stanje I. Pri izvršavanju instrukcije PUSH 0316 najpre se sadržaj registra SP inkrementira sa vrednosti 0150 na vrednost 0151, zatim se sadržaj 0010 memorijske lokacije sa adrese 0316 čita i na kraju se u memorijsku lokaciju na adresi 0151 određenoj sadržajem registra SP upisuje sadržaj 0010. Po izvršavanju instrukcije PUSH 0316 stanje na steku je označeno sa stek stanje II.

Sledeća instrukcija glavnog programa je instrukcija PUSH 0317 sa adrese 0054 kojom treba da se na vrh steka stavi sadržaj 0020 memorijske lokacije sa adrese 0317. Stanje na steku je označeno sa stek stanje II. Pri izvršavanju instrukcije PUSH 0317 najpre se sadržaj registra SP inkrementira sa vrednosti 0151 na vrednost 0152, zatim se sadržaj 0020 memorijske lokacije sa adrese 0317 čita i na kraju se u memorijsku lokaciju na adresi 0152 određenoj sadržajem registra SP upisuje sadržaj 0020. Po izvršavanju instrukcije PUSH 0317 stanje na steku je označeno sa stek stanje III.

Potom dolazi instrukcija glavnog programa ADD sa adrese 0055 kojom treba sa vrha steka da se skine najpre sadržaj 0020, pa sadržaj 0010, izvrši njihovi sabiranje i na vrh steka stavi

sadržaj 0030. Stanje na steku je označeno sa stek stanje III. Pri izvršavanju instrukcije ADD najpre se sadržaj 0020 čita sa adrese 0152 određene sadržajem registra SP i sadržaj registra SP dekrementira sa vrednosti 0152 na vrednost 0151, zatim se sadržaj 0010 čita sa adrese 0151 određene sadržajem registra SP i sadržaj registra SP dekrementira sa vrednosti 0151 na vrednost 0150, potom se sabiranjem sadržaja 0020 i 0010 dobija suma 0030 i na kraju se sadržaj registra SP inkrementira sa vrednosti 0150 na vrednost 0151 koja predstavlja adresu memorijske lokaciju u koju se upisuje dobijena suma 0030. Po izvršavanju instrukcije ADD stanje na steku je označeno sa stek stanje IV.

Na kraju glavnog programa je instrukcija POP 0318 sa adrese 0056 kojom treba sa vrha steka da se skine sadržaj 0030 i upiše u memorijsku lokaciju sa adrese 0318. Stanje na steku je označeno sa stek stanje IV. Pri izvršavanju instrukcije POP 0318 najpre se sadržaj 0030 čita sa adrese 0151 memorijske lokacije određene sadržajem registra SP, sadržaj registra SP dekrementira sa vrednosti 0151 na vrednost 0150 i očitani sadržaj upisuje u memorijsku lokaciju na adresi 0318. Po izvršavanju instrukcije POP 0318 stanje na steku je označeno sa stek stanje V.

**Ukazivač na okvir steka FP** (frame pointer) ukazuje na bazu okvira (frame-a) koji se formira na steku kod poziva potprograma. Koristi se za pristup

- parametrima koji se predaju kod poziva potprograma i
- lokalnim promenljivim veličinama kod jezika sa dinamičkim dodeljivanjem prostora kod ulaska u potprogram i oslobađanjem prostora kod napuštanja potprograma.

```
PROGRAM GL;
  begin
     integer par1, par2;
     procedure PR (X,Y);
       begin
          integer a, b, c;
          begin
                                   PUSH BP
                                  MOVE SP, BP
                                  PUSH R1
                                  PUSH R2
                                  PUSHPSW
                                  SUB SP, 3
          end;
                                  ADD SP, 3
                                  POPPSW
                                  POP R2
                                  POP R1
                                  POP BP
                                  RTS
       end;
     begin
       CALL PR (par1,par2);
                                  PUSH par1
                                  PUSH par2
                                  JSR PR
                                  ADD SP, 2
     end;
  end;
                              Slika 8 Kod za Primer 1
```



Slika 9 Stek za Primer 1

```
PROGRAM GL;
     begin
        integer par1, par2;
        procedure TS (Z);
          begin
             integer e, f;
             begin
                                      PUSH BP
                                     MOVE SP, BP
                                     PUSHPSW
                                     SUB SP, 2
                                     ADD SP, 2
             end;
                                      POPPSW
                                      POP BP
                                      RTS
          end;
       procedure PR (X,Y);
          begin
             integer a, b, c;
             begin
                                     PUSH BP
                                      MOVE SP, BP
                                      PUSH R1
                                      PUSH R2
                                     PUSHPSW
                                     SUB SP, 3
               CALL TS(c);
                                     PUSH c
                                     JSR TS
                                      ADD SP,1
             end;
                                      ADD SP, 3
                                     POPPSW
                                     POP R2
                                     POP R1
                                      POP BP
                                      RTS
          end;
       begin
          CALL PR (par1, par2);
                                      PUSH par1
                                     PUSH par2
                                     JSR PR
                                      ADD SP, 2
       end;
     end;
```

Slika 10 Kod za Primer 2



Slika 11 Stek za Primer 2

```
PROGRAM GL;
  begin
     integer par1, par2;
     procedure PR (X,Y);
       begin
          integer a, b, c;
          begin
                                  PUSH BP
                                  MOVE SP, BP
                                  PUSH R1
                                  PUSH R2
                                  PUSHPSW
                                  SUB SP, 3
            CALL PR (a,b);
                                  PUSH a
                                  PUSH b
                                  JSR PR
                                  ADD SP, 2
                                  ADD SP, 3
          end;
                                  POPPSW
                                  POP R2
                                  POP R1
                                  POP BP
                                  RTS
       end;
    begin
       CALL PR (par1,par2);
                                  PUSH par1
                                  PUSH par2
                                  JSR PR
                                  ADD SP, 2
     end;
  end;
```

Slika 12 Kod za Primer 3



Slika 13 Stek za Primer 3

#### 1.2 TIPOVI PODATAKA

U ovom poglavlju se, najpre, daju neke opšte napomene vezane za različite načine predstavljanja podataka u računaru, a zatim i mogući načini predstavljanja podataka.

#### 1.2.1 Opšte napomene

Podatke je moguće predstaviti na više različitih načina, kao, na primer, celobrojna veličina bez znaka, celobrojna veličina sa znakom, koja dalje može da se predstavi kao znak i veličina, prvi komplement i drugi komplement, zatim pokretni zarez, alfanumerički niz, numerički niz decimalnih brojeva itd. Pored toga za svaki način predstavljanja moguće je da podaci budu predstavljeni na različitim dužinama. Kao primer se može uzeti celobrojna veličina bez znaka koja se u savremenim računarima veoma često predstavlja na dužinama 8, 16, 32 i 64 bita, čime se postižu različiti opsezi predstavljanja celobrojnih veličina bez znaka i to od 0 do 2<sup>8</sup>-1, od 0 do 2<sup>32</sup>-1 i od 0 do 2<sup>64</sup>-1.

Kao posledica predstavljanja podataka na više različitih načina jedna ista kombinacija 0 i 1 predstavljaće različite vrednosti podataka. Kao primer se može uzeti binarna reč 10000011 koju je moguće interpretirati na više načina. To je

- +131, ako se inerpretira kao celobrojna vrednost bez znaka,
- -3, ako se interpretira kao celobrojna vrednost sa znakom u načinu predstavljanja znak i veličina.
- -125, ako se interpretira kao celobrojna veličina sa znakom u načinu predstavljanja prvi komplement,
- -124, ako se interpretira kao celobrojna veličina sa znakom u načinu predstavljanja drugi komplement i
  - +83, ako se interpretira kao numerički niz binarno kodiranih decimalnih brojeva bez znaka.

Podatak čija je dužina veća od dužine adresibilne memorijske lokacije smešta se u niz susednih memorijskih lokacija. Pri tome se kao adresa takvog podatka zadaje adresa samo jedne i to najniže memorijske lokacije. Kao primer se može uzeti podatak dužine 4 bajta za koji se kao adresa zadaje 55, pri čemu je širina memorijske reči 1 bajt. Ovaj podatak se smešta u memorijske lokacije na adresama 55, 56, 57 i 58, a kao njegova adresa zadaje se 55. Stvar je realizacije procesora da u slučaju podatka dužine 4 bajta za koji se kao adresa zadaje 55 očita 4 bajta sa adresa 55, 56, 57 i 58.

Podaci dužine veće od dužine adresibilne memorijske lokacije mogu da se u memoriji smeštaju na dva načina. Kod prvog načina, na najnižoj adresi je najstariji bajt podatka, a na višim adresam redom mlađi bajtovi podatka. Ovakav način smeštanja se naziva big-endian. Kod drugog načina, na najnižoj adresi je najmlađi bajt podatka, a na višim adresam redom stariji bajtovi podatka. Ovakav način smeštanja se naziva little-endian.

#### 1.2.2 Predstavljanje podataka

Tipovi podataka predstavljaju različite načine predstavljanja podataka binarnim rečima. Najčešće korišćeni tipovi podataka su celobrojne veličine, veličine u pokretnom zarezu, alfanumerički niz i numerički niz.

#### 1.2.2.1 CELOBROJNE VELIČINE

Celobrojne veličinine mogu da budu bez znaka i sa znakom.

Ako se binarna reč dužine n bitova, u kojoj su bitovi označeni sa  $a_{n-1}a_{n-2}...a_1a_0$ , interpretira kao celobrojna veličina bez znaka, onda ona predstavlja podatak A čija se vrednost izračunava pomoću izraza

$$A = \sum_{i=0}^{n-1} 2^i a_i$$

Uz takav način interpretiranja bitova binarne reči, predstavljaju se celobrojne veličine bez znaka u opsegu 0 do 2<sup>n</sup>-1.

Međutim, ako se ista binarna reč intrpretira kao celobrojna veličina sa znakom u drugom komplementu, onda ona predstavlja podatak A čija se vrednost izračunava pomoću izraza

$$A = -2^{n-1}a_{n-1} + \sum_{i=0}^{n-2} 2^{i}a_{i}$$

Uz ovakav način interpretiranja bitova binarne reči, predstavljaju se celobrojne vrednosti sa znakom u opsegu  $-2^{n-1}$  do  $2^{n-1}-1$ .

Binarne reči koje predstavljaju celobrojne veličine se mogu interpretirati i na druge načine kao, na primer, celobrojne veličine sa znakom predstavljene kao znak i veličina, celobrojne veličine sa znakom u prvom komplementu itd.

Celobrojne veličine mogu da budu fiksne i promenljive dužine.

Celobrojne veličine fiksne dužine se u računarima predstavljaju na fiksnim dužinama od 8, 16, 32 i 64 bita i njihova dužina i način intrpretacije su određeni poljem koda operacije instrukcije.

Celobrojne veličine promenljive dužine se predstavljaju na različitim dužinama u nekom opsegu dužina koji je definisan za određeni računar i koji odgovara najvećoj dužini celobrojne veličina fiksne dužine datog računara. Ako je ta dužina 64 bita, onda i celobrojne veličine promenljive dužine mogu da budu u opsegu dužina do 64 bit. Celobrojne veličine promenljive dužine se predstavljaju pomoću tri operanda koji definišu početnu adresu memorijske lokacije (A), poziciju najmlađeg bita celobrojne veličine (P) i dužinu (S).

#### 1.2.2.2 VELIČINE U POKRETNOM ZAREZU

Veličine u pokretnom zarezu imaju polje znaka (s), polje eksponenta (e) i mantise (f). Po standardu dužine veličina u pokretnom zarezu su 32 i 64 bita. U slučaju veličine u pokretnom zarezu dužine 32 bita, ta veličina je predstavljena kao na slici 14.



Slika 14 Veličina u pokretnom zarezu

Vrednost v se dobija na sledeći način:

- 1. za e=255 i f≠0, v je Not a Number bez obzira na s,
- 2. za e=255 i f=0, v= $(-1)^s \propto$ , 3. za 0<e<255, v= $(-1)^s 2^{e-127}$  (1.f),
- 4. za e=0 i  $f\neq 0$ ,  $v=(-1)^s 2^{e-126} (0.f)$  denormalizovani broj,
- 5.  $za e=0 i f=0, v=(-1)^{s} 0 (nula).$

#### 1.2.2.3 ALFANUMERIČKI NIZ

Alfanumerički niz (string) je niz karaktera kodiranih sa 8 bitova, koji se zadaje sa dva operanda i to: A – adresa prvog bajta niza i L – dužina niza u bajtovima.

#### 1.2.2.4 NUMERIČKI NIZ

Numerički niz (decimalni broj) je celobrojna veličina bez znaka ili sa znakom predstavljena kao niz binarno kodiranih decimalnih cifara, koji se zadaje sa dva operanda i to: A – adresa prvog bajta niza i L – dužina niza u bajtovima. U zavisnosti od toga da li se za predstavljanje binarno kodiranih decimalnih cifara i znaka koristi osam bitova ili četiri bita, razlikuju se dva osnovna formata numeričkih nizova i to: nepakovani format i pakovani format, respektivno.

#### Nepakovani format

Nepakovani format numeričkih nizova koristi 8 bitova za kodiranje decimalnih cifara i znaka. Nepakovani format se pojavljuje u dve varijante u zavisnosti od toga kako se predstavlja znak i to:

- trailing format kod koga se znak numeričkog niza utvrđuje na osnovu znaka najmlađe cifre koja je data zadnjim bajtom niza i
- *leading separate format* kod koga se znak numeričkog niza utvrđuje na osnovu posebnog bajta koji je prvi bajt niza.

U *trailing format*-u se posebno kodiraju pozitivne cifre od 0 do 9 i negativne cifre od -0 do -9 (slika ). Četiri najstarija bita svake cifre predstavljaju znak, a četiri najmlađa bita veličinu decimalne binarno kodirane cifre. Sve pozitivne cifre imaju četiri najstarija bita sa vrednošću 3, a negativne sa vrednošću 7.

Na slikama je prikazano kako se predstavljaju trocifreni decimalni brojevi 123 i –123. Oba broja zauzimaju po tri bajta, počev od adrese A. Cifre stotica i desetica kao starije cifre predstavljene su pozitivnim ciframa 1 i 2, respektivno, a cifre jedinica, kao najmlađe cifre, predstavljene su pozitivnim i negativnim ciframa 3, respektivno. Na osnovu znaka cifara 3 određeni su znaci brojeva 123 i –123.

| <u>cifra</u> | <u>kod</u> |
|--------------|------------|
| +0           | 30         |
| +1           | 31         |
| +2           | 32         |
|              | •••        |
| +8           | 38         |
| +9           | 39         |
| -0           | 70         |
| -1           | 71         |
| -2           | 72         |
|              | •••        |
| -8           | 78         |
| -9           | 79         |

Slika Kodiranje cifara u trailing format-u

| <u>+1</u> | <u>adresa</u> |     |
|-----------|---------------|-----|
| 3         | 1             | A   |
| 3         | 2             | A+1 |
| 3         | 3             | A+2 |

| <u>-1</u> | adresa |     |
|-----------|--------|-----|
| 3         | 1      | A   |
| 3         | 2      | A+1 |
| 7         | 3      | A+2 |

#### Slika Predstavljanje brojeva 123 i –123 u trailing format-u

U *leading separate format*-u se posebno kodiraju cifre od 0 do 9, a posebno znak + i – (slika ).

Na slikama je prikazano kako se predstavljaju trocifreni decimalni brojevi 123 i –123. Oba broja zauzimaju po četiri bajta, počev od adrese A. Na adresi A je bajt koji predstavlja znak, a na preostale tri adrese bajtovi koji odgovaraju ciframa stotica, desetica i jedinica. U ovom formatu brojevi 123 i –123 se razlikuju jedino u prvom bajtu.

| <u>znak</u> | <u>kod</u> |
|-------------|------------|
| +           | 2B         |
| _           | 2D         |

| <u>cifra</u> | kod |
|--------------|-----|
| 0            | 30  |
| 1            | 31  |
| 2            | 32  |
| •••          | ••• |
| 8            | 38  |
| 9            | 39  |

Slika Kodiranje znakova i cifara u leading separate format-u

| <u>+123</u> |   | <u>adresa</u> |
|-------------|---|---------------|
| 2           | В | A             |
| 3           | 1 | A+1           |
| 3           | 2 | A+2           |
| 3           | 3 | A+3           |

| <u>-123</u> |   | <u>adresa</u> |
|-------------|---|---------------|
| 2           | D | A             |
| 3           | 1 | A+1           |
| 3           | 2 | A+2           |
| 3           | 3 | A+3           |

Slika Predstavljanje brojeva 123 i -123 u leading separate format-u

#### Pakovani format

Pakovani format numeričkih nizova koristi 4 bita za kodiranje decimalnih cifara od 0 do 9 i znakova + i - (slika ). Cifre od 0 do 9 su predstavljene binarnim vrednostima od 0 do 9, znak + binarnim vrednostima A, C, E ili F, i znak - binarnim vrednostima B ili D. Za znak + se najčešće koristi binarna vrednost C, a za znak - binarna vrednost D.

Na slikama je prikazano kako se predstavljaju decimalni brojevi 123 i -12. Oba broja zauzimaju po dva bajta, počev od adrese A. Znak broja 123 određen je sa C, a znak broja -12 sa D.

| cifra ili znak | <u>kod</u>    |
|----------------|---------------|
| 0              | 0             |
| 1              | 1             |
| 2              | 2             |
|                |               |
| 8              | 8             |
| 9              | 9             |
| +              | A, C, E ili F |
| _              | B ili D       |

Slika Kodiranje cifara u pakovanom formatu

| <u>+1</u> | adresa |     |
|-----------|--------|-----|
| 1         | 2      | A   |
| 3         | С      | A+1 |

| <u>=</u> 1 | adresa |     |
|------------|--------|-----|
| 0          | 1      | A   |
| 2          | D      | A+1 |

#### 1.3 FORMATI INSTRUKCIJA

Formatom instrukcije se specificiraju dve vrste informacija neophodne za izvršavanje instrukcija programa i to:

- operacija i tip podatka sa kojim operacija treba da se realizuje i
- izvorišni i odredišni operandi.

Za izvršavanje instrukcija programa treba da se zna i odakle uzeti sledeću instrukcije po završetku izvršavanja tekuće instrukcije. U svim daljim razmatranjima pretpostaviće se danas uobičajeni pristup da je to određeno tekućom vrednošću programskog brojača PC. Kod ovog pristupa kod čitanja instrukcije kao adresa memorijske lokacije uvek se koristi tekuća vrednost programskog brojača PC, koja se tom prilikom inkrementira. Kao rezultat ovakvog pristupa instrukcije se mogu jedino sekvencijalno čitati i izvršavati.

Međutim, u programima kojima se rešavaju određeni problemi veoma često postoji potreba da se na osnovu rezultata računanja realizuju grananja u programu. To ima za posledicu da u nekim situacijam ne treba preći na čitanje i izvršavanje prve sledeće instrukcije u sekvenci, već na neku instrukciju van sekvence, što je moguće postići jedino ako se u programski brojač upiše adresa memorijske lokacije sa koje treba produžiti sa čitanjem i izvršavanjem instrukcija programa. To se postiže posebnim instrukcijama skokova, koje treba da se ubace u delove programa kada treba odstupiti od sekvencijalnog izvršavanja programa. Jedini efekat instrukcija skokova je upisivanje nove vrednosti u programski brojač PC.

Ubacivanje instrukcija skokova na mestima na kojima treba realizovati grananja u programu povećava ukupan broj instrukcija u programima, pri čemu instrukcije skokova ne učestvuju u računanjima problema koji se rešava, već samo obezbeđuju korektan redosled izvršavanja instrukcija programa. Statisatika izvršavanja instrukcija pokazuje da u proseku posle 5 do 7 instrukcija izvršenih u sekvenci treba odstupiti od sekvencijalnog izvršavanja programa. S obzirom da u svakoj takvoj situaciji treba ubaciti instrukciju skoka, u proseku se ukupan broj instrukcija u programu povećava za oko 15%.

Bilo je pokušaja i sa pristupom kod koga je u formatu instrukcije, pored informacija o operaciji i tipu podatka sa kojim operacija treba da se realizuje i izvorišnim i odredišnim operandima, bila i informacija o sledećoj instrukciji. Kod tog pristupa adresa sledeće instrukcije koju treba čitati i izvršavati nije određena tekućom vrednošću programskog brojača, već vrednošću dela instrukcije sa informacijom o sledećoj instrukciji. To zahteva da u slučaju kada treba produžiti sa sekvencijalnim izvršavanjem instrukcija informacija o sledećoj instrukciji bude adresa prve sledeće instrukcije u sekvenci, dok u situaciji kada treba odstupiti od sekvencijalnog izvršavanja instrukcija informacija o sledećoj instrukciji bude adresa memorijske lokacije na kojoj se nalazi prva instrukcija programa na koji treba skočiti. U tom slučaju nema potrebe za instrukcijama skoka.

Međutim, zbog izražene sekvencijalnosti u izvršavanju instrukcija programa i činjenice da u proseku tek posle 5 do 7 instrukcija izvršenih u sekvenci postoji potreba za odstupanjem od sekvencijalnog izvršavanja instrukcija, instrukcije koje se izvršavaju sekvencijalno imale bi kao informaciju o sledećoj instrukciji adresu instrukcije koja je sledeća u sekvenci, dok bi samo instrukcija posle koje se odstupa sa sekvencijalnim izvršavanjem instrukcija imala kao informaciju o sledećoj instrukciji adresu instrukcije koja nije sledeća u sekvenci već je prva instrukcija programa na koji treba skočiti. Ukoliko se uzmu sadašnji kapaciteti operativne memorije koji su nekoliko giga reči, tada je potrebno tridesetak bitova za specifikaciju adrese

jedne memorijske lokacije. To bi kod ovog pristupa zahtevalo da svaka instrukcija zbog informacije o sledećoj instrukciji bude duža tridesetak bitova. Zbog toga je danas uobičajen pristup da u formatu instrukcije ne postoji informacija o sledećoj instrukciji već da se tokom sekvencijalnog izvršavanja instrukcija implicitno kao adresa sledeće instrukcije koristi tekuća vrednost programskog brojača koja se inkrementira posle svakog čitanja instrukcije, a da se kada treba odstupiti od sekvencijalnog izvršavanja instrukcija eksplicitno instrukcijom skoka vrši upis adrese sledeće instrukcije u programski brojač PC. Interesantno je da se u mikroprogramima kod mikroprogramskih realizacija upravljačkih jedinica skokovi u mikroprogramu javljaju u proseku posle svake druge ili treće mikroinstrukcije, pa je stoga dosta uobičajeno da u formatu mikroinstrukcije pored dela kojim se specificira koje mikrooperacije treba da se realizuju postoji i deo sa adresom mikroinstrukcije na koju treba preći u slučaju da se odstupa od sekvencijalnog izvršavanja mikroinstrukcija.

Informacije i operaciji i tipu podatka sa kojim operacija treba da se realizuje i izvorišnim i odredišnim operandima se specificiraju odgovarajućim poljima instrukcije. U zavisnosti od toga kako se ove dve vrste informacija specificiraju, zavisi kakve je struktura polja u formatu instrukcije. Na osnovu toga se govori o različitim formatim instrukcija. U daljim razmatranjima se daju funkcije i struktura najpre polja sa specifikacijom operanda i tipa operacije, a zatim i polja sa specifikacijom izvorišnih i odredišnih operanada.

#### 1.3.1 OPERACIJA I TIP PODATKA

Ovim poljem, koje se obično naziva polje koda operacije, se specificira operacija koju treba izvršiti i tip podatka nad kojim datu operaciju treba izvršiti. Pod operacijom se misli na operacije iz skupa instrukcija, kao što su operacije prenosa, aritmetičke operacije, logičke operacije, operacije pomeranja i rotiranja i upravljačke operacije. Pod tipom podatka se misli iz koliko susednih memorijskih lokacija treba pročitati binarne i na koji, od više mogućih načina, ih treba interpretirati.

Stoga je neophodno procesor tako realizovati da se na osnovu vrednosti koda operacije utvrđuje

- iz koliko susednih memorijskih lokacija, počev od one koja je specificirana poljem sa specifikacijom izvorišnih i odredišnih operanada, treba očitati memorijskih reči da bi se dobio operand potrebne dužine,
  - kako očitane binarne vrednosti treba interpretirati i
  - koju operaciju treba realizovati.

Kao ilustracija ovog pristupa može se uzeti da u procesoru koji od tipova podatak podržava

- celobrojne veličine bez znaka dužine 8, 16, 32 i 64 bita,
- celobrojne veličine sa znakom predstavljene u drugom komplementu dužine 8, 16, 32 i 64 bita i
- veličine u pokretnom zarezu dužine 32 i 64 bita mora da postoji 10 kodova operacija za operaciju množenja.

#### 1.3.2 IZVORIŠNI I ODREDIŠNI OPERANDI

Ovim poljem se eksplicitno specificiraju operandi. Postoje više varijanti ovog polja koje nastaju kao posledica sledeća dva elementa:

- broj eksplicitno specificiranih operanada i
- moguće lokacije operanada.

#### 1.3.2.1 Broj eksplicitno specificiranih operanada

U slučaju binarnih operacija, kao što su aritmetičke i logičke operacije, potrebne su dve izvorišne i jedna odredišna lokacija. U zavisnosti od toga koliko se lokacija eksplicitno

definiše u formatu instrukcije, procesori se dele na troadresne, dvoadresne, jednoadresne i nulaadresne procesore. Kod procesora kod koji se u formatu instrukcije eksplicitno ne definišu sve tri lokacije, za one lokacije kojih nema eksplicitno definisanih u formatu instrukcije zna se implicitno gde su.

Kod procesora sa troadresnim formatom instrukcija (slika 15) eksplicitno su poljima A1, A2 i A3 definisane sve tri lokacije. Kod nekih procesora polja A1 i A2 definišu adrese izvorišnih lokacija, a A3 adresu odredišne lokacije. Međutim, ima procesora kod kojih polja A2 i A3 definišu adrese izvorišnih lokacija, a A1 adresu odredišne lokacije.

| OC A1 | A2 | A3 |
|-------|----|----|
|-------|----|----|

Slika 15 Troadresni format instrukcije

Ukoliko u procesoru sa troadresnim formatom instrukcije treba sračunati izraz

$$C \leq A + B$$

kojim se sabiraju sadržaji memorijskih lokacija čije su adrese simbolički označene sa A i B i rezultat smešta u memorijsku lokaciju čija je adresa simbolički označena sa C, tada se to može realizovati instrukcijom

#### ADD A, B, C

u kojoj je simbolički sa ADD označena vrednost polja koda operacije sabiranja, a sa A, B i C adrese dve izvorišne i jedne odredišne lokacije. Tokom izvršavanja ove instrukcije iz memorijskih lokacija sa adresa A i B čitaju se operandi, izvršava operacija sabiranja i rezultat smešta u memorijsku lokaciju na adresi C.

Dobra strana troadresnog formata je da se jednom instrukcijom realizuje sračunavanje izraza. Loša strana je velika dužina instrukcije. Ukoliko se uzmu sadašnji kapaciteti operativne memorije koji su nekoliko giga reči, tada je potrebno tridesetak bitova za specifikaciju adrese jedne memorijske lokacije. Ukoliko se uzme da je za polje operacije potrebno oko osam bitova, dobija se da je dužina instrukcije oko 100 bitova. Uz pretpostavku da je širina reči memorijske lokacije jedan bajt, za smeštanje jedne instrukcije u operativnu memorije potrebno je barem 12 bajtova. To stvara dva problema. Prvi je da je za smeštanje programa sa tako dugim instrukcijama potreban dosta veliki memorijski prostor. Drugi je da se tokom izvršavanja programa dosta vremena gubi na veliki broj, u datom primeru to je 12, obraćanja operativnoj memoriji radi čitanja instrukcije, što usporava izvršavanje instrukcija a time i programa.

Kod procesora sa dvoadresnim formatom instrukcija (slika 16) eksplicitno su poljima A1 i A2 definisane dve izvorišne lokacije. Odredišna lokacija se ne definiše eksplicitno u formatu instrukcije, već se jedna od izvorišnih lokacija A1 ili A2 koristi i kao odredišna lokacija. Koja se od izvorišnih lokacija A1 ili A2 koristi i kao odredišna lokacija, definiše se posebno za svaki procesor. Ima procesora kod kojih i izvorišna lokacija A1 i izvorišna lokacija A2 mogu da budu odredišne lokacije. U tom slučaju za istu operaciju mora da postoje dva različita koda operacije i to jedan koji određuje da je A1 odredišna lokacija i drugi koji određuje da je A2 odredišna lokacija.

| OC A1 | A2 |
|-------|----|
|-------|----|

Slika 16 Dvoadresni format instrukcije

Ukoliko kod procesora sa dvoadresnim formatom instrukcija treba sračunati izraz  $C \le A + B$ 

kojim se sabiraju sadržaji memorijskih lokacija čije su adrese simbolički označene sa A i B i rezultat smešta u memorijsku lokaciju čija je adresa simbolički označena sa C, tada se to mora realizovati instrukcijama

MOV C, A ADD C, B

u kojima su simbolički sa MOV i ADD označene vrednosti polja koda operacija prenosa i sabiranja, respektivno, a sa A, B i C adrese eksplicitno definisanih izvorišnih i odredišnih lokacija. Tokom izvršavanja instrukcije prenosa MOV iz memorijske lokacija sa adrese A čita se operand i smešta u memorijsku lokaciju na adresi C. Tokom izvršavanja instrukcije sabiranja ADD iz memorijskih lokacija sa adresa C i B čitaju se operandi, izvršava operacija sabiranja i rezultat smešta u memorijsku lokaciju na adresi C.

Dobra strana dvoadresnog formata u odnosu na troadresni format je da je instrukcija kraća. Međutim, sada su potrebne dve instrukcije da se realizuje sračunavanje istog izraza. Zbog toga što je za instrukciju ADD memorijska lokacija C i izvorišna i odredišna lokacija, potrebno je da se najpre instrukcijom MOV prebaci sadržaj memorijske lokacije A u memorijsku lokaciju C i da se zatim instrukcijom ADD iz memorijskih lokacija sa adresa C i B čitaju operandi, izvrši operacija sabiranja i rezultat smesti u memorijsku lokaciju na adresi C. Sadržaji u memorijskim lokacijama A, B i C su identični pre i posle sračunavanja izraza i za procesor sa dvoadresnim i za procesor s troadresnim formatom instrukcija, a razlika je u načinu kako se u memorijskoj lokaciji C formira suma sadržaja memorijskih lokacija A i B. Međutim, i pored skraćivanja instrukcije za dužinu specifikacije jednog operanda, još uvek je velika dužina instrukcije, pa, mada nešto blaži, ostaju problemi veličine memorijskog prostora potrebnog za smeštanje programa i vremena potrebnog za čitanje instrukcija.

Kod procesora sa jednoadresnim formatom instrukcija (slika 17) eksplicitno se poljem A1 definiše jedna izvorišna lokacija. Kod ovih procesora postoji poseban registar procesora koji se obično naziva akumulator koji predstavlja jedno implicitno izvorište i implicitno odredište.

|--|

Slika 17 Jednoadresni format instrukcije

Ukoliko kod procesora sa jednoadresnim formatom instrukcija treba sračunati izraz  $C \le A + B$ 

kojim se sabiraju sadržaji memorijskih lokacija čije su adrese simbolički označene sa A i B i rezultat smešta u memorijsku lokaciju čija je adresa simbolički označena sa C, tada se to mora realizovati instrukcijama

LOAD A ADD B STORE C

u kojima su simbolički sa LOAD, ADD i STORE označene vrednosti polja koda operacija prenosa u akumulator, sabiranja i prenosa iz akumulatora, respektivno, a sa A, B i C adrese eksplicitno definisanih izvorišnih i odredišnih lokacija. Najpre se tokom izvršavanja instrukcije prenosa u akumulator LOAD iz memorijske lokacije sa adrese A čita se operand i smešta u akumulator, zatim se tokom izvršavanja instrukcije sabiranja ADD iz akumulatora i memorijske lokacije sa adrese B čitaju operandi i izvršava operacija sabiranja i na kraju se rezultat tokom izvršavanja instrukcije prenosa iz akumulatora STORE u memorijsku lokaciju sa adrese C čita operand iz akumulatora i smešta u memorijsku lokaciju na adresi C.

Dobra strana jednoadresnog formata u odnosu na dvoadresni format je da je instrukcija kraća. Međutim, sada su potrebne tri instrukcije da se realizuje sračunavanje istog izraza.

Zbog toga što je za instrukciju ADD akumulator i izvorišna i odredišna lokacija, potrebno je da se najpre instrukcijom LOAD prebaci sadržaj memorijske lokacije A u akumulator i da se zatim instrukcijom ADD iz akumulator i memorijske lokacije sa adresea B čitaju operandi, izvrši operacija sabiranja i rezultat smesti u akumulator i da se instrukcijom STORE prebaci rezultat iz akumulatora u memorijsku lokcaiju C. Sadržaji u memorijskim lokacijama A, B i C su identični pre i posle sračunavanja izraza za procesore sa jednoadresnim, dvoadresnim i troadresnim formatom instrukcija, a razlika je u načinu kako se u memorijskoj lokaciji C formira suma sadržaja memorijskih lokacija A i B. Međutim, i pored skraćivanja instrukcije za dužinu specifikacije dva operanda, ima onih koji smatraju da je još uvek je velika dužina instrukcije, pa, mada još nešto blaži, ostaju problemi veličine memorijskog prostora potrebnog za smeštanje programa i vremena potrebnog za čitanje instrukcija.

Kod procesora sa nulaadresnim formatom instrukcija (slika 18) u formatu instrukcije postoji samo polje koda operacije i ne postoji ni jedno polje kojim bi se eksplicitno definisale izvorišne i odredišne lokacije. Kod ovih procesora vrh steka je implicitno izvorište za oba operanda i implicitno odredište za rezultat. Izuzetak su dve jednoadresne instrukcije i to instrukcija PUSH kojom se sadržaj iz neke memorijske lokacije smešta na vrh steka i instrukcija POP kojom se sadržaj sa vrha steka smešta u neku memorijsku lokaciju.

| OC |    |  |
|----|----|--|
| OC | A1 |  |

Slika 18 Nulaadresni format instrukcije

Ukoliko kod procesora sa nulaadresnim formatom instrukcija treba sračunati izraz

$$C \leq A + B$$

kojim se sabiraju sadržaji memorijskih lokacija čije su adrese simbolički označene sa A i B i rezultat smešta u memorijsku lokaciju čija je adresa simbolički označena sa C, tada se to mora realizovati instrukcijama

PUSH A PUSH B ADD POP C

u kojima su simbolički sa PUSH, ADD i POP označene vrednosti polja koda operacija prenosa na vrh steka, sabiranja i prenosa sa vrha steka, respektivno, a sa A, B i C adrese eksplicitno definisanih izvorišnih i odredišnih lokacija. Najpre se tokom izvršavanja instrukcije PUSH iz memorijske lokacije sa adrese A čita operand i smešta na vrh steka, potom se tokom izvršavanja instrukcije PUSH iz memorijske lokacije sa adrese B čita operand i smešta na vrh steka, zatim se tokom izvršavanja instrukcije sabiranja ADD sa vrha steka čitaju dva operanda, izvršava operacija sabiranja i dobijeni rezultat smešta na vrh steka i na kraju se tokom izvršavanja instrukcije POP skida rezultat sa vrha steka i smešta u memorijsku lokaciju na adresi C.

Dobra strana nulaadresnog formata u odnosu na jednoadresni format je da je instrukcija kraća. Međutim, sada su potrebne četiri instrukcije da se realizuje sračunavanje istog izraza. Zbog toga što je za instrukciju ADD vrh stek izvorišna lokacija za oba operanda i odredišna lokacija za rezultat, potrebno je da se najpre sa dve instrukcije PUSH prebace sadržaji memorijskih lokacija A i B na vrh steka, da se zatim instrukcijom ADD sa steka čitaju oba operanda, izvrši operacija sabiranja i rezultat smesti na vrh steka i da se instrukcijom POP prebaci rezultat sa vrha steka u memorijsku lokcaiju C. Sadržaji u memorijskim lokacijama A, B i C su identični pre i posle sračunavanja izraza za procesore sa nulaadresnim,

jednoadresnim, dvoadresnim i troadresnim formatom instrukcija, a razlika je u načinu kako se u memorijskoj lokaciji C formira suma sadržaja memorijskih lokacija A i B.

Nulaadresni format je pogodan i za generisanje koda prilikom prevođenaja programa napisanih u nekom visokom programskom jeziku. Prevodioci visokih programskih jezika prevode konstrukcije jezika prvo na međukod koji je nezavisan od procesora, a zatim na osnogu međukoda generišu kod za svaki konkretan procesor. Međukod se obično daje u obliku inverzne poljske notacije. Kod koji se od međukoda generiše za procesore sa troadresnim, dvoadresnim i jednoadresnim formatima instrukcija nije efikasan i primenom optimizatora koda moguće ga je poboljšati i do tri puta. Međutim, u slučaju procesora sa nulaadresnim formatom instrukcija generisanje koda je jednostavno i uvek se dobija najefikasniji mogući kod.

U skupu instrukcija pored instrukcija kojima se realizuju binarne operacije, kao što su aritmetičke i logičke operacije, postoje i instrukcije kojima se realizuju operacije pomeranja, kao i instrukcije prenosa i upravljačke instrukcije. Razmatranim troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija mogu da se predstave instrukcije kojima se realizuju operacije pomeranja i instrukcije prenosa. Međutim, upravljačke instrukcije predstavljaju poseban slučaj u odnosu na razmatrane formate instrukcija i realizuju se na isti način za sve razmatrane formate instrukcija.

### 1.3.2.2 Moguće lokacije operanada

Moguće lokacije operanada su memorijske lokacije, registri procesora i neposredne veličine u instrukciji. Ima više varijanti realizacije ovog polja instrukcije,a motivi kod njegovog definisanja su da:

- da ovaj deo bude kraći da bi se manje memorije zauzimalo za programe i brže očitavale instrukcije (adresa memorije, neposredna veličina ili adresa registra),
  - da se brže dolazi do operanada (memorije, neposredna veličina ili registar), i
  - da se pruži podrška za moguću primenu nekih tehnika realizacije procesora (pipeline).

Na osnovu mogućih lokacija operanada razlikuju se tri vrste arhitektura:

- memorija memorija,
- memorija registar i
- registar registar.

U slučaju arhitekture memorija – memorija, svi operandi sa kojima se radi, i to i izvorišni i odredišni, su isključivo u memoriji. Postoje i troadresni i dvoadresni i jednoadresni i nulaadresni formati ove arhitekture.

U slučaju arhitekture memorija – registar, jedan izvorišni operand je uvek registar, drugi izvorišni operand je memorija, a odredište ili registar ili memorija. Postoji obično dvoadresni format ove arhitekture.

U slučaju arhitekture registar – registar, svi operandi sa kojima se radi, i to i izvorišni i odredišni, su isključivo u registrima, a memorijskim lokacijama se isključivo pristupa instrukcijama load i store. Postoje obično troadresni format ove arhitekture.

Ovo je neka osnovna podela, pri čemu i u odnosu na nju ima varijanti. Najdrastičniji primer su procesori koji su u osnovi memoria – memorija, ali koji dozvoljavaju da se kroz adresiranja specificira za svaki od operanada ne samo memorija, već i registar i neposredna veličina. Time se pokrivaju sve varijante.

$$G = \frac{(A-B)}{(C+D)-(E\cdot F)}$$

## memorija – memorija

# Troadresni format

## OC mem, mem, mem

| SUB | G, A, B    | ! G <= A - B          |
|-----|------------|-----------------------|
| ADD | T2, C, D   | $! T2 \le C + D$      |
| MUL | T3, E, F   | $! T3 \leq E \cdot F$ |
| SUB | T2, T2, T3 | $! T2 \le T2 - T3$    |
| DIV | G, G, T2   | $! G \le G / T2$      |

# Dvoadresni format

## OC mem, mem

| MOVD | G, A   | ! G <= A               |
|------|--------|------------------------|
| SUB  | G, B   | ! G <= G - B           |
| MOVD | T2, C  | ! T2 <= C              |
| ADD  | T2, D  | $! T2 \le T2 + D$      |
| MOVD | T3, E  | ! T3 <= E              |
| MUL  | T3, F  | $! T3 \leq T3 \cdot F$ |
| SUB  | T2, T3 | $! T2 \le T2 - T3$     |
| DIV  | G. T2  | $! G \le G / T2$       |

# Jednoadresni format

### OC mem

| A  | $! ACC \le A$                                                 |
|----|---------------------------------------------------------------|
| В  | ! ACC <= ACC - B                                              |
| G  | $! G \leq ACC$                                                |
| C  | $! ACC \le C$                                                 |
| D  | $! ACC \le ACC + D$                                           |
| T2 | ! T2 <= ACC                                                   |
| E  | $! ACC \le E$                                                 |
| F  | $! ACC \le ACC \cdot F$                                       |
| T3 | ! T3 <= ACC                                                   |
| T2 | $! ACC \le T2$                                                |
| T3 | $! ACC \le ACC - T3$                                          |
| T2 | ! T2 <= ACC                                                   |
| G  | $! ACC \le G$                                                 |
| T2 | $! ACC \le ACC / T2$                                          |
| G  | $! G \leq ACC$                                                |
|    | B<br>G<br>C<br>D<br>T2<br>E<br>F<br>T3<br>T2<br>T3<br>T2<br>G |

# Nulaadresni format

OC, PUSH mem, POP mem

| PUSH A | $! (SP) \leq A$                 |
|--------|---------------------------------|
| PUSH B | $!(SP) \leq B$                  |
| SUB    | $! (SP) \le (SP) - (SP)$        |
| PUSH C | $!(SP) \leq C$                  |
| PUSH D | $!(SP) \leq D$                  |
| ADD    | $! (SP) \le (SP) + (SP)$        |
| PUSH E | $! (SP) \le E$                  |
| PUSH F | $!(SP) \leq F$                  |
| MUL    | $! (SP) \leq = (SP) \cdot (SP)$ |
| SUB    | $! (SP) \leq = (SP) - (SP)$     |
| DIV    | $! (SP) \leq = (SP) / (SP)$     |
| POP G  | $! G \leq (SP)$                 |
|        |                                 |

# memorija/registar – memorija/registar

## Troadresni format

## OC mem/reg, mem/reg/imm, mem/reg/imm

| SUB | R1, A, B   | $! R1 \le A - B$     |
|-----|------------|----------------------|
| ADD | R2, C, D   | ! R2 <= C + D        |
| MUL | R3, E, F   | $! R3 \le E \cdot F$ |
| SUB | R2, R2, R3 | $! R2 \le R2 - R3$   |
| DIV | G, R1, R2  | $! G \le R1 / R2$    |

### Jednoipoadresni format

OC reg, mem/reg/imm

### Dvoadresni format

## OC mem/reg, mem/reg/imm

| MOVD | R1 A   | $!R1 \leq A$           |
|------|--------|------------------------|
| SUB  | R1, B  | ! R1 <= R1 - B         |
| MOVD | R2, C  | $! R2 \le C$           |
| ADD  | R2, D  | $! R2 \le R2 + D$      |
| MOVD | R3, E  | ! R3 <= E              |
| MUL  | R3, F  | $! R3 \leq R3 \cdot F$ |
| SUB  | R2, R3 | $! R2 \le R2 - R3$     |
| DIV  | R1, R2 | $! R1 \le R1 / R2$     |
| MOVS | R1 G   | ! G <= R1              |

## Jednoadresni format

# OC mem/reg/imm

| LD  | A  | ! ACC <= A               |
|-----|----|--------------------------|
| SUB | В  | $!$ ACC $\leq$ ACC - B   |
| ST  | R1 | ! R1 <= ACC              |
| LD  | C  | $! ACC \le C$            |
| ADD | D  | $! ACC \le ACC + D$      |
| ST  | R2 | ! R2 <= ACC              |
| LD  | E  | $!$ ACC $\leq$ E         |
| MUL | F  | ! $ACC \leq ACC \cdot F$ |
| ST  | R3 | ! R3 <= ACC              |
| LD  | R2 | $!$ ACC $\leq$ R2        |
| SUB | R3 | $! ACC \le ACC - R3$     |
| ST  | R2 | ! R2 <= ACC              |
| LD  | R1 | $! ACC \le R1$           |
| DIV | R2 | $! ACC \le ACC / R2$     |
| ST  | G  | $! G \leq ACC$           |

## Troadresni load/store format

OC reg, reg, reg, OC reg, reg, imm

| LD  | R1, R0, A  | $!R1 \leq A$           |
|-----|------------|------------------------|
| LD  | R4, R0, B  | ! R4 <= B              |
| SUB | R1, R1, R4 | $! R1 \le R1 - R4$     |
| LD  | R2, R0, C  | $! R2 \le C$           |
| LD  | R5, R0, D  | ! R5 <= D              |
| ADD | R2, R2, R5 | $! R2 \le R2 + R5$     |
| LD  | R3, R0, E  | $! R3 \le E$           |
| LD  | R6, R0, F  | $! R6 \le F$           |
| MUL | R3, R3, R6 | $! R3 \le R3 \cdot R6$ |
| SUB | R2, R2, R3 | $! R2 \le R2 - R3$     |
| DIV | R1 R1, R2  | $! R1 \le R1 / R2$     |
| ST  | R1, R0, G  | $! G \le R1$           |

## 1.4 NAČINI ADRESIRANJA

Načini adresiranja određuju da li je operand sadržaj neke memorijske lokacije, nekog od registara podataka ili registara opšte namene procesora ili neposredna veličina u samoj instrukciji. Načini adresiranja speciificiraju i kako treba formirati adresu memorijske lokacije ukoliko je operand sadržaj neke memorijske lokacije. Najčešći načini adresiranja su registarsko direktno adresiranje, registarsko indirektno adresiranje, memorijsko direktno adresiranje, memorijsko indirektno adresiranje sa pomerajem, indeksno adresiranje sa pomerajem, registarsko indirektno adresiranje sa pomerajem, bazno-indeksno adresiranje sa pomerajem, postdekrement adresiranje, preinkrement adresiranje, relativno adresiranje sa pomerajem i neposredno adresiranje.

### 1.4.1 Registarsko direktno adresiranje

Registarsko direktno adresiranje je adresiranje kod koga se operand nalazi u jednom od registara podataka (slika 19) ili registara opšte namene procesora (slika 20). Kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR), operand se nalazi u jednom od registara podataka (DR), dok kod onih procesora kod kojih postoje samo registri opšte namene (GPR), operand se nalazi u jednom od registara opšte namene. U oba slučaja u adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa registra podatka ili registra opšte namene (dr).



Slika 19 Registarsko direktno adresiranje



Slika 20 Registarsko direktno adresiranje

Registarsko direktno adresiranje može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se registarsko direktno adresiranje koristi za izvorišni operand, tada se sa zadate adrese (dr) operand čita iz registra podatka ili registra opšte namene i upisuje u neki od prihvatnih registara podataka procesora, a ukoliko se registarsko direktno adresiranje koristi za odredišni operand, tada se na zadatoj adresi u registar podatka (DR) ili registar opšte namene (GPR) upisuje podatak iz nekog od prihvatnih registara podataka procesora. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Na slikama je, takođe, uzeto i da zbog nekih drugih načina adresiranja dužina adresnog dela instrukcije veća od one koja je potrebna za registarsko direktno adresiranja, pa se zato neki bitovi adresnog dela instrukcije ne koriste u slučaju registarskog direktnog adresiranja. Ti bitovi su na slikama šrafirani. Kod nekih procesora, zbog toga što je iz određenih razloga važno da dužina instrukcije bude fiksna, adresni delovi instrukcija su fiksni i dimenzionisani prema slučaju kada je broj potrebnih bitova najveći. Tada se, kao što je i dato na slikama neki od bitova ne koriste. U ovom slučaju očitavanje instrukcija je jednostavno, ali instrukcije zauzimaju veći memorijski prostor.

Kod nekih drugih procesora, zbog toga što je iz određenih razloga važno da dužina instrukcija bude što je moguće više kraća, adresni delovi instrukcija su promenljive dužine i sadrže samo onoliko bitova koliko zadati način adresiranja zahteva. Tada obične nema bitova koji se ne koriste. U ovom slučaju instrukcije zauzimaju manji memorijski prostor, ali je očitavanje instrukcija je složeno.

#### 1.4.2 Registarsko indirektno adresiranje

Registarsko indirektno adresiranje je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se nalazi u jednom od adresnih registara (slika 21) ili registara opšte namene procesora (slika 22). Kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR), adresa memorijske lokacije se nalazi u jednom od adresni registri (AR), dok kod

onih procesora kod kojih postoje samo registri opšte namene (GPR), adresa memorijske lokacije se nalazi u jednom od registara opšte namene. U oba slučaja u adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa adresnog registra ili registra opšte namene (ar).



Slika 21 Registarsko indirektno adresiranje

Registarsko indirektno adresiranje može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se registarsko indirektno adresiranje koristi za izvorišni operand, tada se sa zadate adrese (ar) čita sadržaj adresnog registra ili registra opšte namene i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora. Ukoliko se registarsko indirektno adresiranje koristi za odredišni operand, tada se sa zadate adrese (ar) čita sadržaj adresnog registra ili registra opšte namene i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Objašnjenje za šrafiranu grupu bitova u adresnom delu instrukcije je isto kao i za registarsko direktno adresiranje.



Slika 22 Registarsko indirektno adresiranje

### 1.4.3 Memorijsko direktno adresiranje

Memorijsko direktno adresiranje je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a u adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa memorijske lokacije (adr) (slika 23). Memorijsko direktno adresiranje se javlja i kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR) i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). U oba slučaja adresa memorijske lokacije se formira na identičan način.



Slika 23 Memorijsko direktno adresiranje

Memorijsko direktno adresiranje može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se memorijsko direktno adresiranje koristi za izvorišni operand, tada se iz adresnog dela instrukcije čita adresa memorijske lokacije (adr) i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora. Ukoliko se memorijsko direktno adresiranje koristi za odredišni operand, tada se iz adresnog dela instrukcije čita

adresa memorijske lokacije (adr) i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

### 1.4.4 Memorijsko indirektno adresiranje

Memorijsko indirektno adresiranje je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a u adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa memorijske lokacije (adr) na kojoj se nalazi adresa operanda (slika 24). Memorijsko indirektno adresiranje se javlja i kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR) i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). U oba slučaja adresa memorijske lokacije se formira na identičan način.



Slika 24 Memorijsko indirektno adresiranje

Memorijsko indirektno adresiranje može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se memorijsko indirektno adresiranje koristi za izvorišni operand, tada se iz adresnog dela instrukcije čita adresa memorijske lokacije (adr) i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se adresa memorijske lokacije operanda i prihvata u prihvatni registar podatka memorije (MDR), iz njega upisuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR), iz njega upisuje u neki od prihvatnih registara podataka procesora.

Ukoliko se memorijsko direktno adresiranje koristi za odredišni operand, tada se iz adresnog dela instrukcije čita adresa memorijske lokacije (adr) i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se adresa memorijske lokacije operanda i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je

uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

### 1.4.5 Bazno adresiranje sa pomerajem

Bazno adresiranje sa pomerajem je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se dobija sabiranjem sadržaja jednog od baznih registara i pomeraja (slika 25). U adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa baznog registra (br) i pomeraj. Bazno adresiranje sa pomerajem se javlja kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR). Sličan način formiranja adrese memorijske lokacije postoji i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). Kod njih se adresa adresa memorijske lokacije dobija sabiranjem sadržaja jednog od registara opšte namene (GPR) i pomeraja, a adresiranje se obično naziva registarsko indirektno adresiranje sa pomeraje.



Slika 25 Bazno adresiranje sa pomerajem

Bazno adresiranje sa pomerajem može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se bazno adresiranje sa pomerajem koristi za izvorišni operand, tada se čita sadržaj baznog registra na osnovu zadate adrese (br) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog

registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora.

Ukoliko se bazno adresiranje sa pomerajem koristi za odredišni operand, tada se čita sadržaj baznog registra na osnovu zadate adrese (br) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Objašnjenje za šrafiranu grupu bitova u adresnom delu instrukcije je isto kao i za registarsko direktno adresiranje.

#### 1.4.6 Indeksno adresiranje sa pomerajem

Indeksno adresiranje sa pomerajem je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se dobija sabiranjem sadržaja jednog od indeksnih registara i pomeraja (slika 26). U adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa indeksnog registra (xr) i pomeraj. Indeksno adresiranje sa pomerajem se javlja kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR). Sličan način formiranja adrese memorijske lokacije postoji i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). Kod njih se adresa adresa memorijske lokacije dobija sabiranjem sadržaja jednog od registara opšte namene (GPR) i pomeraja, a adresiranje se obično naziva registarsko indirektno adresiranje sa pomeraje.

Indeksno adresiranje sa pomerajem može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se indeksno adresiranje sa pomerajem koristi za izvorišni operand, tada se čita sadržaj indeksnog registra na osnovu zadate adrese (xr) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora.

Ukoliko se indeksno adresiranje sa pomerajem koristi za odredišni operand, tada se čita sadržaj indeksnog registra na osnovu zadate adrese (br) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Objašnjenje za šrafiranu grupu bitova u adresnom delu instrukcije je isto kao i za registarsko direktno adresiranje.



Slika 26 Indeksno adresiranje sa pomerajem

### 1.4.7 Registarsko indirektno adresiranje sa pomerajem

Registarsko indirektno adresiranje sa pomerajem je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se dobija sabiranjem sadržaja jednog od registara opšte namene i pomeraja (slika 27). U adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa registra opšte namene (gpr) i pomeraj (pom). Registarsko indirektno adresiranje sa pomerajem se javlja kod procesora kod kojih postoje registri opšte namene (GPR). Sličan način formiranja adrese memorijske lokacije postoji i kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR). Kod njih se adresa adresa memorijske lokacije dobija sabiranjem sadržaja jednog od baznih registara (BR) ili indeksnih registara (XR) i pomeraja, a adresiranje se obično naziva bazno adresiranje sa pomerajem ili indeksno adresiranje sa pomerajem, respektivno.

Registarsko indirektno adresiranje sa pomerajem može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST). Ukoliko se registarsko indirektno adresiranje sa pomerajem koristi za izvorišni operand, tada se čita sadržaj registra opšte namene na osnovu zadate adrese (gpr) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora.



Slika 27 Registarsko indirektno adresiranje sa pomerajem

Ukoliko se registarsko indirektno adresiranje sa pomerajem koristi za odredišni operand, tada se čita sadržaj registra opšte nemen na osnovu zadate adrese (gpr) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Objašnjenje za šrafiranu grupu bitova u adresnom delu instrukcije je isto kao i za registarsko direktno adresiranje.

#### 1.4.8 Bazno-indeksno adresiranje sa pomerajem

Bazno indeksno adresiranje sa pomerajem je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se dobija sabiranjem sadržaja jednog od baznih registara, jednog od indeksnih registara i pomeraja (slika 28) ili sabiranjem sadržaja dva registra opšte namene procesora i pomeraja (slika 29). Kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR), u formiranju adrese memorijske lokacije učestvuje jedan od baznih registara (BR) i jedan od indeksnih registara (XR), dok kod onih procesora kod kojih postoje samo registri opšte namene (GPR), u formiranju adrese memorijske lokacije učestvuju dva od registara opšte namene (GPR), pri čemu jedan ima funkciju baznog registra a drugi funkciju indeksnog registra. U oba slučaja u adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje adresa baznog registra ili registra opšte namene koji ima funkciju baznog registra (br), adresa indeksnog registra ili registra opšte namene koji ima funkciju indeksnog registra (xr) i pomeraj (pom). Bazno indeksno adresiranje sa pomerajem može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST).

Ukoliko se bazno indeksno adresiranje sa pomerajem koristi za izvorišni operand, tada se čita sadržaj baznog registra ili registra opšte namene na osnovu zadate adrese (br) iz adresnog dela instrukcije, sadržaj indeksnog registra ili registra opšte namene na osnovu zadate adrese (xr) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova

suma i prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora.



Slika 28 Bazno indeksno adresiranje sa pomerajem



Slika 29 Bazno indeksno adresiranje sa pomerajem

Ukoliko se bazno indeksno adresiranje sa pomerajem koristi za odredišni operand, tada se čita sadržaj baznog registra ili registra opšte namene na osnovu zadate adrese (br) iz adresnog dela instrukcije, sadržaj indeksnog registra ili registra opšte namene na osnovu zadate adrese (xr) iz adresnog dela instrukcije i pomeraj (pom) iz adresnog dela instrukcije, formira njihova suma i prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

### 1.4.9 Registarska indirektna adresiranja sa autoinkrement i autodekrementiranjem

Registarska indirektna adresiranja sa autoinkrementiranjem i autodekrementiranjem su veoma slična registarskom indirektnom adresiranju, jer se i kod ovih adresiranja kao i kod registarskog indirektnog adresiranja operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se nalazi u jednom od adresnih registara (slika 21) ili registara opšte namene procesora (slika 22). Sve što važi za registarsko indirektno adresiranje važi i za registarska indirektna adresiranja sa autoinkrementiranjem i autodekrementiranjem. Jedina razlika je u tome da se kod registarskih indirektnih adresiranja sa autoinkrementiranjem i autodekrementiranjem tom prilikom vrši ili inkrementiranje ili dekrementiranje adresnog registra ili registra opšte namene.

U zavisnosti od toga da li se prvo inkrementira registar pa posle toga njegov sadržaj koristi kao adresa memorijske lokacije ili se prvo sadržaj registra koristi kao adresa memorijske lokacije pa se posle toga inkrementira, registarsko indirektno adresiranje sa autoinkrementiranje se javlja kao preinkrement adresiranje i postinkrement adresiranje, respektivno. Slučna je situacija i sa registarskin indirektnim adresiranjem sa autodekrementiranjem koje se javlja kao predekrement adresiranje i postdekrement adresiranje u zavisnosti od toga da li se prvo dekrementira registar pa posle toga njegov sadržaj koristi kao adresa memorijske lokacije ili se prvo sadržaj registra koristi kao adresa memorijske lokacije pa se posle toga dekrementira, respektivno. Uobičajene oznake za ova adresiranja su +(R) za preinkrement, (R)+ za postinkrement, -(R) za predekrement i (R)- za postdekrement. Procesori sa ovim adresiranjima se obično tako realizuju da ukoliko ukoliko postoji -(R) tada postoji i (R)+ adresiranje, a ukoliko postoji +(R) tada postoji i (R)-. Time se omogućava realizacija steka bez korišćenja registra SP.

Kod procesora kod kojih postoji -(R) i (R)+ moguće je realizovati stek koji raste naviše i ukazuje na prvu slobodnu lokaciju, kao i stek koji raste naniže i ukazuje na zadnju zauzetu. Ukoliko stek koji raste naviše i ukazuje na prvu slobodnu lokaciju tada radi upisa na poziciji odredišta treba koristiti (R)+ i radi čitanja na poziciji izvorišta treba koristiti -(R). Ukoliko stek raste naniže i ukazuje na zadnju zauzetu, tada radi upisa na poziciji odredišta treba koristiti -(R) i radi čitanja na poziciji izvorišta treba koristiti (R)+.

Kod procesora kod kojih postoji +(R) i (R)- moguće je realizovati stek koji raste naviše i ukazuje na zadnju zauzetu lokaciju, kao i stek koji raste naniže i ukazuje na prvu slobodnu lokaciju. Ukoliko stek raste naviše i ukazuje na zadnju zauzetu lokaciju tada radi upisa na poziciji odredišta treba koristiti +(R) i radi čitanja na poziciji izvorišta treba koristiti (R)-. Ukoliko stek raste naniže i ukazuje na prvu slobodnu lokaciju, tada radi upisa na poziciji odredišta treba koristiti (R)- i radi čitanja na poziciji izvorišta treba koristiti +(R).

#### 1.4.10 Relativno adresiranje sa pomerajem

Relativno adresiranje sa pomerajem je adresiranje kod koga se operand nalazi u jednoj od memorijskih lokacija, a adresa memorijske lokacije se dobija sabiranjem sadržaja programskog brojača PC i pomeraja (slika 30). U adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje pomeraj (pom). Relativno adresiranje sa pomerajem se javlja i kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR) i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). U oba slučaja adresa memorijske lokacije se formira na identičan način. Relativno adresiranje sa pomerajem može da se koristi i za izvorišni operand (SRC) i za odredišni operand (DST).



Slika 30 Relativno adresiranje sa pomerajem

Ukoliko se relativno adresiranje sa pomerajem koristi za izvorišni operand, tada se sabiraju sadržaj programskog brojača PC i pomeraj (pom) iz adresnog dela instrukcije i njihova suma prebacuje u adresni registar memorije (MAR), iz memorijske lokacije određene sadržajem adresnog registra memorije čita se operand i prihvata u prihvatni registar podatka memorije (MDR) i iz njega upisuje u neki od prihvatnih registara podataka procesora.

Ukoliko se relativno adresiranje sa pomerajem koristi za odredišni operand, tada se sabiraju sadržaj programskog brojača PC i pomeraj (pom) iz adresnog dela instrukcije i njihova suma prebacuje u adresni registar memorije (MAR), iz nekog od prihvatnih registara podataka procesora se podatak upisuje u prihvatni registar podatka memorije (MDR) i iz njega upisuje u memorijsku lokaciju određenu sadržajem adresnog registra memorije. Na slikama je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU, a da se podatak koji se upisuje uzima iz prihvatnog registra podatka procesora Z na izlazu ALU.

Objašnjenje za šrafiranu grupu bitova u adresnom delu instrukcije je isto kao i za registarsko direktno adresiranje.

#### 1.4.11 Neposredno adresiranje

Neposredno adresiranje je adresiranje kod koga se operand nalazi neposredno u samoj instrukciji (slika 31). U adresnom delu instrukcije u kome se specificira operand, pored grupe bitova kojima se zadaje način adresiranja (AM), postoji i grupa bitova kojima se zadaje

operand (immed). Neposredno adresiranje se javlja i kod onih procesora kod kojih postoje posebno registri podataka (DR), adresni registri (AR), bazni registri (BR) i indeksni registri (XR) i kod onih procesora kod kojih postoje samo registri opšte namene (GPR). U oba slučaja do operand se dolazi na identičan način. Neposredno adresiranje može da se koristi samo za izvorišni operand (SRC), dok se za odredišni operand (DST) ne koristi.



Slika 31 Neposredno adresiranje

Ukoliko se neposredno adresiranje koristi za izvorišni operand, tada se operand (immed) iz adresnog dela instrukcije čita i upisuje u neki od prihvatnih registara podataka procesora. Na slici je uzeto da se operand koji se čita upisuje u prihvatni registar podatka procesora X na ulazu ALU,

Neposredno adresiranje se ne koristi za odredišni operand, jer bi trebalo, ukoliko bi se koristilo, da se podatak iz nekog od prihvatnih registara podataka procesora upiše u grupu bitova predviđenu za operand (podatak) iz adresnog dela instrukcije. Praksa je da se radi zaštite od mogućih grešaka dozvoljava da se iz onog dela memorije gde se nalaze instrukcije samo čita a ne i upisuje. Zbog toga se procesori obično tako realizuju da se pokušaj upisa korišćenjem neposrednog adresiranja za odredišni operand detektuje i generiše unutrašnji prekid greške u adresiranju.

### 1.5 SKUP INSTRUKCIJA

Skup instrukcija specificira operacije koje mogu da se izvršavaju u procesoru. Skup instrukcija čine standardne instrukcije i nestandardne instrukcije.

### 1.5.1 STANDARDNE INSTRUKCIJE

Standardne instrukcije uključuje operacije čijim kombinovanjem svaki problem koji treba da se reši u računaru može da se predstavi programom. Standardne instrukcije se u nekom vidu nalaze u svakom procesoru. Skup standardnih instrukcija čine instrukcije prenosa, aritmetičke instrukcije, logičke instrukcije, instrukcije pomeranja i rotiranja, instrukcije skoka i mešovite instrukcije.

#### 1.5.1.1 INSTRUKCIJE PRENOSA

Podaci se nalaze u memorijskim lokacijama, registrima procesora i u instrukciji. Zbog toga mora da postoje instrukcije prenosa za prebacivanje podataka između lokacija na kojima mogu da se nađu. Treba napomenuti da podaci mogu da budu i u registrima kontrolera periferija, pri čemu se njima pristupa na dva načina. Kod nekih procesora registri kontrolera

periferija se ne izdvajaju kao posebno mesto gde mogu da budu podaci već se tretiraju na isti način kao i memorijske lokacije, pa ne postoje posebne instrukcije za prenos podatak u i iz registara kontrolera periferija već se registrima kontrolera periferija pristupa istim instrukcijama kojima se pristupa memorijskim lokacijama. Kod ovih procesora se kaže da je ulazno izlazni adresni prostor memorijski preslikan. Kod drugih procesora registri kontrolera periferija se izdvajaju kao posebno mesto gde mogu da budu podaci i postoje posebne instrukcije za prenos podatak u i iz registara kontrolera periferija. Kod ovih procesora se kaže da su ulazno izlazni i memorijski adresni prostori razdvojeni.

Pored toga kod procesora sa jednoadresnim formatom instrukcija akumulator je implicitno izvorište i odredište. Zato postoji potreba za instrukcijom prenosa kojom bi podatak preneo u akumulator i dalje mogao da koristi kao izvorišni operand. Akumulator je i implicitno odredište, pa postoji potreba za instrukcijom prenosa kojom bi se podatak prebacio iz akumulatora u željenu lokaciju. Slična je sitiacija i kod procesora sa nulaadresnim formatom instrukcija kod kojih je vrh steka implicitno izvorište i odredište. Zato postoji potreba za instrukcijom prenosa kojom bi podatak preneo na vrh steka i dalje mogao da koristi kao izvorišni operand. Vrh steka je i implicitno odredište, pa postoji potreba za instrukcijom prenosa kojom bi se podatak prebacio sa vrha steka u željenu lokaciju.

U daljem tekstu se razmatraju moguće instrukcije prenosa.

#### MOV a, b

Ova instrukcija se javlja kod procesora sa dvoadresnim formatom instrukcija. Sa MOV je simbolički označeno polje koda operacije, a sa *a* i *b* specifikacije jednog izvorišnog i jednog odredišnog operanda. U daljim razmatranjima će se uzeti da je *a* izvorište, a *b* odredište, mada može da bude i obrnuto. U zavisnosti od specificiranog načina adresiranja *a* može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i neposredna veličina u instrikciji. Slična je situacije i sa *b*, pre čemu, zbog toga što se radi o odredištu, *b* samo ne može da bude neposredna veličina u instrukciji. Specificiranjem odgovarajućih adresiranja moguće je realizovati prenose iz memorije (registra kontrolera periferije) u memoriju (registar kontrolera periferije), iz memoriju (registar kontrolera periferije), iz registra procesora, iz registra procesora u memoriju (registar kontrolera periferije), iz registra procesora u registar procesora, neposredno iz instrukcije u memoriju (registar kontrolera periferije) i neposredno iz instrukcije u registar procesora.

Kod procesora sa troadresnim formatom instrikcija sve je isto, samo što se polje za specifikaciju drugog izvorišta ne koristi.

IN regper, regproc

OUT regproc, regper

Ove instrukcije se javljaju kod procesora sa dvoadresnim formatom instrukcija, ukoliko su ulazno izlazni i memorijski adresni prostori razdvojeni. Sa IN je simbolički označeno polje koda operacije za prenos iz registra kontrolera periferije u registar procesora, pri čemu je sa *regper* direktno data adresa registra kontrolera periferije, dok je sa *regproc* direktno data adresa registra procesora. Sa OUT je simbolički označeno polje koda operacije za prenos iz registra procesora u registar kontrolera periferije, pri čemu *regproc* i *regper* imaju identično značenje kao i u slučaju instrukcije IN. Uobičajeno je kod ovih instrukcija da su prenosi samo između registara kontrolera periferija i registara procesora i da se njihove adrese direktno daju.

IN regper

**OUT** regper

Ove instrukcije se javljaju kod procesora sa jednoadresnim formatom instrukcija, ukoliko su ulazno izlazni i memorijski adresni prostori razdvojeni. Oznake IN, OUT i *regper* imaju identično značenje kao i u slučaju procesora sa dvoadresnim formatom instrukcija. Kod instrukcije IN prenos je iz registra kontrolera periferije čija je adresa direktno data sa *regper* i akumulatora koji je implicitno odredište, dok je kod instrukcije OUT prenos iz akumulatora koji je implicitno izvorište i registra kontrolera periferije čija je adresa direktno data sa *regper*.

LOAD *a* STORE *b* 

Ove instrukcija se javlja kod procesora sa jednoadresnim formatom instrukcija. Sa LOAD i STORE je simbolički označeno polje koda operacije, a sa *a* i *b* specifikacije izvorišnog i odredišnog operanda, respektivno. Instrukcijom LOAD se operand sa izvorišta *a* prenosi u akumulator kao implicitno odredište, dok se instrukcijom STORE sadržaj akumulatora kao implicitno izvorište prenosi u odredište *b*. U zavisnosti od specificiranog načina adresiranja *a* može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i neposredna veličina u instrukciji. Slična je situacije i sa *b*, pre čemu, zbog toga što se radi o odredištu, *b* samo ne može da bude neposredna veličina u instrukciji. U slučaju instrukcije LOAD specificiranjem odgovarajućih adresiranja za izvorište *a* moguće je u akumulator preneti operand iz memorije (registra kontrolera periferije), iz registra procesora i neposredno iz instrukcije. U slučaju instrukcije STORE specificiranjem odgovarajućih adresiranja za odredište *b* moguće je iz akumulator preneti operand u memoriju (registar kontrolera periferije) i registar procesora, dok prenos u instrukciju korišćenjem neposrednog adresiranja nije dozvoljen.

PUSH *a* POP *b* 

Ove instrukcija se javlja kod procesora sa nulaadresnim formatom instrukcija. Sa PUSH i POP je simbolički označeno polje koda operacije, a sa *a* i *b* specifikacije izvorišnog i odredišnog operanda, respektivno. Instrukcijom PUSH se operand sa izvorišta *a* prenosi na stek kao implicitno odredište, dok se instrukcijom POP sadržaj sa steka kao implicitno izvorište prenosi u odredište *b*. U zavisnosti od specificiranog načina adresiranja *a* može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i neposredna veličina u instrukciji. Slična je situacije i sa *b*, pre čemu, zbog toga što se radi o odredištu, *b* samo ne može da bude neposredna veličina u instrukciji. U slučaju instrukcije PUSH specificiranjem odgovarajućih adresiranja za izvorište *a* moguće je na stek preneti operand iz memorije (registra kontrolera periferije), iz registra procesora i neposredno iz instrukcije. U slučaju instrukcije POP specificiranjem odgovarajućih adresiranja za odredište *b* moguće je sa steka preneti operand u memoriju (registar kontrolera periferije) i registar procesora, dok prenos u instrukciju korišćenjem neposrednog adresiranja nije dozvoljen.

### 1.5.1.2 ARITMETIČKE INSTRUKCIJE

Aritmetičkim instrukcijama se realizuju standardne aritmetičke operacije sabiranja, oduzimanja, množenja i deljenja.

ADD a, b, c

Ovo je format instrukcije sabiranja kod procesora sa troadresnim formatom instrukcija. Sa ADD je simbolički označeno polje koda operacije, a sa *a*, *b* i *c* specifikacije dva izvorišna i jednog odredišnog operanda. U daljim razmatranjima će se uzeti da su *a* i *b* izvorišta, a *c* 

odredište, mada se često dešava i da je *a* odredište, a *b* i *c* izvorišta. Tokom izvršavanja ove instrukcije sa lokacija specificiranih sa *a* i *b* najpre se čitaju dva izvorišna operanda, zatim se nad njima realizuje operacija sabiranja i na kraju se dobijeni rezultat smešta u lokaciju specificiranu sa *c*. U zavisnosti od nezavisno specificiranih načina adresiranja za *a* i *b*, izvorišni operandi mogu da budu bilo koja kombinacija registara procesora, memorijskih lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registara kontrolera periferije) i neposrednih veličina u instrukciji. Slična je situacija i sa *c*, pri čemu, zbog toga što se radi o odredištu, *c* samo ne može da bude neposredna veličina u instrukciji. Neke od mogućih kombinacija su:

- *a*, *b* i *c* su memorijske lokacije (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan *a*, *b* i *c* mogu da budu bilo koja kombinacija stvarnih memorijskih lokacija i registara kontrolera periferije),
  - a, b i c su registri procesora,
- *a* je neposredna veličina, *b* je registar procesora i *c* memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije),
- a je memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije), b je neposredna veličina i c registar procesora, itd.

#### ADD a, b

Ovo je format instrukcije sabiranja kod procesora sa dvoadresnim formatom instrukcija. Sa ADD je simbolički označeno polje koda operacije, a sa *a* i *b* specifikacije dva izvorišna operanda, pri čemu je *a* ili *b* i implicitno odredište. U daljim razmatranjima će se uzeti da je *a* jedno izvorište i implicitno odredište, a *b* drugo izvorište, mada se često dešava i da je *a* prvo izvorište, a *b* drugo izvorište i implicitno odredište. Tokom izvršavanja ove instrukcije sa lokacija specificiranih sa *a* i *b* najpre se čitaju dva izvorišna operanda, zatim se nad njima realizuje operacija sabiranja i na kraju se dobijeni rezultat smešta u lokaciju specificiranu sa *a*. U zavisnosti od specificiranog načina adresiranja za *b*, drugi izvorišni operand može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i neposredna veličina u instrukciji. Slična je situacija i sa *a*, pri čemu, zbog toga što se radi ne samo i prvom izvorištu nego i o implicitnom odredištu, *a* samo ne može da bude neposredna veličina u instrukciji. Neke od mogućih kombinacija su:

- a i b su memorijske lokacije (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan a i b mogu da budu bilo koja kombinacija stvarnih memorijskih lokacija i registara kontrolera periferije),
  - a i b su registri procesora,
- *a* je registar procesora i *b* memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije),
- *a* je memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i *b* je neposredna veličina, itd.

#### ADDa

Ovo je format instrukcije sabiranja kod procesora sa jednoadresnim formatom instrukcija. Sa ADD je simbolički označeno polje koda operacije, a sa *a* specifikacija drugog izvorišnog operanda, pri čemu je akumulator implicitno izvorište prvog operanda i implicitno odredište rezultat. Tokom izvršavanja ove instrukcije se najpre iz akumulatora implicitno čita prvi izvorišni operand i sa lokacije specificirane sa *a* se čita drugi izvorišni operand, zatim se nad njima realizuje operacija sabiranja i na kraju se dobijeni rezultat smešta u akumulator kao implicitno odredište. U zavisnosti od specificiranog načina adresiranja za *a*, drugi izvorišni operand može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je

ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i neposredna veličina u instrukciji. Neke od mogućih kombinacija su:

- *a* je memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan *a* može da bude i registar kontrolera periferije), pa se vrši sabiranje akumulatora i stvarne memorijske lokacije ili registra kontrolera periferije i rezultat smešta u akumulator,
- a je registar procesora, pa se vrši sabiranje akumulatora i registra procesora i rezultat smešta u akumulator i
- *a* je neposredna veličina, pa se vrši sabiranje akumulatora i neposredne veličine i rezultat smešta u akumulator.

#### **ADD**

Ovo je format instrukcije sabiranja kod procesora sa nulaadresnim formatom instrukcija. Sa ADD je simbolički označeno polje koda operacije, pri čemu je vrh steka implicitno izvorište za oba izvorišna operanda i implicitno odredište. Tokom izvršavanja ove instrukcije sa vrha steka se implicitno čita najpre prvi a potom i drugi izvorišni operand, zatim se nad njima realizuje operacija sabiranja i na kraju se dobijeni rezultat smešta na vrh steka kao implicitno odredište.

Slična je situacija i sa formatima instrukcija za operacije oduzimanja, množenja i deljenja. Formati instrukcija za ove operacije za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

```
SUB a, b, c

SUB a, b

SUB a

SUB

MUL a, b, c

MUL a

MUL a

MUL DIV a, b, c

DIV a, b

DIV a
```

Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima *a*, *b* i *c* je ista kao i kod instrukcije sabiranja. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije sabiranja.

Podaci nad kojima se izvršavaju operacije sabiranja, oduzimanja, množenja i deljenja mogu da budu predstavljeni na više načina, kao na primer celobrojne veličine bez znaka, celobrojne veličine sa znakom i to obično u drugom komplementu, pokretni zarez, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaki mogući način predstavljanja podataka i određenu dužinu podatka mora da postoji poseban kod operacije za svaku od operacija sabiranja, oduzimanja, množenja i deljenja. Kao ilustracija može se uzeti da u procesoru, koji od tipova podataka podržava celobrojne veličine bez znaka dužine 8, 16, 32 i 64 bita, celobrojne veličine sa znakom predstavljene u drugom komplementu dužine 8, 16, 32 i 64 bita i veličine u pokretnom zarezu dužine 32 i 64 bita, mora da postoji 10 kodova operacija za operaciju množenja. Isto važi i za operaciju deljenja. Međutim, kod instrukcija sabiranja i oduzimanja nad celobrojnim veličinama bez znaka i celobrojnim vrednostima sa znakom u drugom komplementu to nije neophodno, jer se istim postupkom sabiranja i oduzimanja binarnih reči određene dužine dobija korektan rezultat i

kada se binarne reči interpretiraju kao celobrojne veličine bez znaka i kao celobrojne veličine sa znakom u drugom komplementu.

Kao primer za operaciju sabiranja uzete su binarne reči 1010 i 0010 za koje se uobičajenim postupkom sabiranja binarnih reči dobija binarna reč 1100. Ako se binarne reči interpretiraju kao celobrojne veličine bez znaka, tada je

- binarna reč prvog sabirka 1010 jednaka decimalno +10,
- binarna reč drugog sabirka 0010 jednaka decimalno +2 i
- binarna reč dobijene sume 1100 jednaka decimalno +12,

što jeste korektan rezultat. Međutim, ako se iste binarne reči interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, tada je

- binarna reč prvog sabirka 1010 jednaka decimalno -6,
- binarna reč drugog sabirka 0010 jednako decimalno +2 i
- binarna reč dobijene sume 1100 jednaka decimalno -4,

što, takođe, jeste korektan rezultat.

Kao primer za operaciju oduzimanja uzete su iste binarne reči 1010 i 0010 za koje se uobičajenim postupkom oduzimanja binarnih reči dobija binarna reč 1000. Ako se binarne reči interpretiraju kao celobrojne veličine bez znaka, tada je

- binarna reč prvog sabirka 1010 jednaka decimalno +10,
- binarna reč drugog sabirka 0010 jednaka decimalno +2 i
- binarna reč dobijene sume 1000 jednaka decimalno +8,

što jeste korektan rezultat. Međutim, ako se iste binarne reči interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, tada je

- binarna reč prvog sabirka 1010 jednaka decimalno -6,
- binarna reč drugog sabirka 0010 jednaka decimalno +2 i
- binarna reč dobijene sume 1000 jednaka decimalno -8,

što, takođe, jeste korektan rezultat.

Zbog toga za operaciju sabiranja nad celobrojnim veličinama bez znaka i celobrojnim veličinama sa znakom u drugom komplementu iste dužine ne postoji potreba za dva različita koda operacije. Kao ilustracija se može uzeti ranije pomenuti procesor koji od tipova podataka podržava celobrojne veličine bez znaka dužine 8, 16, 32 i 64 bita, celobrojne veličine sa znakom predstavljene u drugom komplementu dužine 8, 16, 32 i 64 bita i veličine u pokretnom zarezu dužine 32 i 64 bita. U ovom procesoru mora da postoji 6 kodova operacija za operaciju sabiranja i to 4 koda operacije za operaciju sabiranja nad celobrojnim veličinama bez znaka i celobrojnim veličinama sa znakom u drugom komplementu dužine 8, 16, 32 i 64 bita, kao i 2 koda operacije za operaciju sabiranja nad veličinama u pokretnom zarezu dužine 32 i 64 bita. Isto važi i za operaciju oduzimanja.

Među aritmetičkim instrukcijama se pojavljuje i poseban slučaji operacije sabiranja kod koje je implicitno određeno da je vrednost koja se sabira jednaka 1, kao i poseban slučaj operacije oduzimanja kod koje je implicitno određeno da je vrednost koja se oduzima jednaka 1. To su instrukcije inkrementiranja i dekrementiranja.

INC a, b

Ova je format instrukcije inkrementiranja koji se javlja kod procesora sa dvoadresnim formatom instrukcija. Sa INC je simbolički označeno polje koda operacije, a sa a i b specifikacije izvorišnog i odredišnog operanda, respektivno. U daljim razmatranjima će se uzeti da je a izvorište a b odredište, mada se često dešava i da je a odredište a b izvorište. Tokom izvršavanja ove instrukcije sa lokacije specificirane sa a najpre se čita izvorišni operand, zatim se njegova vrednost uveća za 1 i na kraju se dobijeni rezultat smešta u lokaciju

specificiranu sa *b*. U zavisnosti od specificiranog načina adresiranja za *a* izvorišni operand može da bude registar procesora, memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registara kontrolera periferije) i neposredna veličina u instrukciji. Slična je situacija i sa *b*, pri čemu, zbog toga što se radi o odredištu, *b* samo ne može da bude neposredna veličina u instrukciji. Neke od mogućih kombinacija su:

- *a* i *b* su memorijske lokacije (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan *a* i *b* mogu da budu bilo koja kombinacija stvarnih memorijskih lokacija i registara kontrolera periferije),
  - a i b registri procesora,
  - a je neposredna veličina i b je registar procesora,
- *a* je memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije) i *b* je registar procesora, itd.

INC a

Ovo je format instrukcije inkrementiranja koji se javlja kod procesora sa jednoadresnim formatom instrukcija. Sa INC je simbolički označeno polje koda operacije, a sa *a* specifikacija izvorišnog i implicitnog odredišnog operanda. Tokom izvršavanja ove instrukcije sa lokacije specificirane sa *a* najpre se čita izvorišni operand, zatim se njegova vrednost uveća za 1 i na kraju se dobijeni rezultat smešta u lokaciju specificiranu sa *a*. U zavisnosti od specificiranog načina adresiranja za *a* izvorišni i implicitni odredišni operand može da bude registar procesora i memorijska lokacija (a kod procesora kod kojih je ulazno izlazni prostor memorijski preslikan i registar kontrolera periferije). Zbog toga što je *a* ne samo izvorište već i implicitno odredište, *a* ne može da bude neposredna veličina u instrukciji.

INC

Ovo je format instrukcije inkrementiranja kod procesora sa nulaadresnim formatom instrukcija. Sa INC je simbolički označeno polje koda operacije, pri čemu je vrh steka implicitno izvorište operanda i implicitno odredište. Tokom izvršavanja ove instrukcije sa vrha steka se implicitno čita operand, zatim se njegova vrednost uveća za 1 i na kraju se dobijeni rezultat smešta na vrh steka kao implicitno odredište.

Slična je situacija i sa formatima instrukcija za operaciju dekrementiranja. Formati instrukcija za ovu operaciju za procesore sa dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

DEC a, b

DEC a

**DEC** 

Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima *a* i *b* je ista kao i kod instrukcije inkrementiranja. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije inkrementiranja.

Podaci nad kojima se izvršavaju operacije inkrementiranja i dekrementiranja mogu da budu predstavljeni kao celobrojne veličine bez znaka i celobrojne veličine sa znakom i to obično u drugom komplementu, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Međutim, inkrementiranje se za određenu dužinu operanda realizuje na isti način i nad celobrojnim veličinama bez znaka i nad celobrojnim veličinama sa znakom u drugom komplementu, pa nisu potrebna 2 već samo 1 kod operacije. Ovo je objašnjeno za instrukciju sabiranja i važi i za instrukciju inkrementiranja kao poseban slučaj instrukcije sabiranja. Zbog toga različiti kodovi operacije treba da postoje samo za različite dužine operanada. Kao ilustracija ovog pristupa može se uzeti da u procesoru koji od tipova podatak podržava celobrojne veličine bez znaka dužine 8, 16, 32 i 64 bita i celobrojne veličine

sa znakom predstavljene u drugom komplementu dužine 8, 16, 32 i 64 bita mora da postoje 4 operacije za operaciju inkrementiranja. Isto važi i za operaciju dekrementiranja.

Među aritmetičkim instrukcijama se pojavljuje i poseban slučaji operacije oduzimanja kod koje se rezultat oduzimanja nikuda ne upisuje, već se samo vrši provera dobijene vrednosti i na osnovu toga vrši postavljanje indikatora N, Z, C i V u programskoj statusnoj reči PSW procesora. Ova instrukcija se naziva aritmetičko upoređivanje. Formati instrukcije upoređivanja za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

CMP a, b, cCMP a, bCMP a

Sa CMP je simbolički označeno polje koda operacije, a sa a i b specifikacije dva izvorišna operanda. Sa c je označeno polje za specifikacija odredišnog operanda koje postoji kod procesora sa troadresnim formatom instrukcija, mada se u slučaju operacije upoređivanja polje c ne koristi. Razlika između instrukcija upoređivanja kod procesora sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija je samo u tome kako se dolazi do dva izvorišna operanda. U slučaju procesora sa troadresnim i dvoadresnim formatima instrukcija izvorišni operandi se dobijaju sa lokacija specificiranih sa a i b, u slučaju procesora sa jednoadresnim formatom instrukcija jedan izvorišni operand se dobija implicitno iz akumulatora a drugi izvorišni operand iz lokacije specificirane sa a, dok se u slučaju procesora sa nulaadresnim formatom instrukcija oba izvorišna operanda dobijaju implicitno sa vrha steka. Dalje izvršavanje instrukcije je identično za sva četiri formata instrukcije, jer se od prvog izvorišnog operanda oduzme drugi izvorišni operand, izvrši se provera dobijene vrednosti i na osnovu toga vrši postavljanje indikatora N, Z, C i V u programskoj statusnoj reči PSW procesora. Podaci nad kojima se izvršava oduzimanje mogu da budu predstavljeni na više načina, kao na primer celobrojne veličine bez znaka, celobrojne veličine sa znakom i to obično u drugom komplementu, pokretni zarez, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaki mogući način predstavljanja podataka i određenu dužinu podatka mora da postoji poseban kod operacije upoređivanja.

Indikator N se postavlja na vrednost 1 ukoliko je rezultat izvršene operacije oduzimanja negativan, dok se u suprotnom slučaju postavlja na vrednost 0. Ovaj indikator ima smisla da se postavi na vrednost 1 jedino ukoliko se oduzimanje realizuje nad tipovima podataka kod kojih postoje i negativne i pozitivne vrednosti, kao na primer celobrojne vrednosti sa znakom u drugom komplementu. Ovaj indikator bi trebalo da se postavlja na vrednost 0 ukoliko se oduzimanje realizuje nad tipovima podataka kod kojih postoje samo pozitivne vrednosti, kao na primer celobrojne vrednosti bez znaka. Međutim, usvojeno pravilo je da se indikator N postavlja na vrednost najstarijeg bita rezultata operacije oduzimanja.

Indikator Z se postavlja na vrednost 1 ukoliko je rezultat izvršene operacije oduzimanja nula, dok se u suprotnom slučaju postavlja na vrednost 0. Ovaj indikator se postavlja za sve tipove podataka.

Indikator C se jedino postavlja ukoliko se oduzimanje realizuje nad tipovima podataka kod kojih postoje jedino pozitivne vrednosti, dok se tada indikator V postavlja na vrednost 0. Indikator C se postavlja na 1 ukoliko je prvi izvorišni operand manji od drugog izvorišnog operanda i predstavlja pozajmicu, dok se u suprotnom slučaju postavlja na 0.

Indikator V se jedino postavlja ukoliko se oduzimanje realizuje nad tipovima podataka kod kojih postoje i pozitivne i negativne vrednosti, dok se tada indikator C postavlja na vrednost 0. Indikator V se postavlja na vrednost 1 ukoliko je prvi izvorišni operand pozitivna veličina i drugi izvorišni operand je negativna veličina i imaju takve vrednosti da se prilikom njihovog odizimanja javlja prekoračenje. Indikator V se postavlja na vrednost 1 i ukoliko je prvi izvorišni operand negativna veličina i drugi izvorišni operand je pozitivna veličina i imaju takve vrednosti da se prilikom njihovog odizimanja javlja prekoračenje. U suprotnom slučaje indikator V ima vrednost 0.

Ovakvo postavljanje indikatora N, Z, C i V je deo jednog od mehanizama za realizaciju uslovnih skokova u programu. Taj mehanizam predviđa da se instrukcijom CMP na osnovu vrednosti dva izvorišna operanda postave indikatori N, Z, C i V i da se potom instrukcijom uslovnog skoka vrši odgovarajuća provera indikatora N, Z, C i V da bi se utvrdilo da li je uslov za skok ispunjen ili nije i da se ukoliko je uslov ispunjem skače u programu, dok se u suprotnom produžava sa sekvencijalnim izvršavanjem programa (tabela 1). Uslovnih skokova ima za svaku od 6 relacija i to jednako, nije jednako, veće, veće ili jednako, manje i manje ili jednako definišu posebno za aritmetiku bez znaka i za aritmetiku sa znakom. Zbog toga ima 10 uslovnih skokova. Kao ilustracija ovog mehanizma za realizaciju uslovnih skokova u daljem tekstu je dato nekoliko primera.

Tabela 1 Uslovi za skok

| instrukcija | značenje                         | uslov                     |
|-------------|----------------------------------|---------------------------|
| BEQL        | jednako                          | Z = 1                     |
| BNEQ        | nejednako                        | Z = 0                     |
| BGRTU       | veće nego bez znaka              | $C \lor Z = 0$            |
| BGREU       | veće nego ili jednako bez znaka  | C = 0                     |
| BLSSU       | manje nego bez znaka             | C = 1                     |
| BLEQU       | manje nego ili jednako bez znaka | $C \vee Z = 1$            |
| BGRT        | veće nego sa znakom              | $(N \oplus V) \vee Z = 0$ |
| BGRE        | veće nego ili jednako sa znakom  | $N \oplus V = 0$          |
| BLSS        | manje nego sa znakom             | $(N \oplus V) = 1$        |
| BLEQ        | manje nego ili jednako sa znakom | $(N \oplus V) \vee Z = 1$ |

Kao prvi primer za operaciju CMP uzete su binarne reči 0101 i 0101. Ukoliko se posmatraju binarne reči 0101 i 0101 vidi se da su jednake. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BEQL (jednako), BGREU (veće nego ili jednako bez znaka), BLEQU (manje nego ili jednako bez znaka), BGRE (veće nego ili jednako sa znakom) i BLEQ (manje nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BNEQ (nejednako), BGRTU (veće nego bez znaka), BLSSU (manje nego bez znaka), BGRT (veće nego sa znakom) i BLSS (manje nego sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 0101 i 0101, kao rezultat se dobija binarna reč 0000. Na osnovu toga se postavljaju N=0 i Z=1. Ako se prilikom ovog oduzimanja binarne reči 0101 i 0101 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja nema pozajmice. Na osnovu toga se postavlja C=0. Ako se prilikom ovog oduzimanja binarne reči 0101 i 0101 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

- Z = 1 za instrukciju BEQL (jednako) ispunjen,
- C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) ispunjen,
- $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) ispunjen,
- $N \oplus V = 0$  za instrukciju BGRE (veće nego ili jednako sa znakom) ispunjen,
- $(N \oplus V) \lor Z = 1$  za instrukciju BLEQ (manje nego ili jednako sa znakom) ispunjen i da uslov
  - Z = 0 za instrukciju BNEQ (nejednako) nije ispunjen,
  - $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) nije ispunjen,
  - C = 1 za instrukciju BLSSU (manje nego bez znaka) nije ispunjen,
  - $(N \oplus V) \lor Z = 0$  za instrukcijuBGRT (veće nego sa znakom) nije ispunjen
  - $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) nije ispunjen.

Kao drugi primer za operaciju CMP uzete su binarne reči 0011 i 0010. Ukoliko se posmatraju binarne reči 0011 i 0010 vidi se da su nejednake. Takođe se vidi da bez obzira na to da li se binarne reči 0011 i 0010 posmatraju kao celobrojne veličine bez znaka ili kao celobrojne veličine sa znakom u drugom komplementu, da je binarna re 0011 veća od binarne reči 0010. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BGRT (veće nego sa znakom) i BGRE (veće nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako), BLSSU (manje nego bez znaka), BLEQU (manje nego ili jednako bez znaka), BLEQU (manje nego ili jednako sa znakom) i BLEQ (manje nego ili jednako sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 0011 i 0010, kao rezultat se dobija binarna reč 0001. Na osnovu toga se postavljaju N=0 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 0011 i 0010 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja nema pozajmice. Na osnovu toga se postavlja C=0. Ako se prilikom ovog oduzimanja binarne reči 0011 i 0010 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

- Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,
- $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) je ispunjen
- C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) ispunjen,
- $(N \oplus V) \lor Z = 0$  za instrukcijuBGRT (veće nego sa znakom) je ispunjen
- $N \oplus V = 0$  za instrukciju BGRE (veće nego ili jednako sa znakom) je ispunjen, i da uslov
  - Z = 1 za instrukciju BEQL (jednako) nije ispunjen
  - C = 1 za instrukciju BLSSU (manje nego bez znaka) nije ispunjen,
  - $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) nije ispunjen,
  - $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) nije ispunjen.
  - $(N \oplus V) \lor Z = 1$  za instrukciju BLEQ (manje nego ili jednako sa znakom) nije ispunjen.

Kao treći primer za operaciju CMP uzete su binarne reči 0010 i 0011. Ukoliko se posmatraju binarne reči 0010 i 0011 vidi se da su nejednake. Takođe se vidi da bez obzira na to da li se binarne reči 0010 i 0011 posmatraju kao celobrojne veličine bez znaka ili kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 0010 manja od binarne reči 0011. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BLSSU (manje nego bez znaka), BLEQU (manje nego ili

jednako bez znaka), BLSS (manje nego sa znakom) i BLEQ (manje nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BGRT (veće nego sa znakom) i BGRE (veće nego ili jednako sa znakom),

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 0010 i 0011, kao rezultat se dobija binarna reč 1111. Na osnovu toga se postavljaju N=1 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 0010 i 0011 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja ima pozajmice. Na osnovu toga se postavlja C=1. Ako se prilikom ovog oduzimanja binarne reči 0010 i 0011 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,

C = 1 za instrukciju BLSSU (manje nego bez znaka) je ispunjen,

 $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) je ispunjen,

 $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) je ispunjen.

 $(N \oplus V) \vee Z = 1$ za instrukciju BLEQ (manje nego ili jednako sa znakom) je ispunjen. i da uslov

Z = 1 za instrukciju BEQL (jednako) nije ispunjen,

 $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) nije ispunjen,

C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) nije ispunjen,

(N ⊕ V) ∨ Z = 0 za instrukciju BGRT (veće nego sa znakom) nije ispunjen i

 $N \oplus V = 0$  za instrukciju BGRE (veće nego ili jednako sa znakom) nije ispunjen.

Kao četvrti primer za operaciju CMP uzete su binarne reči 1110 i 1011. Ukoliko se posmatraju binarne reči 1110 i 1011 vidi se da su nejednake. Takođe se vidi da bez obzira na to da li se binarne reči 1110 i 1011 posmatraju kao celobrojne veličine bez znaka ili kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 1110 veća od binarne reči 1011. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako), BLSSU (manje nego bez znaka), BLEQU (manje nego ili jednako bez znaka), BLEQU (manje nego ili jednako sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 1110 i 1011, kao rezultat se dobija binarna reč 0011. Na osnovu toga se postavljaju N=0 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 1110 i 1011 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja nema pozajmice. Na osnovu toga se postavlja C=0. Ako se prilikom ovog oduzimanja binarne reči 1110 i 1011 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,

 $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) je ispunjen

C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) ispunjen,

 $(N \oplus V) \lor Z = 0$  za instrukcijuBGRT (veće nego sa znakom) je ispunjen

 $N \oplus V = 0$  za instrukciju BGRE (veće nego ili jednako sa znakom) je ispunjen, i da uslov

Z = 1 za instrukciju BEQL (jednako) nije ispunjen

C = 1 za instrukciju BLSSU (manje nego bez znaka) nije ispunjen,

 $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) nije ispunjen,

 $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) nije ispunjen.

 $(N \oplus V) \lor Z = 1$  za instrukciju BLEQ (manje nego ili jednako sa znakom) nije ispunjen.

Kao peti primer za operaciju CMP uzete su binarne reči 1011 i 1110. Ukoliko se posmatraju binarne reči 1011 i 1110 vidi se da su nejednake. Takođe se vidi da bez obzira na to da li se binarne reči 1011 i 1110 posmatraju kao celobrojne veličine bez znaka ili kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 1011 manja od binarne reči 1110. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BLSSU (manje nego bez znaka), BLEQU (manje nego ili jednako bez znaka), BLSS (manje nego sa znakom) i BLEQ (manje nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BGRT (veće nego sa znakom) i BGRE (veće nego ili jednako sa znakom),

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 1011 i 1110, kao rezultat se dobija binarna reč 1101. Na osnovu toga se postavljaju N=1 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 1011 i 1110 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja ima pozajmice. Na osnovu toga se postavlja C=1. Ako se prilikom ovog oduzimanja binarne reči 1011 i 1110 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,

C = 1 za instrukciju BLSSU (manje nego bez znaka) je ispunjen,

 $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) je ispunjen,

 $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) je ispunjen.

 $(N \oplus V) \vee Z = 1$ za instrukciju BLEQ (manje nego ili jednako sa znakom) je ispunjen. i da uslov

Z = 1 za instrukciju BEQL (jednako) nije ispunjen,

 $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) nije ispunjen,

C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) nije ispunjen,

 $(N \oplus V) \lor Z = 0$  za instrukciju BGRT (veće nego sa znakom) nije ispunjen i

N ⊕ V = 0 za instrukciju BGRE (veće nego ili jednako sa znakom) nije ispunjen.

Kao šesti primer za operaciju CMP uzete su binarne reči 1010 i 0010. Ukoliko se posmatraju binarne reči 1010 i 0010 vidi se da su nejednake. Takođe se vidi da ukoliko se binarne reči 1010 i 0010 posmatraju kao celobrojne veličine bez znaka da je binarna reč 1010 veća od binarne reči 0010, dok u slučaju kada se binarne reči 1010 i 0010 posmatraju kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 1010 manja od binarne reči 0010. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BLSS (manje nego sa znakom) i BLEQ (manje nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako),

BLSSU (manje nego bez znaka), BLEQU (manje nego ili jednako bez znaka), BGRT (veće nego sa znakom) i BGRE (veće nego ili jednako sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 1010 i 0010, kao rezultat se dobija binarna reč 1000. Na osnovu toga se postavljaju N=1 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 1010 i 0010 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja nema pozajmice. Na osnovu toga se postavlja C=0. Ako se prilikom ovog oduzimanja binarne reči 1010 i 0010 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,

 $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) je ispunjen

C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) ispunjen,

 $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) je ispunjen.

 $(N \oplus V) \lor Z = 1$  za instrukciju BLEQ (manje nego ili jednako sa znakom) je ispunjen i da uslov

Z = 1 za instrukciju BEQL (jednako) nije ispunjen

C = 1 za instrukciju BLSSU (manje nego bez znaka) nije ispunjen,

 $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) nije ispunjen

 $(N \oplus V) \lor Z = 0$  za instrukcijuBGRT (veće nego sa znakom) nije ispunjen

N ⊕ V = 0 za instrukciju BGRE (veće nego ili jednako sa znakom) nije ispunjen.

Kao sedmi primer za operaciju CMP uzete su binarne reči 0010 i 1010. Ukoliko se posmatraju binarne reči 0010 i 1010 vidi se da su nejednake. Takođe se vidi da ukoliko se binarne reči 0010 i 1010 posmatraju kao celobrojne veličine bez znaka da je binarna reč 0010 manja od binarne reči 1010, dok u slučaju kada se binarne reči 0010 i 1010 posmatraju kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 0010 veća od binarne reči 1010. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BLSSU (manje nego bez znaka), BLEQU (manje nego ili jednako sa znakom), dok uslovi za skok ne treba da budu ispunjeni za instrukcije BEQL (jednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BGREU (veće nego ili jednako sa znakom) i BLEQ (manje nego ili jednako sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije CMP realizuje oduzimanje binarnih reči 0010 i 1010, kao rezultat se dobija binarna reč 1000. Na osnovu toga se postavljaju N=1 i Z=0. Ako se prilikom ovog oduzimanja binarne reči 0010 i 1010 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog oduzimanja ima pozajmice. Na osnovu toga se postavlja C=1. Ako se prilikom ovog oduzimanja binarne reči 0010 i 1010 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog oduzimanja ima prekoračenja. Na osnovu toga je V=1. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,

C = 1 za instrukciju BLSSU (manje nego bez znaka) je ispunjen,

 $C \lor Z = 1$  za instrukciju BLEQU (manje nego ili jednako bez znaka) je ispunjen,

 $(N \oplus V) \lor Z = 0$  za instrukciju BGRT (veće nego sa znakom) nije ispunjen i

 $N \oplus V = 0$  za instrukciju BGRE (veće nego ili jednako sa znakom) nije ispunjen

#### i da uslov

- Z = 1 za instrukciju BEQL (jednako) nije ispunjen,
- $C \lor Z = 0$  za instrukciju BGRTU (veće nego bez znaka) nije ispunjen,
- C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) nije ispunjen,
- $(N \oplus V) = 1$  za instrukcijuBLSS (manje nego sa znakom) je ispunjen.
- $(N \oplus V) \lor Z = 1$  za instrukciju BLEQ (manje nego ili jednako sa znakom) je ispunjen.

U datim primerima je ilustrovan jedan od mehanizama za realizaciju uslovnih skokova u programu koji predviđa da se instrukcijom CMP na osnovu vrednosti dva izvorišna operanda postave indikatori N, Z, C i V i da se potom instrukcijom uslovnog skoka vrši odgovarajuća provera indikatora N, Z, C i V da bi se utvrdilo da li je uslov za skok ispunjen ili nije i da bi se ukoliko je uslov ispunjem napravio skok u programu, dok bi se u suprotnom produžilo sa sekvencijalnim izvršavanjem programa (tabela 1). To praktično znači da u program treba ubaciti instrukciju CMP i jednu instrukciju uslovnog skoka na svim onim mestima na kojima se realizuju uslovni skokovi. Ubacivanje ovih instrukcija u program značajno povećava ukupan broj instrukcija programa, što direktno utiče na efikasnost izvršavanja programa.

Da bi se umanjili negativni efekti ubacivanja instrukcija CMP na mestima uslovnih granjanja, sastavni deo izvršavanja svih aritmetičkih operacija je i postavljanje indikatora N, Z, C i V na osnovu rezultata izvršene operacije. Indikator N se postavlja na vrednost najstarijeg bita rezultata operacije. Indikator Z se postavlja na vrednost 1 ukoliko je rezultat izvršene operacije nula, dok se u suprotnom slučaju postavlja na vrednost 0. Indikator C se jedino postavlja ukoliko se operacija sabiranja ili oduzimanja realizuje nad tipovima podataka kod kojih postoje jedino pozitivne vrednosti, dok se tada indikator V postavlja na vrednost 0. Indikator C se postavlja na vrednost 1 ukoliko postoji prenos ili pozajmica kod operacija sabiranja i oduzimanja, respektivno, dok se za operacije množenja i deljenja posebno definiše. Indikator V se jedino postavlja ukoliko se operacija sabiranja ili oduzimanja realizuje nad tipovima podataka kod kojih postoje i pozitivne i negativne vrednosti, dok se tada indikator C postavlja na vrednost 0. Indikator V se postavlja na vrednost 1 ukoliko postoji prekoračenje kod operacija sabiranja i oduzimanja, dok se za operacije množenja i deljenja posebno definiše. Stoga kad god je moguće u programima realizovati uslovne skokove na osnovu vrednosti indikatora N, Z, C i V koje je postavila zadnja aritmetička instrukcija pre instrukcije instrukcije skoka, nema potrebe stavljati instrukciju CMP kojom bi se upoređivala dobijena vrednost aritmetičke operacije sa 0.

Kao primer za operaciju ADD uzete su binarne reči 1010 i 0010 čijim se sabiranjem dobija binarna reč 1100. Ukoliko se posmatra binarna reč 1100 vidi se da je različita od nule. Takođe se vidi da ukoliko se binarne reči 1010 i 0010 posmatraju kao celobrojne veličine bez znaka da je binarna reč 1010 veća od binarne reči 0010, dok u slučaju kada se binarne reči 1010 i 0010 posmatraju kao celobrojne veličine sa znakom u drugom komplementu, da je binarna reč 1010 manja od binarne reči 0010. Na osnovu toga se zaključuje da uslov za skok treba da bude ispunjen za instrukcije BNEQ (nejednako), BGRTU (veće nego bez znaka), BGREU (veće nego ili jednako bez znaka), BLSS (manje nego sa znakom) i BLEQ (manje nego ili jednako bez znaka), BCRT (veće nego sa znakom) i BGRE (veće nego ili jednako sa znakom).

Ukoliko se sada u okviru izvršavanja instrukcije ADD realizuje sabiranje binarnih reči 1010 i 0010, kao rezultat se dobija binarna reč 1100. Na osnovu toga se postavljaju N=1 i Z=0. Ako se prilikom ovog sabiranja binarne reči 1010 i 0010 interpretiraju kao celobrojne veličine bez znaka, prilikom ovog sabiranja nema prenosa. Na osnovu toga se postavlja C=0.

Ako se prilikom ovog sabiranja binarne reči 1010 i 0010 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, prilikom ovog sabairanja nema prekoračenja. Na osnovu toga je V=0. Dobijene vrednosti za N, Z, C i V sada treba zameniti u izrazima za uslov koji treba da bude ispunjen za svaki od 10 uslovnih skokova da bi se skok realizovao (tabela ). Na osnovu toga se dobija da je uslov

```
Z = 0 za instrukciju BNEQ (nejednako) je ispunjen,
C ∨ Z = 0 za instrukciju BGRTU (veće nego bez znaka) je ispunjen
C = 0 za instrukciju BGREU (veće nego ili jednako bez znaka) ispunjen,
(N ⊕ V) = 1 za instrukcijuBLSS (manje nego sa znakom) je ispunjen.
(N ⊕ V) ∨ Z = 1 za instrukciju BLEQ (manje nego ili jednako sa znakom) je ispunjen
i da uslov
Z = 1 za instrukciju BEQL (jednako) nije ispunjen
C = 1 za instrukciju BLSSU (manje nego bez znaka) nije ispunjen,
C ∨ Z = 1 za instrukciju BLEQU (manje nego ili jednako bez znaka) nije ispunjen
(N ⊕ V) ∨ Z = 0 za instrukcijuBGRT (veće nego sa znakom) nije ispunjen
N ⊕ V = 0 za instrukciju BGRE (veće nego ili jednako sa znakom) nije ispunjen.
```

### 1.5.1.3 LOGIČKE INSTRUKCIJE

Logičkim instrukcijama se realizuju standardne logičke operacije I, ILI, ekskluzivno ILI i komplementiranja. Formati instrukcija za logičke operacije I, ILI i ekskluzivno ILI za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

```
AND a, b, c
AND a, b
AND a
AND
OR a, b, c
OR a, b
OR
XOR a, b, c
XOR a, b, c
```

pri čemu su sa AND, OR i XOR simbolički označena polja koda operacije za logičke operacije I, ILI i ekskluzivno ILI, respektivno. Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima a, b i c je ista kao i kod instrukcije sabiranja. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije sabiranja.

Podaci nad kojima se izvršavaju logičke operacije I, ILI i ekskluzivno ILI su binarne reči, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaku moguću dužinu binarnih reči mora da postoji poseban kod operacije za svaku od operacija I, ILI i ekskluzivno ILI. Kao ilustracija može se uzeti da ako u procesoru binarne reči mogu da budu dužine 8, 16, 32 i 64 bita, mora da postoje 4 kodova operacija za operaciju I.

Formati instrukcija za logičku operaciju komplementiranja za procesore sa dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

```
NOT a, b
NOT a
```

#### **NOT**

pri čemu su sa NOT simbolički označeno polje koda operacije za logičku operaciju komplementiranja. Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima *a* i *b* je ista kao i kod instrukcije inkrementiranja. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije inkrementiranja.

Podaci nad kojima se izvršava logička operacija NOT su binarne reči, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaku moguću dužinu binarnih reči mora da postoji poseban kod operacije za operacija NOT. Kao ilustracija može se uzeti da ako u procesoru binarne reči mogu da budu dužine 8, 16, 32 i 64 bita, mora da postoje 4 kodova operacija za operaciju NOT.

Sastavni deo izvršavanja svih logičkih instrukcija je i postavljanje indikatora N, Z, C i V na osnovu dobijenog rezultata. Indikator N se postavlja na vrednost najstarijeg bita rezultata operacije. Indikator Z se postavlja na vrednost 1 ukoliko je rezultat izvršene operacije nula, dok se u suprotnom slučaju postavlja na vrednost 0. Indikatori C i V se postavljaju na vrednost 0. To omogućava da se u situacijama kada to ima smisla posle logičke instrukcije stavi instrukcija uslognog skoka. Pri tome skok na jednako i nejednako ima smisla da se koristi, jer ukazuje da li je binarna reč dobijena kao rezultat neke logičke operacije 0 ili različita od 0. Ostali uslovni skokovi nemaju smisla da se koriste, jer oni pretpostavljaju da je binarna reč rezultata logičke operacije prilikom postavljanja indikatora C i V interpretirana kao celobrojna vrednost bez znaka i sa znakom u drugom komplementu, respektivno, što nije slučaj.

Među logičkim instrukcijama se pojavljuje i poseban slučaji operacije logičko I kod koje se rezultat logičke I operacije nikuda ne upisuje, već se samo vrši provera dobijene vrednosti i na osnovu toga vrši postavljanje indikatora N, Z, C i V u programskoj statusnoj reči PSW procesora. Ova instrukcija se naziva logičko upoređivanje. Formati instrukcije upoređivanja za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

```
TST a, b, c
TST a, b
TST a
TST a
```

pri čemu je sa TST simbolički označeno polje koda operacije za operaciju logičkog upoređivanja. Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima a, b i c je ista kao i kod instrukcije CMP. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije CMP. Podaci nad kojima se izvršava operacija logičkog upoređivanja su binarne reči, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaku moguću dužinu binarnih reči mora da postoji poseban kod operacije Kao ilustracija može se uzeti da ako u procesoru binarne reči mogu da budu dužine 8, 16, 32 i 64 bita, mora da postoje 4 koda operacije za operaciju logičkog upoređivanja.

#### 1.5.1.4 INSTRUKCIJE POMERANJA

Instrukcijama pomeranja se realizuje pomeranje binarne reči za jedno mesto udesno ili jedno mesto ulevo (slika 32).





Slika 32 Pomeranje udesno i ulevo

Kod pomeranja udesno binarne reči  $A_{n-1}A_{n-2}...A_1A_0$  razredi binarne reči  $A_{n-1}A_{n-2}...A_2A_1$  postaju razredi  $F_{n-2}F_{n-3}...F_1F_0$  binarne reči rezultata  $F_{n-1}F_{n-2}...F_1F_0$ . Najstariji bit  $F_{n-1}$  binarne reči rezultata može da dobije jednu od vrednosti  $A_{n-1}$ , 0,  $A_0$  ili C i u zavisnosti koju od te četiri vrednosti dobije razlikuju se četiri instrukcije pomeranja udesno i to aritmetičko pomeranje udesno, logičko pomeranje udesno, rotiranje udesno i rotiranje udesno kroz indikator C, respektivno. U sva četiri slučaja najmlađi bit  $A_0$  binarne reči  $A_{n-1}A_{n-2}...A_1A_0$  se upisuje u indikator C registra PSW.

Kod pomeranja ulevo binarne reči  $A_{n-1}A_{n-2}...A_1A_0$  razredi binarne reči  $A_{n-2}A_{n-3}...A_1A_0$  postaju razredi  $F_{n-1}F_{n-2}...F_2F_1$  binarne reči rezultata  $F_{n-1}F_{n-2}...F_1F_0$ . Najmlađi bit  $F_0$  binarne reči rezultata može da dobije jednu od vrednosti 0, 0,  $A_{n-1}$  ili C i u zavisnosti koju od te četiri vrednosti dobije razlikuju se četiri instrukcije pomeranja ulevo i to aritmetičko pomeranje ulevo, logičko pomeranje ulevo, rotiranje ulevo i rotiranje ulevo kroz indikator C, respektivno. U sva četiri slučaja najstariji bit  $A_{n-1}$  binarne reči  $A_{n-1}A_{n-2}...A_1A_0$  se upisuje u indikator C registra PSW.

Formati instrukcije aritmetičkog pomeranja udesno za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

ASR a, b, c

ASR a, b

ASR a

**ASR** 

Sa ASR je simbolički označeno polje koda operacije, a sa *a* i *b* specifikacije izvorišnih i odredišnih operanada. Sa *c* je označeno polje za specifikaciju trećeg operanda koje postoji kod procesora sa troadresnim formatom instrukcija, mada se u slučaju operacije pomeranja polje c ne koristi. Razlika između instrukcija pomeranja kod procesora sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija je samo u tome kako se dolazi do izvorišnog i odredišnog operanda. U slučaju procesora sa troadresnim i dvoadresnim formatima instrukcija izvorišni i odredišni operandi se dobijaju sa lokacija specificiranih sa *a* i *b*, u slučaju procesora sa jednoadresnim formatom instrukcija operand specificiran sa *a* je i izvorišni i odredišni operand, dok se u slučaju procesora sa nulaadresnim formatom instrukcija vrh steka implicitno izvorište i odredište. Dalje izvršavanje instrukcije je identično za sva četiri formata instrukcije, jer se izvorišni operand pomeri i smesti u odredište. Indikator N se postavlja na vrednost najstarijeg bita rezultata, indikator Z na 1 ili 0 u zavisnosti od toga da li je dobijeni rezultat 0 ili nije 0, indikator C se postavlja na vrednost najmlađeg bita izvorišnog operanda i indikator V se postavlja na vrednost 0. Podaci nad kojima se izvršava

pomeranje su binarne reči koje mogu da budu na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaku moguću dužinu binarnih reči mora da postoji poseban kod operacije za operacija ASR. Kao ilustracija može se uzeti da ako u procesoru binarne reči mogu da budu dužine 8, 16, 32 i 64 bita, mora da postoje 4 kodova operacija za operaciju ASR.

Slična je situacija i sa formatima instrukcija za operacije oduzimanja, množenja i deljenja. Formati instrukcija za ove operacije za procesore sa troadresnim, dvoadresnim, jednoadresnim i nulaadresnim formatima instrukcija su:

```
LSR a, b, c
LSR a, b
LSR a
LSR
ROR a, b, c
ROR a, b
ROR a
ROR
RORC a, b, c
RORC a, b
RORC a
RORC
ASL a, b, c
ASL a, b
ASL a
ASL
LSL a, b, c
LSL a, b
LSL a
LSL ROR a, b, c
ROL a, b
ROL a
ROL
ROLC a, b, c
ROLC a, b
ROLC a
ROLC
```

Eksplicitna specifikacija izvorišnih i odredišnih operanada poljima *a*, *b* i *c* je ista kao i kod instrukcije ASR. Implicitna izvorišta i odredišta u formatima isntrukcija gde ih ima, su, takođe, ista kao i kod instrukcije sabiranja.

Podaci nad kojima se izvršavaju pomeranja su binarne reči, pri čemu to može da se čini na više različitih dužina, kao na primer bajt, dva bajta, četiri bajta itd. Za svaku moguću dužinu binarnih reči mora da postoji poseban kod operacije za svaku od operacija pomeranja. Kao ilustracija može se uzeti da ako u procesoru binarne reči mogu da budu dužine 8, 16, 32 i 64 bita, mora da postoje 4 kodova operacija za svaku operaciju pomeranja.

Ukoliko se binarna reč 1000 pomeri logički udesno dobija se binarna reč 0100. Ukoliko se sada i binarna reč 0100 pomeri logički udesno dobija se 0010. Ukoliko se binarne reči 1000, 0100 i 0010 interpretiraju kao celobrojne veličine bez znaka, i time predstavljaju vrednosti 8, 4 i 2, uočava se da se logičkim pomeranjem udesno realizuje deljenje sa 2. Međutim, ukoliko se binarne reči 1000, 0100 i 0010 interpretiraju kao celobrojne veličine sa znakom u drugom

komplementu, i time predstavljaju vrednosti -8, 4 i 2, uočava se da se logičkim pomeranjem udesno ne realizuje deljenje sa 2.

Ukoliko se binarna reč 1000 pomeri aritmetički udesno dobija se binarna reč 1100. Ukoliko se sada i binarna reč 1100 pomeri aritmetički udesno dobija se 1110. Ukoliko se binarne reči 1000, 1100 i 1110 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, i time predstavljaju vrednosti -8, -4 i -2, uočava se da se aritmetičkim pomeranjem udesno realizuje deljenje sa 2.

Ukoliko se binarna reč 0010 pomeri aritmetički ili logički ulevo dobija se binarna reč 0100. Ukoliko se sada i binarna reč 0100 pomeri aritmetički ili logički ulevo dobija se 1000. Ukoliko se binarne reči 0010, 0100 i 1000 interpretiraju kao celobrojne veličine bez znaka, i time predstavljaju vrednosti 2, 4 i 8, uočava se da se aritmetičkim ili logičkim pomeranjem ulevo realizuje množenje sa 2.

Ukoliko se binarna reč 1110 pomeri aritmetički ili logički ulevo dobija se binarna reč 1100. Ukoliko se sada i binarna reč 1100 pomeri aritmetički ili logički ulevo dobija se 1000. Ukoliko se binarne reči 1110, 1100 i 1000 interpretiraju kao celobrojne veličine sa znakom u drugom komplementu, i time predstavljaju vrednosti -2, -4 i -8, uočava se da se aritmetičkim ili logičkim pomeranje ulevo realizuje množenje sa 2.

#### 1.5.1.5 INSTRUKCIJE SKOKA

Korišćenje programskog brojača PC kao adrese memorijske lokacije sa koje se čita instrukcija i njegovo inkrementiranje prilikom svakog čitanja instrukcije, kao posledicu ima sekvencijalnost u izvršavanju instrukcija programa. Stoga se na mestima na kojima treba odstupiti od sekvencijalnosti stavljaju instrukcije skoka. Njihov efekat je modifikovanje vrednosti programskog brojača PC vrednošću koja predstavlja adresu memorijske lokacije sa koje treba produžiti sa izvršavanjem instrukcija.

Instrukcije skoka se svrstavaju u sledeće grupe: instrukcije bezuslovnog skoka, instrukcije uslovnog skoka, instrukcije skoka na potprogram i povratka iz potprograma, instrukcija skoka u prekidnu rutinu i instrukcija povratka iz prekidne rutine.

Instrukcija bezuslovnog skoka

Format instrukcije bezuslovnog skoka je

JMP adresa

pri čemu je sa JMP simbolički označeno polje koda operacije, a sa *adresa* polje sa vrednošću adrese memorijske lokacije na kojoj se nalazi instrukcija na čije izvršavanje treba preći. Izvršavanja instrukcije JMP se sastoji u upisivanju vrednost iz polja *adresa* u programski brojač PC.

Kao ilustracija se može uzeti instrukcija

JMP 3579

u kojoj 3579 predstavlja vrednost polja *adresa*. Izvršavanja instrukcije JMP se sastoji u upisivanju vrednost 3579 iz polja *adresa* u programski brojač PC. Ova instrukcija se koristi ukoliko je u vreme prevođenja poznata adresa instrukcije na koju treba skočiti.

U slučaju kada adresa instrukcije na koju treba skočiti nije poznata u vreme prevođenja, već se izračunava tokom izvršavanja programa, koristi se instrukcija bezuslovnog skoka čiji je format

#### JMPIND a

pri čemu je sa JMPIND simbolički označeno polje koda operacije, a sa *a* polje sa specifikacijom adrese memorijske lokacije na kojoj se nalazi instrukcija na čije izvršavanje treba preći. Polje *a* ima identičnu strukturu kao polja u prethodno razmatranim instrukcijama kojima se eksplicitno specificiraju izvorišni i odredišni operandi korišćenjem različitih načina adresiranja (odeljak 0), pri čemu su dozvoljena samo memorijska adresiranja, dok direktno registarsko i neposredno adresiranje nisu dozvoljeni. Izvršavanje instrukcije JMPIND se sastoji u sračunavanju adrese memorijske lokacije na osnovu specificiranog memorijskog adresiranja i upisivanju sračunate adrese memorijske lokacije u programski brojač PC.

Kao ilustracija se može uzeti da je najpre nekim instrukcijama pre instrukcije JMPIND *a* kao adresa memorijske lokacije na koju treba skočiti sračunata vrednost 3579, da je ta vrednost upisana u adresni registar AR5 i da instrukcijom JMPIND *a* vrednost 3579 iz adresnog registra AR5 treba upisati u programski brojač PC. Ukoliko je u instrukciji JMPIND *a* poljem *a* specificirano registarsko indirektno adresiranje i kao adresni registar specificiran registar AR5, tada sadržaj 3579 registra AR5 predstavlja adresu na koju treba skočiti, pa se vrednost 3579 upisuje u programski brojač PC.

Kao ilustracija se može uzeti da je najpre nekim instrukcijama pre instrukcije JMPIND *a* kao adresa memorijske lokacije na koju treba skočiti sračunata vrednost 3579, da je ta vrednost upisana u memorijsku lokaciju na adresi 1234 i da instrukcijom JMPIND *a* vrednost 3579 iz memorijske lokacije na adresi 1234 treba upisati u programski brojač PC. Ukoliko je u instrukciji JMPIND *a* poljem *a* specificirano memorijsko indirektno adresiranje i adresa 1234, tada 1234 predstavlja adresu memorijske lokacije na kojoj se nalazi vrednost 3579 koja predstavlja adresu memorijske lokacije na koju treba skočiti, pa se vrednost 3579 upisuje u programski brojač PC.

Efekat upisivanja adrese skoka 3579 u programski brojač PC koji se ostvaruje instrukcijom JMP 3579

moguće je ostvariti i instrukcijom

JMPIND a

ukoliko je adresa skoka 3579 poznata u vreme prevođenja. Ukoliko je u instrukciji JMPIND *a* poljem *a* specificirano memorijsko direktno adresiranje i adresa 3579, tada 3579 predstavlja predstavlja adresu memorijske lokacije na koju treba skočiti, pa se ta vrednost upisuje u programski brojač PC.

#### Instrukcije uslovnog skoka

Format instrukcija uslovnog skoka je

BEQL pom, BNEQ pom,

BGRTU pom, BGREU pom, BLSSU pom, BLEQU pom,

BGRT pom, BGRE pom, BLSS pom, BLEQ pom,

BNEG pom, BNNG pom, BOVF pom i BNVF disp

pri čemu je sa BEQL, BNEQ, BGRTU, BGREU, BLSSU, BLEQU, BGRT, BGRE, BLSS, BLEQ, BNEG, BNNG, BOVF i BNVF simbolički označeno polje koda operacije, a sa *pom* polje sa vrednošću pomeraja sa kojim treba napraviti relativan skok u odnosu na tekuću vrednost programskog brojača ukoliko je uslov za skok ispunjen. Tokom izvršavanja instrukcije uslovnog skoka se sabiranjem tekuće vrednost programskog brojača PC i pomeraja *pom* sračunava adresa memorijske lokacije skoka, na osnovu vrednosti indikatora N, Z, C i V se proverava da li je uslov za skok specificiran poljem koda operacije ispunjen ili ne i na osnovu toga sračunata adresa memorijske lokacije skoka upisuje ili ne upisuje u programski brojač PC, respektivno. Time se ili prelazi na izvršavanje prve instrukcije u novoj sekvenci

instrukcija ili produžava sa izvršavanjem prve sledeće instrukcije u sekvenci. Ovde se podrazumeva da se prilikom čitanja instrukcije uslovnog skoka vrši inkrementiranje vrednosti programskog brojača PC i da tekuća vrednost programskog brojača sa kojom se sabira pomeraj predstavlja adresu prve sledeće instrukcije posle instrukcije uslovnog skoka. Pomeraj pom se zadaje kao celobrojna veličina sa znakom u drugom komplementu, pa se relativni skokovi u odnosu na tekuću vrednost programskog brojača PC realizuju i unapred i unazad.

Ovakva realizacija uslovnih skokova u programu podrazumeva da aritmetičke, logičke i pomeračke instrukcije na osnovu rezultata odgovarajuće operacije postavljaju indikatore N, Z, C i V i da se potom instrukcijom uslovnog skoka vrši odgovarajuća provera indikatora N, Z, C i V da bi se utvrdilo da li je uslov za skok ispunjen ili nije i da bi se na osnovu toga ili skočilo u programu ili produžilo sa sekvencijalnim izvršavanjem programa (tabela 2). Uslovnih skokova ima za svaku od 6 relacija i to jednako, nejednako, veće, veće ili jednako, manje i manje ili jednako, pri čemu se relacije veće, veće ili jednako, manje i manje ili jednako definišu posebno za aritmetiku bez znaka i za aritmetiku sa znakom. Zbog toga ima 10 uslovnih skokova.

Tabela 2 Instrukcije uslovnog skoka

| instrukcija | značenje                                   | uslov                            |
|-------------|--------------------------------------------|----------------------------------|
| BEQL        | skok na jednako                            | Z = 1                            |
| BNEQ        | skok na nejednako                          | Z = 0                            |
| BGRTU       | skok na veće nego (bez znaka)              | $C \vee Z = 0$                   |
| BGREU       | skok na veće nego ili jednako (bez znaka)  | C = 0                            |
| BLSSU       | skok na manje nego (bez znaka)             | C = 1                            |
| BLEQU       | skok na manje nego ili jednako (bez znaka) | $\mathbf{C} \vee \mathbf{Z} = 1$ |
| BGRT        | skok na veće nego (sa znakom)              | $(N \oplus V) \vee Z = 0$        |
| BGRE        | skok na veće nego ili jednako (sa znakom)  | $N \oplus V = 0$                 |
| BLSS        | skok na manje nego (sa znakom)             | $(N \oplus V) = 1$               |
| BLEQ        | skok na manje nego ili jednako (sa znakom) | $(N \oplus V) \vee Z = 1$        |
| BNEG        | skok na N = 1                              | N = 1                            |
| BNNG        | skok na N = 0                              | N = 0                            |
| BOVF        | skok na V = 1                              | V = 1                            |
| BNVF        | skok na V = 0                              | V = 0                            |

U nekim situacijama postoji potreba i da se uslovni skokovi realizuju na osnovu pojedinačnih vrednosti indikatora N, Z, C, i V. Instrukcijama BEQL, BNEQ, BGREU i BLSSU je to moguće uraditi sa indikatorima Z i C. Da bi ta mogućnost postojala i za indikatore N i V, postoje i instrukcije uslovnog skoka BNEG, BNNG, BOVF i BNVF.

Ima instrukcija uslovnog skoka kod kojih se adresa skoka dobija na isti način kao i u slučaju instrukcije bezuslovnog skoka, pa se u formatu instrukcije umesto pomeraja specificira adresa. Dosta je uobičajeno da mnemonici instrukcija uslovnog skoka kod kojih se realizuje relativni skok počinju slovom B (Branch), dok mnemonici instrukcija uslovnog skoka kod kojih se realizuje apsolutni skok počinju slovom J (Jump). U tom slučaju bi formati instrukcija uslovnog skoka, koje realizuju iste uslovne skokove kao i instrukcije u tabeli , ali kod kojih bi se umesto relativnog realizovao apsolutni skok, bili

JEQL adresa, JNEQ adresa,

JGRTU adresa, JGREU adresa, JLSSU adresa, JLEQU adresa,

JGRT adresa, JGRE adresa, JLSS adresa, JLEQ adresa,

JNEG adresa, JNNG adresa, JOVF adresa i JNVF disp

pri čemu je sa JEQL, JNEQ, JGRTU, JGREU, JLSSU, JLEQU, JGRT, JGRE, JLSS, JLEQ, JNEG, JNNG, JOVF i JNVF simbolički označeno polje koda operacije, a sa *adresa* polje sa vrednošću adrese na koju treba napraviti apsolutni skok ukoliko je uslov za skok ispunjen.

# Instrukcije skoka na potprogram i povratka iz potprograma

Format instrukcije skoka na potprogram je

JSR adresa

pri čemu je sa JSR simbolički označeno polje koda operacije, a sa *adresa* polje sa vrednošću adrese memorijske lokacije na kojoj se nalazi prva instrukcija potprograma na čije izvršavanje treba preći. Izvršavanje instrukcije JSR se sastoji u stavljanju na stek tekuće vrednosti programskog brojača PC i upisivanju vrednosti iz polja *adresa* u programski brojač PC. Ovde se podrazumeva da se prilikom čitanja instrukcije JSR vrši inkrementiranje vrednosti programskog brojača PC i da tekuća vrednost programskog brojača koja se stavlja na stek predstavlja adresu prve sledeće instrukcije posle instrukcije JSR.

Format instrukcije povratka iz potprograma je

#### **RTS**

pri čemu je sa RTS simbolički označeno polje koda operacije. Instrukcija RTS mora da bude zadnja instrukcija potprograma. Izvršavanje instrukcije RTS se sastoji u skidanju vrednosti sa steka i upisivanju u programski brojač PC. Ovde se podrazumeva da je tokom izvršavanja potprograma broj stavljanja vrednosti na stek jednaku broju skidanja vrednosti sa steka, čime se obezbeđuje da instrukcija RTS skida sa steka i upisuje u programski brojač PC onu vrednost koju je instrukcija JSR stavila na stek.

Instrukcija skoka na prekidnu rutinu i instrukcija povratka iz prekidne rutine Format instrukcije skoka na prekidnu rutinu je INT *adresa* 

pri čemu je sa INT simbolički označeno polje koda operacije, a sa *adresa* polje sa vrednošću adrese memorijske lokacije na kojoj se nalazi prva instrukcija prekidne rutine na čije izvršavanje treba preći kao rezultat izvršavanja instrukcije INT. Izvršavanje instrukcije INT se sastoji u stavljanju na stek tekuće vrednosti programskog brojača PC, programske statusne reči PSW, a u nekim realizacijama procesora i svih programski dostupnih registara, i upisivanju vrednosti iz polja *adresa* u programski brojač PC. Ovde se podrazumeva da se prilikom čitanja instrukcije INT vrši inkrementiranje vrednosti programskog brojača PC i da tekuća vrednost programskog brojača PC koja se stavlja na stek predstavlja adresu prve sledeće instrukcije posle instrukcije INT. U nekim realizacijama mehanizma prekida adrese prekidnih rutina se smeštaju u posebnu tabelu koja se naziva interapt vektor tabela. U tom slučaju u polju *adresa* instrukcije INT se nalazi broj ulaza u interapt vektora tabelu iz koga treba očitati adresu prekidne rutine i upisati u programski brojač PC

Format instrukcije povratka iz povratka iz prekidne rutine je RTI

pri čemu je sa RTI simbolički označeno polje koda operacije. Instrukcija RTI mora da bude zadnja instrukcija prekidne rutine. Izvršavanje instrukcije RTI se sastoji u skidanju vrednosti sa steka i upisivanju u programski dostupne registre, ukoliko se radi o realizacijama procesora kod kojih se prilikom skoka na prekidnu rutinu ovi registri čuvaju na steku, programsku statusnu reč i programski brojač PC. Ovde se podrazumeva da je tokom izvršavanja prekidne rutine broj stavljanja vrednosti na stek jednaku broju skidanja vrednosti sa steka, čime se obezbeđuje da instrukcija RTI skida sa steka vrednosti onih registara koje je instrukcija INT stavila na stek.

### 1.5.1.6 MEŠOVITE INSTRUKCIJE

U skupu instrukcija mogu da se nađu i instrukcije kojima se omogućava zadavanje različitih režima rada računara, pruža podrška za testiranje programa itd. Ovde će biti date same neke od njih, jer je za njihovo razumevanje potrebno poznavanje mogućih režima rada računara. Kao primer se može uzeti razred I u registru PSW koji vrednostima 1 i 0 određuje režime rada računara sa reagovanjem i bez reagovanja na zahteve za prekid koji dolaze od kontrolera periferija, respektivno. Instrukcijom INTE se zadaje režim rada u kome se reaguje na prekide koji dolaze od kontrolera periferija, dok se instrukcijom INTD zadaje režim rada u kome se ne reaguje na prekide koji dolaze od kontrolera periferija. Instrukcija NOP ne proizvodi nikakvo dejstvo.

Format instrukcije zadavanja režima rada u kome se reaguje na zahteve za prekid je INTE

pri čemu je sa INTE simbolički označeno polje koda operacije. Izvršavanje instrukcije INTE se sastoji u upisivanju vrednosti 1 u razred I registra PSW.

Format instrukcije zadavanja režima rada u kome se ne reaguje na zahteve za prekid je INTD

pri čemu je sa INTE simbolički označeno polje koda operacije. Izvršavanje instrukcije INTE se sastoji u upisivanju vrednosti 0 u razred I registra PSW.

Format instrukcije bez dejstva je

NOP

pri čemu je sa NOP simbolički označeno polje koda operacije. Izvršavanje instrukcije NOP se sastoji samo u čitanju instrukcije i inkrementiranju programskog brojača PC, posle čega se prelazi na izvršavanje sledeće instrukcije.

#### 1.5.2 NESTANDARDNE INSTRUKCIJE

Nestandardne instrukcije uključuje operacije kojima se omogućuje jednostavnije preslikavanje konstrukcija iz programskih jezika i operativnih sistema u instrukcije procesora, nego ukoliko se to čini standardnim instrukcijama. Nestandardne instrukcije se javljaju u nekom vidu kod procesora CISC tipa dok se kod procesora RISC tipa ne javljaju. Skup nestandardnih instrukcija čine instrukcije nad celobrojnim veličinama promenljive dužine, string instrukcije, decimalne instrukcije, instrukcije kontrole petlji itd.

Instrukcije nad celobrojnim veličinama promenljive dužine

# String instrukcije

MOVC srclen, srcaddr, fill, dstlen, dstaddr

Instrukcija MOVC realizuje kopiranje karaktera izvorišnog stringa u karaktere odredišnog stringa. početna adresa izvorišnog stringa je specificirana operandom *srcaddr*, dužina izvorišnog stringa je je specificirana operandom *srclen*, početna adresa odredišnog stringa je je specificirana operandom *dstaddr*, dužina odredišnog stringa je je specificirana operandom *dstlen* i karakter FILL je specificiran operandom *fill*. Izvorišni i odredišni string mogu biti različitih dužina. Kopiranje karaktera izvorišnog stringa u karaktere odredišnog stringa se realizuje uvek na dužini odredišnog stringa. Karakter FILL se koristi samo u slučaju da je izvorišni string kraći od odredišnog stringa. Početne adrese i dužine izvorišnog i odredišnog stringa mogu tako da budu zadate da dođe do njihovog delimičnog ili potpunog preklapanja.

Rezultat izvršavanja instrukcije MOVC je, pored kopiranja sadržaja jednog dela memorije u drugi deo memorije, i postavljanje indikatora Z i C. Indikator Z ukazuje da li su dužine izvorišnog i odredišnog stringa jednake ili ne, dok indikator C, u slučaju da dužine izvorišnog i odredišnog stringa nisu jednake, ukazuje da li je odredišni string duži od izvorišnog ili ne.

Ako su izvorišni i odredišni string jednake dužine (*srclen* = *dstlen*) karakteri izvorišnog stringa će u celosti biti kopirani u karaktere odredišnog stringa (slika 1). Indikator Z će biti postavljen na jedan (Z=1), a indikator C na nulu (C=0).



Slika 1 Instrukcija MOVC za *srclen* = *dstlen* 

Ako je izvorišni string duži od odredišnog stringa (srclen > dstlen) biće preneto samo prvih *dstlen* karaktera izvorišnog stringa u odredišni string, a preostali karakteri izvorišnog stringa neće biti preneti (slika 2). U ovom slučaju indikatori Z i C će biti postavljeni na nulu (Z=0, C=0).

Ako je izvorišni string kraći od odredišnog stringa (*srclen* < *dstlen*) svi karakteri izvorišnog stringa će biti preneti u prvih *srclen* karaktera odredišnog stringa, a preostali karakteri

odredišnog stringa do dužine odredišnog stringa će biti popunjeni karakterom FILL (slika3). Indikator Z će biti postavljen na nulu (Z=0), a indikator C na jedan (C=1).

Tokom izvršavanja instrukcije MOVC, i to nakon kopiranja jednog karaktera izvorišnog stringa u element odredišnog stringa, sadržaji lokacija *srcaddr* i *dstaddr* se inkrementiraju, a sadržaji lokacija *srclen* i *dstlen* dekrementiraju. Tada sadržaj lokacije *srcaddr* predstavlja adresu sledećeg karaktera izvorišnog koji treba da bude kopiran, sadržaj lokacije *dstaddr* adresu sledećeg karaktera odredišnog stringa koji treba da bude popunjen, lokacije *srclen* broj karaktera izvorišnog stringa koji još uvek nisu kopirani, a lokacije *dstlen* broj nepopunjenih karaktera odredišnog stringa.



Slika 2 Instrukcija MOVC za *srclen* > *dstlen* 



Slika 3 Instrukcija MOVC za srclen < dstlen

MOVTC srclen, srcaddr, fill, tbladdr, dstlen, dstaddr

Instrukcija MOVTC realizuju prevođenje karaktera izvorišnog stringa i njihovo smeštanje u odgovarajuće karaktere odredišnog stringa. Za prevođenje se koristi translaciona tabela koja ima 256 ulaza. Element odredišnog stringa popunjava se karakterom koji se nalazi unutar translacione tabele na adresi koja je određena vrednošću karaktera izvorišnog stringa koji se prevodi. Početna adresa izvorišnog stringa je *srcaddr*, dužina izvorišnog stringa je *srclen*, početna adresa odredišnog stringa je *dstaddr*, dužina odredišnog stringa je *dstlen*, adresa translacione tabele je *tbladdr* i karakter FILL je specificiran operandom *fill*. Izvorišni i odredišni string mogu biti različitih dužina. Prevođenje karaktera izvorišnog stringa u karaktere odredišnog stringa se realizuje uvek na dužini odredišnog stringa. Karakter FILL se koristi samo u slučaju da je izvorišni string kraći od odredišnog stringa. Početne adrese i dužine izvorišnog i odredišnog stringa i početna adresa translacione tabele mogu tako da budu zadate da dođe do njihovog delimičnog ili potpunog preklapanja.

Rezultat izvršavanja instrukcije MOVTC je, pored prevođenja sadržaja jednog dela memorije i popunjavanja prevedenim vrednostima drugog dela memorije, i postavljanje

indikatora Z i C. Indikator Z ukazuje da li su dužine izvorišnog i odredišnog stringa jednake ili ne, dok indikator C, u slučaju da dužine izvorišnog i odredišnog stringa nisu jednake, ukazuje da li je odredišni string duži od izvorišnog ili ne.

Ako su izvorišni i odredišni string jednake dužine (*srclen* = *dstlen*) svaki karakter izvorišnog stringa će biti preveden i smešten na odgovarajuće mesto unutar odredišnog stringa (slika 4). Indikator Z će biti postavljen na jedan (Z=1), a indikator C na nulu (C=0).



Slika 4 Instrukcija MOVTC za *srclen* = *dstlen* 

Ako je izvorišni string duži od odredišnog stringa (*srclen* > *dstlen*) biće prevedeno samo prvih *dstlen* karaktera izvorišnog stringa i smešteno na odgovarajuće mesto unutat odredišnog stringa, a preostali karakteri izvorišnog stringa neće biti prevedeni (slika 5). U ovom slučaju indikatori Z i C će biti postavljeni na nulu (Z=0, C=0).



Slika 5 Instrukcija MOVTC za srclen > dstlen

Ako je izvorišni string kraći od odredišnog stringa (*srclen* < *dstlen*) svi karakteri izvorišnog stringa će biti prevedeni i prevedene vrednosti smeštene u prvih *srclen* karaktera odredišnog stringa, a preostali karakteri odredišnog stringa do dužine odredišnog stringa će biti popunjeni karakterom FILL (slika 6). Indikator Z će biti postavljen na nulu (Z=0), a indikator C na jedan (C=1).



Slika 6 Instrukcija MOVTC za srclen < dstlen

Tokom izvršavanja instrukcije MOVTC, i to nakon prevođenja jednog karaktera izvorišnog stringa i smeštanja prevedene vrednosti u karakter odredišnog stringa, sadržaji lokacija *srcaddr* i *dstaddr* se inkrementiraju, a sadržaji lokacija *srclen* i *dstlen* dekrementiraju. Tada sadržaj lokacija *srcaddr* predstavlja adresu sledećeg karaktera izvorišnog koji treba da bude preveden, sadržaj lokacija *dstaddr* adresu sledećeg karaktera odredišnog stringa na kojoj prevedeni karakter treba da bude smešten, lokacije *srclen* broj karaktera izvorišnog stringa koji još uvek nisu prevedeni, a lokacije *dstlen* broj nepopunjenih karaktera odredišnog stringa.

CMPC src1len, src1addr, fill, src2len, src2addr

Instrukcija CMPC (COMPARE CHARACTERS) upoređuje karaktere dva izvorišna stringa radi utvrđivanja da li su dva stringa identična ili ne (slike 7, 8 i 9). Upoređivanje karaktera dva izvorišna stringa se realizuje na dužini dužeg izvorišnog stringa ukoliko postoji jednakost karaktera koji se upoređuju ili se završava ranije i to kada se prvi put otkrije nejednakost karaktera koji se upoređuju. Početna adresa prvog izvorišnog stringa je *src1addr*, dužina prvog izvorišnog stringa je *src1len*, početna adresa drugog izvorišnog stringa je *src2addr*, dužina drugog izvorišnog stringa je *dst2len* i karakter FILL je specificiran operandom *fill*. Izvorišni stringovi mogu da budu različitih dužina. Karakter FILL se koristi samo u slučaju da izvorišni stringovi nisu istih dužina. U slučaju različitih dužina izvorišnih stringova kada se iscrpe karakteri kraćeg izvorišnog stringa karakter FILL se koristi za poređenje sa preostalim karakterima dužeg izvorišnog stringa. Početne adrese i dužine izvorišnih stringova mogu tako da budu zadate da dođe do njihovog delimičnog ili potpunog preklapanja.



Slika 7 Instrukcija CMPC za *srclen* = *dstlen* 



Slika 9 Instrukcija CMPC za src1len < src2len

Rezultat izvršavanja instrukcije CMPC je utvrđivanje da li su dva izvorišna stringa identična ili ne. Stringovi su identični ukoliko se upoređivanje karaktera dva izvorišna stringa realizuje na dužini dužeg izvorišnog stringa i pri tome postoji jednakost karaktera koji se upoređuju. Stringovi nisu identični ukoliko se upoređivanje karaktera dva izvorišna stringa završava ranije i to kada se prvi put otkrije nejednakost karaktera koji se upoređuju. Rezultat izvršavanja instrukcije CMPC se daje postavljanjem indikatora Z i C. Indikator Z ukazuje da li su dva izvorišna stringa identična ili ne, dok indikator C, u slučaju da se otkrije da neki par karaktera dva izvorišna stringa nije identičan, ukazuje koji od ta dva karaktera ima veću vrednost. Ukoliko su stringovi identični indikator Z bit će biti postavljen na vrednost jedan (Z=1), a indikator C na vrednost nula (C=0). Ukoliko stringovi nisu identični indikator Z će biti postavljen na vrednost nula (Z=0), a vrednost indikatora C zavisiće od vrednosti karaktera stringova za koje je utvrđeno da nisu jednaki. Ako su vrednosti takve da je vrednost karaktera prvog izvorišnog stringa manja od vrednosti karaktera drugog izvorišnog stringa indikator C će biti postavljen na vrednost 1 (C=1). Ako su vrednosti takve da je vrednost karaktera prvog izvorišnog stringa veća od vrednosti karaktera drugog izvorišnog stringa indikator C će biti postavljen na vrednost 0 (C=0).

Tokom izvršavanja instrukcije CMPC, i to nakon poređenja jednog karaktera prvog izvorišnog stringa i jednog karaktera drugog izvorišnog stringa, sadržaji lokacija src1addr i src2addr se inkrementiraju, a sadržaji lokacija src1len i src2len dekrementiraju. Tada sadržaj lokacije src1addr predstavlja adresu sledećeg karaktera prvog izvorišnog koji treba da se upoređuje, lokacije src2addr adresu sledećeg karaktera drugog izvorišnog stringa koji treba da se upoređuje, lokacije src2len broj karaktera prvog izvorišnog stringa koji još uvek nisu upoređivani, a lokacije src2len broj karaktera drugog izvorišnog stringa koji još uvek nisu upoređivani.

# LOCC len, addr, char

Instrukcija LOCC (LOCATE CHARACTER) izvršava operaciju poređenja između svakog karaktera izvorišnog stringa i karaktera poređenja (slika 10). Operacija se realizuje ili na

dužini izvorišnog stringa ukoliko je rezultat operacije nejednakost za svaki karakter izvorišnog stringa ili se završava ranije i to kada se prvi put otkrije da je rezultat operacije jednakost. Početna adresa s izvorišnog tringa je *srcaddr*, dužina izvorišnog stringa je *srclen* i karakter poređenja je specificiran operandom *char*.

Rezultat izvršavanja instrukcije LOCC je utvrđivanje da li su svi karakteri izvorišnog stringa različiti od karaktera poređenja ili ne. Rezultat izvršavanja instrukcije LOCC se daje postavljanjem indikatora Z na vrednost jedan ili nula, dok se indikator C uvek postavlja na vrednost nula (C=0). Ukoliko su svi karakteri izvorišnog stringa različiti od karaktera poređenja indikator Z bit će biti postavljen na vrednost jedan (Z=1). Ukoliko se pojavi karakter izvorišnog stringa identičan karakteru poređenja indikator Z bit će biti postavljen na vrednost jedan (Z=0).

Tokom izvršavanja instrukcije LOCC, i to nakon poređenja svakog karaktera izvorišnog stringa i karaktera poređenja, sadržaj lokacije *srcaddr* se inkrementira, a lokacije *srclen* se dekrementira. Tada sadržaj lokacije *srcaddr* predstavlja adresu sledećeg karaktera izvorišnog stringa za koji poređenje treba da se izvrši, a lokacije *srclen* broj karaktera izvorišnog stringa za koje poređenje treba da se izvrši.

#### SKPC len, addr, char

Instrukcija SKPC (SKIP CHARACTERS) izvršava operaciju poređenja između svakog karaktera izvorišnog stringa i karaktera poređenja (slika 10). Operacija se realizuje ili na dužini izvorišnog stringa ukoliko je rezultat operacije jednakost za svaki karakter izvorišnog stringa ili se završava ranije i to kada se prvi put otkrije da je rezultat operacije nejednakost. Početna adresa izvorišnog stringa je *addr*, dužina izvorišnog stringa je *len* i karakter poređenja je specificiran operandom *char*.

Rezultat izvršavanja instrukcije SKPC je utvrđivanje da li su svi karakteri izvorišnog stringa identični karakteru poređenja ili ne. Rezultat izvršavanja instrukcije SKPC se daje postavljanjem indikatora Z na vrednost jedan ili nula, dok se indikator C uvek postavlja na vrednost nula (C=0). Ukoliko su svi karakteri izvorišnog stringa identični karakteru poređenja indikator Z bit će biti postavljen na vrednost jedan (Z=1). Ukoliko se pojavi karakter izvorišnog stringa različit od karaktera poređenja indikator Z bit će biti postavljen na vrednost jedan (Z=0).



Slika 10 Instrukcije SKPC i LOCC

Tokom izvršavanja instrukcije SKPC, i to nakon poređenja svakog karaktera izvorišnog stringa i karaktera poređenja, sadržaj lokacije *addr* se inkrementira, a lokacije *len* dekrementira. Tada sadržaj lokacije *addr* predstavlja adresu sledećeg karaktera izvorišnog stringa za koji poređenje treba da se izvrši, a lokacije *len* broj karaktera izvorišnog stringa za koje poređenje treba da se izvrši.

MATCHC src1len, src1addr, src2len, src2addr

Instrukcija MATCHC (MATCH CHARACTERS) izvršava operaciju poređenja između karaktera izvorišnog stringa i karaktera podstringa (slika 11 ). Operacija se realizuje ili na dužini izvorišnog stringa ukoliko je rezultat operacije nejednakost ili se završava ranije i to kada se prvi put otkrije da je rezultat operacije jednakost. Početna adresa izvorišnog stringa je src1addr, dužina izvorišnog stringa je src1len, početna adresa podstringa je src2addr i dužina podstringa je src2len.

Rezultat izvršavanja instrukcije MATCHC je utvrđivanje da li se u nekom delu izvorišnog stringa nalazi niz karaktera identičan sa karakterima podstringa. Rezultat izvršavanja instrukcije MATCHC se daje postavljanjem indikatora Z na vrednost jedan ili nula, dok se indikator C uvek postavlja na vrednost nula (C=0). Ukoliko podstring nije pronađen u izvorišnom stringu indikator Z bit će biti postavljen na vrednost jedan (Z=1). Ukoliko je podstring pronađen u izvorišnom indikator Z bit će biti postavljen na vrednost nula (Z=0).



Slika 11 Instrukcija MATCHC

Tokom izvršavanja instrukcije MATCHC, i to nakon svakog neuspešnog poređenja karaktera podstringa i karaktera izvorišnog stringa na nekoj od mogućih pozicija podstringa u izvorišnom stringu, sadržaj lokacije src1addr se inkrementira, a lokacije src1len dekrementira. Tada sadržaj lokacije src1addr predstavlja adresu sledećeg karaktera izvorišnog stringa od kojeg počinje sledeća moguća pozicija podstringa u izvorišnom stringu, a lokacije src1len broj preostalih karaktera prvog izvorišnog stringa od kojih još uvek nije pokušano pronalaženje podstringa u izvorišnom stringu. U izvorišnom stringu ima smisla pretraživati podstring jedino ukoliko je broj preostalih karaktera izvorišnog stringa veći od ili jednak dužini podstringa.

### Decimalne instrukcije

# Instrukcije kontrole petlji

ACB limit, step, index, displ

Instrukcija ACB (Add Compare and Branch) realizuje relativni skok sa pomerajem *displ* u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je suma vrednosti parametara *index* i *step* manja ili jednaka vrednosti parametra *limit*. Ukoliko je uslov za skok ispunjen ažurira se vrednost parametra *index* sumom vrednosti parametara *index* i *step*. Izvršavanje instrukcije ACB se može predstaviti na sledeći način:

if 
$$((index + step) leq limit)$$
 then  $(PC \le PC + displ)$ ,  $index \le index + step$ 

AOB limit, index, displ

Instrukcija AOB (Add One and Branch) realizuje relativni skok sa pomerajem *displ* u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je suma vrednosti parametara *index* i 1 manja ili jednaka vrednosti parametra *limit*. Ukoliko je uslov za skok ispunjen ažurira se vrednost parametra *index* sumom vrednosti parametara *index* i 1. Izvršavanje instrukcije ACB se može predstaviti na sledeći način:

```
if ((index + 1) leq limit) then (PC \le PC + displ),

index \le index + 1
```

SOB index, displ

Instrukcija SOB (Subtract One and Branch) realizuje relativni skok sa pomerajem *displ* u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je vrednosti parametara *index* umanjena za 1 veća ili jednaka 0. Ukoliko je uslov za skok ispunjen ažurira se vrednost parametra *index* vrednošću parametara *index* umanjenom za 1. Izvršavanje instrukcije SOB se može predstaviti na sledeći način:

```
if ((index - 1) geq 0) then (PC \le PC + displ),

index \le index - 1
```

CASE selector, base, limit, displ[0], displ[1],... displ[limit-base]

Instrukcija CASE realizuje relativni skok sa pomerajem *displ*[selector-base] u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je vrednosti parametara selector veća ili jednaka vrednosti parametra base i manja ili jednaka vrednosti parametra limit. U suprotno slučaju se prelazi na sledeću instrukciju. Izvršavanje instrukcije CASE se može predstaviti na sledeći način:

```
if ((selector geq base ) and (selector leq limit ))
then PC <= PC + displ[selector-base]
else PC <= PC + (limit-base+1)</pre>
```

BBS base, pos, displ

Instrukcija BBS (Branch on Bit Set) realizuje relativni skok sa pomerajem *displ* u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je vrednost jednobitnog polja na poziciji određenoj vrednošću parametra *pos* u bajtu očitanom sa memorijske adrese date vrednošću parametra *base* 1. Izvršavanje instrukcije BBS se može predstaviti na sledeći način:

```
if (POLJE(pos, 1, base) eql 1) then (PC \leq PC + displ)
```

BBC base, pos, displ

Instrukcija BBC (Branch on Bit Clear) realizuje relativni skok sa pomerajem *displ* u odnosu na tekuću vrednost programskog brojača PC pod uslovom da je vrednost jednobitnog polja na poziciji određenoj vrednošću parametra *pos* u bajtu očitanom sa memorijske adrese date vrednošću parametra *base* 0. Izvršavanje instrukcije BBS se može predstaviti na sledeći način:

 $\emph{if}$  (POLJE(pos, 1, base)  $\emph{eql}$  0)  $\emph{then}$  (PC <= PC +  $\emph{displ}$ )

# 1.6 MEHANIZAM PREKIDA (ORT2)

Mehanizam prekida kod procesora omogućuje prekid u izvršavanju tekućeg programa, koji će se nazivati glavni program, i skok na novi program, koji će se nazivati prekidna rutina. Poslednja instrukcija u prekidnoj rutini je instrukcija RTI. Ona omogućuje povratak u glavni program. Izvršavanje glavnog programa se produžava sa onog mesta gde je bilo prekinuto. Može se uzeti da zahtev za prekid stiže u toku izvršavanja neke od instrukcija. Zbog toga se mehanizam prekida obično tako realizuje da se instrukcija u toku čijeg je izvršavanja stigao zahtev za prekid, najpre, izvrši do kraja, pa se tek onda prihvata zahtev za prekid i skače na prvu instrukciju prekidne rutine. Izuzetak od ovoga predstavljaju instrukcija nad nizovima alfanumeričkih znakova. Kod ovih instrukcija se zahtev za prekid prihvata u prvom pogodnom trenutku, koji može da nastupi i pre trenutka u kom je instrukcija izvršena do kraja.

Efekti mehanizma prekida i instrukcije RTI na izvršavanje glavnog programa i prekidne rutine su prikazani na slici 33. Uzeto je da u toku izvršavanja instrukcije glavnog programa sa adrese 1237 stiže zahtev za prekid. Ova instrukcija se se najpre izvrši do kraja. Potom procesor produžava sa izvršavanjem instrukcija sa adrese 2100 na kojoj se nalazi prva instrukcija prekidne rutine umesto sa adrese 1238 na kojoj se nalazi prva sledeća instrukcija glavnog programa. Instrukcijom RTI sa adrese 2122 se obezbeđuje da procesor kao sledeću izvršava instrukciju glavnog programa sa adrese 1238. To je instrukcija glavnog programa koja bi se normalno i izvršavala posle instrukcije sa adrese 1237 da u toku njenog izvršavanja nije stigao zahtev za prekid.



Slika 33 Prekid i povratak iz prekidne rutine

Zahteve za prekid mogu da generišu:

- ① kontroleri periferija da bi procesoru signalizirali spremnost za prenos podataka
- ② procesor kao rezultat izvršavanja instrukcije prekida INT.

Prekidi pod ① se nazivaju spoljašnji prekidi jer ih generišu uređaji van procesora. Prekidi pod ① se nazivajuje i maskirajući prekidi, jer će procesor u zavisnosti od toga da li se u razredu I registra PSW nalazi vrednost 1 ili 0 da reaguje (zahtev za prekid nije maskiran) ili da ne reaguje (zahtev za prekid je maskiran) na ove zahteve za prekid, respektivno. Posebnim instrukcijama u razred I registra PSW upisuju se vrednosti 1 ili 0, čime se programskim putem dozvoljava ili zabranjuje opsluživanje maskirajućih prekida, respektivno. Prekid pod ② naziva se unutrašnji prekidi jer se generiše u procesoru

Aktivnosti u procesoru kojima se prekida izvršavanje glavnog programa i skače na prekidnu rutinu nazivaju se opsluživanje zahteva za prekid, a aktivnosti kojima se obezbeđuje povratak iz prekidne rutine u glavni program i produžavanje izvršavanja glavnog programa sa

mesta i pod uslovima koji su bili pre skoka na prekidnu rutinu nazivaju se povratak iz prekidne rutine.

Opsluživanje zahteva za prekid se realizuje delom hardverski i delom softverski, a povratak iz prekidne rutine softverski. Hardverska realizacija dela opsluživanja zahteva za prekid znači da se izvršavanje instrukcije u kojoj se javlja neki zahtev za prekid produžava za onoliko koraka koliko je potrebno da se taj deo realizuje. Softverska realizacija dela opsluživanja zahteva za prekid i povratka iz prekidne rutine se realizuju izvršavanjem odgovarajućih instrukcija procesora.

# 1.6.1 Opsluživanje zahteva za prekid

Opsluživanje zahteva za prekid se sastoji iz:

- čuvanja konteksta procesora i
- utvrđivanja adrese prekidne rutine

Kontekst procesora čine programski brojač PC, programska statusna reč PSW i preostali programski dostupni registri, kao, na primer, registri podataka, adresni registri, indeksni registri, bazni registri, registri opšte namene itd. Kontekst procesora se čuva najčešće na steku i to:

- programski brojač PC da bi se po povratku iz prekidne rutine u glavni program omogućilo procesoru izvršavanje glavnog programa od instrukcije na kojoj se stalo i
- programska statusna reč PSW i preostali programski dostupni registri da bi se u procesoru obezbedilo isto stanje koje bi bilo da nije bilo prekida i skoka na prekidnu rutinu.

Programski brojač PC i programska statusna reč PSW se čuvaju hardverski. Preostali programski dostupni registri se čuvaju hardverski kod onih procesora kod kojih broj ovih registara nije veliki i softverski instrukcijama PUSH na početku prekidne rutine kod onih procesora kod kojih je broj ovih registara veliki.

Utvrđivanje adrese prekidne rutine se realizuje na osnovu sadržaja tabele adresa prekidnih rutina (IV tabela) i broja ulaza u IV tabelu. Stoga se u memoriji, počev od adrese na koju ukazuje sadržaj registra procesora IVTP (*Interrupt Vector Table Pointer*), nalazi IV tabela sa adresama prekidnih rutina za sve prekide. Brojevi ulaza u IV tabelu se dobijaju na dva načina i to

- procesor generiše za prekide iz tačke ① fiksne vrednosti na osnovu pozicija linija po kojima dolaze zahtevi za prekid od kontrolera periferija i
  - procesor uzima za prekid iz tačke ② vrednost iz adresnog dela instrukcije INT.

Adresa memorijske lokacije na kojoj se nalazi adresa prekidne rutine u IV tabeli dobija se sabiranjem broja ulaza u IV tabelu sa sadržajem registra IVTP. Sa ove adrese se čita sadržaj i upisuje u registar PC. Utvrđivanje adrese prekidne rutine se realizuje hardverski.

Opsluživanje zahteva za prekid počinje na kraju izvršavanja svake instrukcije ispitivanjem da li je u toku njenog izvršavanja stigao zahtev za prekid. U slučaju da jeste izvršavanje tekuće instrukcije se produžava za određeni broj koraka u okviru kojih se

- stavljaju na stek programski brojač PC i programska statusna reč PSW, a ukoliko se radi o procesorima kod kojih se hardverski čuvaju preostali programski dostupni registri, i preostali programski dostupni registri i
- sabiraju broj ulaza u IV tabelu sa sadržajem registra IVTP čime se dobija adresa memorijske lokacije sa koje se čita adresa prekidne rutine i upisuje u programski brojač PC.

Na početku prekidne rutine se samo oni preostali programski dostupni registri čije se vrednosti menjaju u prekidnoj rutini instrukcijama PUSH stavljaju na stek, ukoliko se radi o procesorima kod kojih se softverski čuvaju preostali programski dostupni registri.

# 1.6.2 Povratak iz prekidne rutine

Povratak iz prekidne rutine se realizuje tako što se, najpre, instrukcijama POP pri kraju prekidne rutine restauriraju vrednostima sa steka sadržaji onih preostalih programski dostupnih registara čije su vrednosti instrukcijama PUSH sačuvane na steku na početku prekidne rutine, ukoliko se radi o procesorima kod kojih se softverski čuvaju preostali programski dostupni registri, a potom izvrši instrukcija RTI. Ovom instrukcijom se sa steka najpre restauriraju preostali programski dostupni registri ukoliko se radi o procesorima kod kojih se hardverski u okviru opsluživanja zahteva za prekid čuvaju preostali programski dostupni registri, a zatim i sadržaji programske statusne reči procesora PSW i programskog brojača PC. Od tog trenutka nastavlja se izvršavanje prekinutog glavnog programa od instrukcije koja bi se izvršavala i sa kontekstom procesora koji bi bio, da nije bilo skoka na prekidnu rutinu.

# 1.7 MEHANIZAM PREKIDA – ORGANIZACIJA (ORT2)

Ovo je urađeno u predavanjima za ORT2-Organizacija.

To je u glavi Organizacija (Udžbenik).

# 1.8 MEHANIZAM PREKIDA (KOMPLETAN)

Mehanizam prekida omogućuje da se, po generisanju zahteva za prekid od strane nekog modula računara van procesora ili samog procesora, prekine izvršavanje tekućeg programa, koji će se nazivati glavni program, i skoči na novi program, koji će se nazivati prekidna rutina. Poslednja instrukcija u prekidnoj rutini mora da bude instrukcija RTI. To je posebna instrukcija koja omogućuje povratak u glavni program i produžavanje izvršavanja glavnog programa sa onog mesta gde je bilo prekinuto.

Kada se javi zahtev za prekid, tekuća instrukcija se nalazi u nekoj od svojih faza izvršavanja. Mehanizam prekida se tako realizuje da se najpre završe faze *čitanje instrukcije*, *formiranje adrese i čitanje operanda*, i *izvršavanje operacije* tekuće instrukcije, pa da se tek onda pređe na prihvatanje zahteva za prekid tako što se izvršavanje tekuće instrukcije produži prelaskom na fazu *opsluživanje zahteva za prekid* u okviru koje se skače na prvu instrukciju prekidne rutine. Izuzetak od ovoga predstavljaju instrukcije nad nizovima alfanumeričkih znakova kod kojih se zahtev za prekid prihvata u nekom pogodnom trenutku izvršavanja faze *izvršavanje operacije*.

Efekti mehanizma prekida i instrukcije RTI na izvršavanje glavnog programa i prekidne rutine su prikazani na slici 12. Uzeto je da se u toku izvršavanja instrukcije glavnog programa sa adrese 1237 javlja zahtev za prekid. Ova instrukcija se najpre izvrši do kraja, pa se prelazi na izvršavanje instrukcije sa adrese 2100, na kojoj se nalazi prva instrukcija prekidne rutine, umesto instrukcije sa adrese 1238, na kojoj se nalazi prva sledeća instrukcija glavnog programa. Instrukcijom RTI sa adrese 2122 se obezbeđuje da procesor kao sledeću izvršava instrukciju glavnog programa sa adrese 1238. To je instrukcija glavnog programa koja bi se normalno i izvršavala posle instrukcije sa adrese 1237 da se u toku njenog izvršavanja nije javio zahtev za prekid.



Slika 12 Prekid i povratak iz prekidne rutine

Aktivnosti u procesoru kojima se prekida izvršavanje glavnog programa i skače na prekidnu rutinu nazivaju se opsluživanje zahteva za prekid, a aktivnosti kojima se obezbeđuje povratak iz prekidne rutine u glavni program i produžavanje izvršavanja glavnog programa sa mesta i pod uslovima koji su bili pre skoka na prekidnu rutinu nazivaju se povratak iz prekidne rutine.

Zahteve za prekid mogu da generišu:

- ① kontroleri periferija da bi procesoru signalizirali spremnost za prenos podataka (maskirajući prekidi),
- ② uređaji računara koji kontrolišu ispravnost napona napajanja, transfera na magistrali, rada memorije itd. (nemaskirajući prekidi),

- ③ procesor, kao rezultat otkrivene nekorektnosti u izvršavanju tekuće instrukcije (nelegalan kod operacije, nelegalno adresiranje, greška prilikom deljenja, itd.),
- Trocesor, ako je prethodno posebnom instrukcijom zadat takav režim rada procesora, kroz postavljanje bita prekid posle svake instrukcije u programskoj statusnoj reči PSW na vrednost 1, da se posle svake instrukcije skače na određenu prekidnu rutinu i
- ⑤ procesor, ako je tekuća instrukcija koja se izvršavanja instrukcija prekida INT.

Prekidi pod ① i ② se nazivaju spoljašnji, a pod ③, ④ i ⑤ unutrašnji.

### 1.8.1 Opsluživanje zahteva za prekid i povratak iz prekidne rutine

Opsluživanje zahteva za prekid se realizuje delom hardverski i delom softverski, a povratak iz prekidne rutine softverski. Hardverska realizacija dela opsluživanja zahteva za prekid se ostvaruje izvršavanjem koraka faze *opsluživanje zahteva za prekid* na koju se prelazi po završetku izvršavanja koraka faza *čitanje instrukcije*, *formiranje adrese i čitanje operanda*, i *izvršavanje operacije*, jedino ukoliko se tokom izvršavanja ove tri faze javi neki od zahteva za prekid. Softverska realizacija dela opsluživanja zahteva za prekid i povratka iz prekidne rutine se ostvaruju izvršavanjem odgovarajućih instrukcija procesora na početku i kraju prekidne rutine.

# 1.8.1.1 Opsluživanje zahteva za prekid

Opsluživanje zahteva za prekid se sastoji iz:

- čuvanja konteksta procesora i
- utvrđivanja adrese prekidne rutine

Kontekst procesora čine programski brojač PC, programska statusna reč PSW i preostali programski dostupni registri, kao, na primer, registri podataka, adresni registri, indeksni registri, bazni registri, registri opšte namene itd. Kontekst procesora se čuva najčešće na steku i to:

- programski brojač PC da bi se po povratku iz prekidne rutine u glavni program omogućilo procesoru izvršavanje glavnog programa od instrukcije na kojoj se stalo i
- programska statusna reč PSW i preostali programski dostupni registri da bi se po povratku iz prekidne rutine u glavni program u procesoru obezbedilo isto stanje koje bi bilo da nije bilo prekida i skoka na prekidnu rutinu.

Programski brojač PC i programska statusna reč PSW se čuvaju hardverski. Preostali programski dostupni registri se čuvaju hardverski kod onih procesora kod kojih broj ovih registara nije veliki i softverski sa nekoliko instrukcija na početku prekidne rutine kod onih procesora kod kojih je broj ovih registara veliki. Kod onih procesora kod kojih broj ovih registara nije veliki postoji velika verovatnoća da će se sadržaji najvećeg broja registara menjati u prekidnoj rutini. Zato je opravdano da se ovi registri čuvaju hardverski, a ne da se prekidna rutina opterećuje instrukcijama za čuvanje registara. Međutim, kod onih procesora kod kojih je broj ovih registara veliki postoji velika verovatnoća da će se sadržaji samo manjeg broja registara menjati u prekidnoj rutini. Zato nije opravdano da se troši procesorsko vreme na hardversko čuvanje velikog broja registara čije se vrednosti ne menjaju u prekidnoj rutini, već je bolje da se to učini sa nekoliko instrukcija na početku prekidne rutine. Treba imati na umu da ukoliko se registri čuvaju hardverski, svi registri se čuvaju. Međutim, ukoliko se registri čuvaju softverski, onda se čuvaju samo oni registri čije se vrednosti menjaju u prekidnoj rutini.

Utvrđivanje adrese prekidne rutine se realizuje hardverski. Utvrđivanje adrese prekidne rutine se realizuje na osnovu sadržaja tabele adresa prekidnih rutina (IV tabela) i broja ulaza u

IV tabelu. Stoga se u memoriji, počev od adrese na koju ukazuje sadržaj registra procesora IVTP (*Interrupt Vector Table Pointer*), nalazi IV tabela sa adresama prekidnih rutina za sve vrste prekida. Brojevi ulaza u IV tabelu se dobijaju na više načina i to:

- procesoru ih šalju kontroleri periferija za prekide iz tačke ①, ako ulazi u IV tabelu za maskirajuće prekide nisu fiksni, što je određeno vrednošću 1 bita *promenljivi/fiksni brojevi ulaza* u programskoj statusnoj reči procesora PSW,
- procesor generiše fiksne vrednosti za prekide iz tačke ①, ako su ulazi u IV tabelu za maskirajuće prekide fiksni, što je određeno vrednošću 0 bita *promenljivi/fiksni brojevi ulaza* u programskoj statusnoj reči procesora PSW,
- procesor generiše fiksne vrednosti za prekide iz tačaka ②, ③ i ④ i
- procesor generiše vrednosti na osnovu adresnog dela instrukcije INT za prekid iz tačke ⑤.

Memorijska adresa na kojoj se nalazi adresa prekidne rutine dobija se sabiranjem broja ulaza u IV tabelu pretvorenog u pomeraj sa sadržajem registra IVTP. Sa ovako dobijene memorijske adrese se čita adresa prekidne rutine i upisuje u registar PC.

U okviru opsluživanja zahteva za prekid hardverski se još:

- briše zahtev za prekid u čiju prekidnu rutinu se skače,
- brišu biti *maskiranje svih maskirajućih prekida* i *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW kod prekida svih vrsta i
- upisuje u bite *tekući nivo prioriteta* u programskoj statusnoj reči procesora PSW nivo prioriteta prekidne rutine na koju se skače u slučaju maskirajućeg prekida.

Zahtev za prekid u čiju prekidnu rutinu se skače se briše, jer je prelaskom na prekidnu rutinu dati zahtev za prekid prihvaćen.

Brisanjem bita *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW se obezbeđuje da procesor po ulasku u prekidnu rutinu ne reaguje na maskirajuće prekide, a brisanjem bita *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW se obezbeđuje da procesor po ulasku u prekidnu rutinu ne izvršava prekidnu rutinu u režimu prekid posle svake instrukcije. Time se omogućava obavljanje određenih aktivnosti na početku svake prekidne rutine. Posle toga moguće je u samoj prekidnoj rutini posebnim instrukcijama postaviti bit *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW i time dozvoliti maskirajuće prekide i postaviti bit *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW i time zadati režim rada procesora prekid posle svake instrukcije.

Upisivanjem u bite *tekući nivo prioriteta* u statusnoj reči procesora PSW nivoa prioriteta prekidne rutine na koju se skače u slučaju maskirajućeg prekida obezbeđuje se da se u slučaju maskirajućih zahteva za prekid pristiglih u toku izvršavanja prekidne rutine prihvate samo oni koji su višeg nivoa prioriteta od nivoa prioriteta prekidne rutine.

Na osnovu prethodnih objašnjenja mogu se sumirati aktivnosti u procesoru tokom izvršavanja koraka faza čitanje instrukcije, formiranje adrese i čitanje operanda, izvršavanje operacije i opsluživanje zahteva za prekid instrukcije koje su vezane za prihvatanje zahteva za prekid. Zahtev za prekid koji se javi tokom izvršavanja faza čitanje instrukcije, formiranje adrese i čitanje operanda, i izvršavanje operacije se u procesoru samo pamti, a na njega procesor reaguje tek po završetku ovih faza i prelasku na fazu opsluživanje zahteva za prekid.

Faza opsluživanje zahteva za prekid počinje na završetku izvršavanja koraka faza čitanje instrukcije, formiranje adrese i čitanje operanda, i izvršavanje operacije, ispitivanjem da li se tokom izvršavanja ove tri faze javio neki od zahteva za prekid. U slučaju da se nije javio ni

jedan od zahteva za prekid, izvršavanje faze *opsluživanje zahteva za prekid* se završava i prelazi na prvi korak faze *čitanje instrukcije*. S obzirom da u fazi *opsluživanje zahteva za prekid* vrednost programskog brojača PC nije menjana, prelazi se na prvi korak faze *čitanje instrukcije* prve sledeće instrukcije u programu. U slučaju da se javio neki od zahteva za prekid, izvršavanje tekuće instrukcije se produžava izvršavanjem koraka faze *opsluživanje zahteva za prekid* u okviru kojih se:

- stavljaju na stek programski brojač PC i programska statusna reč PSW, a ukoliko se radi o procesorima kod kojih se hardverski čuvaju preostali programski dostupni registri, i preostali programski dostupni registri,
- upisuje u programski brojač PC početna adresa prekidne rutine,
- briše zahtev za prekid u čiju prekidnu rutinu se skače,
- brišu biti *maskiranje svih maskirajućih prekida* i *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW kod prekida svih vrsta,
- upisuje u bite *tekući nivo prioriteta* u programskoj statusnoj reči procesora PSW nivo prioriteta prekidne rutine na koju se skače samo u slučaju maskirajućih prekida i
- prelazi na prvi korak faze *čitanje instrukcije* prve instrukcije prekidne rutine.

S obzirom da je u fazi *opsluživanje zahteva za prekid* vrednost programskog brojača PC menjana, produžava se sa prvom instrukcijom prekidne rutine. Na početku prekidne rutine se samo oni preostali programski dostupni registri čije se vrednosti menjaju u prekidnoj rutini posebnim instrukcijama stavljaju na stek, ukoliko se radi o procesorima kod kojih se softverski čuvaju preostali programski dostupni registri.

#### 1.8.1.2 Povratak iz prekidne rutine

Povratak iz prekidne rutine se realizuje tako što se, najpre, posebnim instrukcijama pri kraju prekidne rutine restauriraju vrednostima sa steka sadržaji onih programski dostupnih registara čije su vrednosti posebnim instrukcijama sačuvane na steku na početku prekidne rutine, ukoliko se radi o procesorima kod kojih se softverski čuvaju programski dostupni registri, a potom izvrši instrukcija RTI. Međutim, povratak iz prekidne rutine se realizuje samo izvršavanjem instrukcije RTI, ukoliko se radi o procesorima kod kojih se hardverski u okviru izvršavanja faze *opsluživanje zahteva za prekid* čuvaju programski dostupni registri.

Instrukcijom RTI se sa steka restauriraju sadržaji programske statusne reči procesora PSW i programskog brojača PC, ukoliko se radi o procesorima sa većim brojem programski dostupnih registara kod kojih se u okviru izvršavanja faze *opsluživanje zahteva za prekid* na steku čuvaju samo programski brojača PC i programska statusna reč PSW. Međutim, ukoliko se radi o procesorima sa manjim brojem programski dostupnih registara, kod kojih se u okviru izvršavanja faze *opsluživanje zahteva za prekid* na steku čuvaju ne samo programski brojač PC i programska statusna reč PSW, već i svi programski dostupni registri, instrukcijom RTI se sa steka restauriraju najpre sadržaji programski dostupnih registara, pa tek potom i sadržaji programske statusne reči procesora PSW i programskog brojača PC.

Po završetku izvršavanja instrukcije RTI, nastavlja se izvršavanje prekinutog glavnog programa od instrukcije koja bi se izvršavala i sa kontekstom procesora koji bi bio da nije bilo skoka na prekidnu rutinu.

# 1.8.2 Prioriteti prekida

U slučajevima kada se tokom izvršavanja koraka faza *čitanje instrukcije*, *formiranje adrese i čitanje operanda*, i *izvršavanje operacije*, generiše više prekida, prekidi se prihvataju u fazi *opsluživanje zahteva za prekid* i to po redosledu opadajućih prioriteta. Tako, na primer, za

ranije pobrojane prekide taj redosled je sledeći: najviši je ⑤, zatim niži redom ③, ②, ① i najniži ④.

Prekidi ⑤ i ③ su unutrašnji prekidi koje procesor može da generiše prilikom izvršavanja koraka faza čitanje instrukcije, formiranje adrese i čitanje operanda, i izvršavanje operacije. Ovi prekidi su međusobno isključivi i tokom prolaska kroz korake ove tri faze instrukcije samo jedan od njih može da bude generisan. Tako se u koracima faze čitanje instrukcije proverava da li je pročitana neregularna vrednost koda operacije. Ukoliko jeste, generiše se prekid greška u kodu operacije i prelazi na prvi korak faze opsluživanje zahteva za prekid. Ukoliko nije, produžava se sa koracima faze formiranje adrese i čitanje operanda u kojima se proverava da li je specificirano neregularno adresiranje, kao, na primer, neposredno adresiranje za odredišni operand. Ukoliko jeste, generiše se prekid greška u adresiranju i prelazi na prvi korak faze opsluživanje zahteva za prekid. Ukoliko nije, produžava se sa koracima faze izvršavanje operacije u kojima se proverava da li se u polju za kod operacije pročitane instrukcije nalazi binarna vrednost koja odgovara instrukciji prekida. Ukoliko jeste, generiše se prekid izvršavanje instrukcije prekida i prelazi na prvi korak faze opsluživanje zahteva za prekid. Ukoliko nije, produžava se sa koracima faze izvršavanje operacije neke od ostalih instrukcija.

Tokom izvršavanja faza *čitanje instrukcije*, *formiranje adrese i čitanje operanda*, i *izvršavanje operacije* bilo koje instrukcije mogu da stignu spoljašni zahtevi za prekid ② i ①. Ovi zahtevi za prekid se samo pamte, a na njihovo eventualno prihvatanje prelazi tek po završetku faza *čitanje instrukcije*, *formiranje adrese i čitanje operanda*, i *izvršavanje operacije* tekuće instrukcije i prelasku na prvi korak faze *opsluživanje zahteva za prekid* u kome se proverava da li postoji neki od zahteva za prekid.

Zahtev za prekid ④ se generiše u slučaju posebne instrukcije kojom se u fazi *izvršavanje instrukcije* upisivanjem vrednosti 1 u bit *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW zadaje režim rada *prekid posle svake instrukcije*.

Svi zahtevi za prekid se prihvataju u fazi *opsluživanje zahteva za prekid* i to po redosledu opadajućih prioriteta, koji je najviši za ⑤, niži redom za ③, ②, ① i najniži za ④. Zbog toga se u fazi *opsluživanje zahteva za prekid* prilikom utvrđivanja broja ulaza u tabelu sa adresama prekidnih rutina proverava po opadajućim prioritetima ⑤, ③, ②, ① i ④ koji je zahtev za prekid najvišeg prioriteta prisutan, za njega formira broj ulaza, briše taj zahtev za prekid, osim zahteva za prekida pod ④, i prelazi na korake zajedničke za sve prekide u kojima se sabiranjem broja ulaza pretvorenog u pomeraj i registra čiji sadržaj predstavlja adresu tabele sa adresama prekidnih rutina dobija adresa sa koje se čita adresa prekidne rutine i upisuje u programski brojač PC.

Zahtevi za prekidi pod ① koji dolaze od kontrolera periferija (spoljašnji maskirajući prekidi) se prihvataju ukoliko nema zahteva za prekide pod ⑤, ③ i ②. Ovi zahtevi za prekid dolaze od više kontrolera periferija i to svaki po posebnoj liniji i mogu se javiti istovremeno. Stoga se i oni prihvataju po redosledu opadajućih prioriteta, pri čemu je nivo prioriteta zahteva za prekid određen pozicijama linija po kojima kontroleri periferija šalju zahteve za prekid.

Zahtev za prekid pod ④ se prihvata ukoliko nema ni jednog zahteva za prekid višeg nivoa proriteta.

### 1.8.3 Selektivno maskiranje maskirajućih prekida

Za maskirajuće prekide postoji u procesoru poseban programski dostupan registar IMR koji se naziva registar maske. Svakoj liniji po kojoj mogu da se šalju zahtevi za prekid od

kontrolera periferija pridružen je poseban razred registra maske. Zahtev za prekid koji stiže po određenoj liniji u procesoru će biti prihvaćen jedino ukoliko se u odgovarajućem razredu registra maske nalazi vrednost 1. Posebnom instrukcijom prenosa se u razrede registra maske IMR upisuju vrednosti 1 ili 0. Time se programskim putem selektivno dozvoljava ili zabranjuje opsluživanje pojedinih maskirajućih zahteva za prekid.

### 1.8.4 Maskiranje svih maskirajućih prekida

Maskirajući zahtevi za prekid, bez obzira na to da li su selektivno maskirani sadržajem registra maske IMR ili ne, mogu se svi maskirati bitom *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW. Posebnim instrukcijama u ovaj razred registra PSW upisuju se vrednosti 1 ili 0. Time se programski putem dozvoljava ili zabranjuje opsluživanje maskirajućih prekida. Pored toga u fazi *opsluživanje zahteva za prekid* svih instrukcija se hardverski u bit *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW upisuje vrednost 0.

#### 1.8.5 Prekid posle svake instrukcije

Postoji mogućnost da se zada takav režim rada procesora da se posle svake izvršene instrukcije skače na određenu prekidnu rutinu. Ovakav režim rada procesora se naziva *prekid posle svake instrukcije*. U njemu se procesor nalazi ukoliko bit *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW ima vrednost 1. Posebnim instrukcijama u ovaj bit programske statusne reči procesora PSW upisuju se vrednosti 1 ili 0. Time se programskim putem dozvoljava ili ne dozvoljava režim rada procesora *prekid posle svake instrukcije*. Pored toga u fazi *opsluživanje zahteva za prekid* svih instrukcija se hardverski u bit *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW upisuje vrednost 0.

### 1.8.6 Promenljivi/fiksni brojevi ulaza

Postoji mogućnost da se zadaju dva režima rada procesora prilikom utvrđivanja broja ulaza za spoljašnje maskirajuće prekide. U režimu rada *promenljivi ulazi* kontroler periferije šalje broj ulaza, a u režimu rada *fiksni ulazi* broj ulaza generiše fiksno procesor na osnovu pozicije linije po kojoj dolazi zahtev za prekid. Režim rada u kome se procesor nalazi određen je vrednošću bita *promenljivi/fiksni brojevi ulaza* u programskoj statusnoj reči procesora PSW. Posebnim instrukcijama u ovaj bit programske statusne reči procesora PSW upisuju se vrednosti 1 ili 0. Time se programskim putem zadaje jedan od ova dva režima određivanja broja ulaza za spoljašnje maskirajuće zahteve za prekid.

#### 1.8.7 Instrukcija prekida

U skupu instrukcija postoji instrukcija INT kojom se može programskim putem izazvati prekid i skok na željenu prekidnu rutinu. Prekidna rutina na koju treba skočiti određuje se adresnim delom ove instrukcije koji sadrži broj ulaza u tabelu adresa prekidnih rutina. Izvršavanje ove instrukcije realizuje sve ono što je nabrojano u okviru hardverskog dela opsluživanja zahteva za prekid, s tim što je broj ulaza u tabeli adresa prekidnih rutina dat adresnim poljem same instrukcije.

#### 1.8.8 Gneždenje prekida

Kada procesor izvršava prekidnu rutinu može stići novi zahtev za prekid. Na ovaj zahtev za prekid može se reagovati na sledeće načine:

- prekida se izvršavanje tekuće prekidne rutine i skače na novu prekidnu rutinu ili
- ne prekida se izvršavanje prekidne rutine, već se zahtev za prekid prihvata tek po povratku u glavni program.

Procesor reaguje na oba načina u zavisnosti od situacije u kojoj se nalazi. Ta situacija zavisi od čitavog niza elemenata kao što su:

- ima više tipova zahteva za prekid,
- kod ulaska u prekidnu rutinu brišu se biti *maskiranje svih maskirajućih prekida* i *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW kod prekida svih vrsta.
- programskim putem se može, upisivanjem vrednosti 0 ili 1 u bite *maskiranje svih* maskirajućih prekida i prekid posle svake instrukcije u programskoj statusnoj reči procesora PSW, odrediti kada će se reagovati na maskirajuće prekide ili prekidati program posle svake instrukcije a kada ne,
- maskirajući prekidi se mogu selektivno maskirati odgovarajućim razredima registra maske IMR i
- maskirajući prekidi su uređeni po prioritetima.

Kao ilustracija tih situacija može se uzeti pojednostavljen primer da u procesor stižu samo maskirajući zahtevi za prekid koji nisu ni selektivno maskirani registrom maske IMR, ni svi zajedno bitom *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW i da oni imaju prioritete. Pored toga, kada se uđe u prekidnu rutinu po nekom maskirajućem zahtevu za prekid, u procesoru se u bitima *tekući nivo prioriteta* u programskoj statusnoj reči procesora PSW nalazi nivo prioriteta te prekidne rutine. Kada stigne neki novi zahtev za prekid, a procesor se već nalazi u prekidnoj rutini, procesor će:

- prihvatiti novi zahtev za prekid, ako je on višeg prioriteta nego nivo prioriteta tekuće prekidne rutine ili
- ignorisati novi zahtev za prekid, ako je on nižeg ili istog nivoa prioriteta kao i nivo prioriteta tekuće prekidne rutine.

Prekidanje izvršavanja tekuće prekidne rutine i skok na novu prekidnu rutinu naziva se gneždenje prekida.

#### 1.8.9 Prihvatanje zahteva za prekid

Zahtev za prekid može da bude prihvaćen i time skok na prekidnu rutinu realizovan ili u fazi *opsluživanje zahteva za prekid* instrukcije u toku čijeg izvršavanja je zahtev za prekid generisan ili kasnije u fazi *opsluživanje zahteva za prekid* neke od sledećih instrukcija. Kada će određeni zahtev za prekid biti opslužen zavisi od više faktora, kao što su: da li je reč o spoljašnjem ili unutrašnjem prekidu, da li su maskirajući prekidi maskirani, i to ili selektivno ili svi, da li je stigao samo jedan ili više zahteva za prekid, itd. Stoga za svaku vrstu zahteva za prekid određeni uslovi treba da budu ispunjeni da bi se prešlo na njegovo opsluživanje. Prelazak na opsluživanje određenog zahteva za prekid naziva se prihvatanje zahteva za prekid.

U slučaju da u toku izvršavanja neke instrukcije stigne više zahteva za prekid redosled njihovog prihvatanja definisan je međusobnim prioritetima različitih vrsta prekida. Najviši prioritet ima prekid izazvan izvršavanjem instrukcije prekida INT (⑤), pa redom slede unutrašnji procesorski prekidi (⑥), spoljašnji nemaskirajući prekid (⑥), spoljašnji maskirajući prekidi (⑥) i prekid posle svake instrukcije (⑥) koji ima najniži prioritet. Detaljnije objašnjenje prihvatanja pojedinih tipova zahteva za prekid je dato u daljem tekstu.

Unutrašnji procesorski kao rezultat izvršavanja instrukcije prekida INT: Ovaj zahtev za prekid se prihvata u fazi *opsluživanje zahteva za prekid* instrukcije INT. Broj ulaza u IV tabelu je dat adresnim delom instrukcije INT i ima takve vrednosti da može da se uđe u bilo koji ulaz tabele sa adresama prekidnih rutina.

Unutrašnji procesorski prekid pri čitanju instrukcije sa nelegalnim kodom operacije. Ovaj zahtev za prekid se prihvata u fazi *opsluživanje zahteva za prekid* instrukcije za koju je otkriven nelegalan kod operacije. Ovaj zahtev za prekid i prethodni zahtev za prekid su međusobno isključivi i ne mogu da se jave istovremeno. Broj ulaza u IV tabelu za ovaj prekid je fiksan.

Unutrašnji procesorski prekidi pri čitanju instrukcije sa nelegalnim adresiranjem. Ovaj zahtev za prekid se prihvata u fazi *opsluživanje zahteva za prekid* instrukcije za koju je otkriveno nelegalno adresiranje. Ovaj zahtev za prekid i prethodna dva zahteva za prekid su međusobno isključivi i ne mogu da se jave istovremeno. Broj ulaza u IV tabelu za ovaj prekid je fiksan.

**Spoljašnji nemaskirajući prekid:** Ovaj zahtev za prekid se prihvata u fazi *opsluživanje* zahteva za prekid bilo koje instrukcije ukoliko ne postoji neki od prethodna tri zahteva za prekid koji su višeg prioriteta. Broj ulaza u IV tabelu za ovaj prekid je fiksan.

**Spoljašnji maskirajući prekidi:** Zahteve za maskirajućim prekidima postavljaju kontroleri periferija preko posebnih linija koje su označene rednim brojevima. Najveći prioritet, u slučaju simultanog pristizanja više od jednog zahteva, ima zahtev za prekid koji dolazi u procesor po liniji sa najvećim rednim brojem. Ovaj zahtev za prekid se prihvata u fazi *opsluživanje zahteva za prekid* bilo koje instrukcije ukoliko je ispunjen svaki od sledećih uslova:

- da je odgovarajući bit u registru maske IMR postavljen na 1,
- da je bit *maskiranje svih maskirajućih prekida* u programskoj statusnoj reči procesora PSW postavljen na 1,
- da je nivo prioriteta kontrolera periferije koji je uputio zahtev za prekid veći od nivoa prioriteta tekućeg programa i
- da ne postoje neki od prethodna četiri zahteva za prekid koji su višeg prioriteta.

Ako je bit *promenljivi/fiksni brojevi ulaza* u programskoj statusnoj reči procesora PSW jednak 1 pa ulazi u IV tabelu nisu fiksni, tada procesor dobija broj ulaza u IV tabelu od kontrolera periferije. Procesor o prihvatanju zahteva za prekid obaveštava kontroler periferije aktiviranjem odgovarajuće linije potvrde. Kontroler periferija tada šalje broj ulaza u IV tabelu koji procesor koristi za određivanje adrese prekidne rutine. Ako je bit *promenljivi/fiksni brojevi ulaza* u programskoj statusnoj reči procesora PSW jednak 0, pa su ulazi u IV tabelu fiksni, brojeve ulaza generiše sam procesor. Po čuvanju sadržaja programske statusne reči procesora PSW na steku, procesor u bite *tekući nivo prioriteta* u programskoj statusnoj reči procesora PSW upisuje nivo prioriteta prekidne rutine na koju se skače.

**Unutrašnji procesorski prekid posle svake instrukcije**: Zahtev za ovaj prekid se javlja posle izvršenja svake pojedine instrukcije procesora pod uslovom da je na 1 postavljen bit *prekid posle svake instrukcije* u programskoj statusnoj reči procesora PSW. Zahtev se prihvata ukoliko ne postoje neki od prethodnih pet zahteva za prekid koji su višeg prioriteta. Broj ulaza u IV tabelu je fiksan.

# 1.9 ORGANIZACIJA MEHANIZMA PREKIDA (KOMPLETAN)

(Ovo je proširenje materijala Organizacija (ORT2) i pored prekida od periferija postoje i svi ostali prekidi i proširenje procesora za laboratoriju za ORT2 time što postoje i promenljivi brojevi ulaza)

U ovom odeljku se razmatraju realizacija operacione i upravljačke jedinice dela procesora u kome se realizuje mehanizam prekida.

### 1.9.1 Operaciona jedinica

Blok *intr* sadrži logički ILI element za formiranje signala prekida **prekid**, kombinacione i sekvencijalne mreže za prihvatanje unutrašnjih prekida i spoljašnjih nemaskirajućih i maskirajućih prekida, registar IMR<sub>15...0</sub> (slika 13), kombinacione prekidačke mreže za formiranje signala spoljašnjih maskirajućih prekida **printr** (slika 14), kombinacione i sekvencijalne mreže za formiranje pomeraja za tabelu sa adresama prekidnih rutina IVTDSP<sub>15...0</sub> i registar IVTP<sub>15...0</sub> (slika 15).

Logički ILI element za formiranje signala prekida **prekid** daje vrednost 1 signala prekida **prekid** ukoliko barem jedan od signala prekida ima vrednost 1 (slika 13). To može da bude neki od signala unutrašnjih prekida i to **PRINS** za prekid zbog izvršavanja instrukcije prekida INT, **PRCOD** za prekid usled čitanja instrukcije sa nelegalnim kodom operacije i **PRADR** za prekid pri čitanju instrukcije sa nelegalnim adresiranjem, zatim signal spoljašnjeg prekida **PRINM** zbog generisanja nemaskirajućeg prekida, potom signal spoljašnjeg prekida **printr** zbog prisustva nekog od maskirajućih prekida i na kraju signal koji predstavlja I funkciju signala unutrašnjeg prekida **PSWT** usled prekida zbog zadatog režim rada procesora prekid posle svake instrukcije i komplementa signala operacije povratka iz prekidne rutine RTI. Treba uočiti da time što se uzima I funkciju signala **PSWT** i komplementa signala se obezbeđuje da režim rada prekid posle svake instrukcije nije dozvoljen za instrukciju povratka iz prekidne rutine RTI.

Kombinacione i sekvencijalne mreže za prihvatanje unutrašnjih zahteva za prekid (slika 13) se sastoje od flip-flopova PRINS, PRCOD i PRADR.

Flip-flop PRINS pamti unutrašnji zahtev za prekid izazvan izvršavanjem instrukcije prekida INT. Ovaj flip-flop se postavlja na vrednost 1 vrednošću 1 signala **stPRINS** u fazi *izvršavanje operacije* instrukcije prekida INT i na vrednost 0 vrednošću 1 signala **clPRINS** u fazi *opsluživanje zahteva za prekid* onda kada se ovaj zahtev za prekid prihvata.

Flip-flop PRCOD pamti unutrašnji zahtev za prekid zbog čitanja instrukcije sa nelegalnim kodom operacije. Flip-flop PRCOD se postavlja na vrednost 1 vrednošću 1 signala **stPRCOD** koji se generiše u fazi *čitanje instrukcije* ukoliko je u bloku *fetch* otkriven nepostojeći kod operacije i formirana vrednost 1 signala **grop**. Flip-flop PRCOD se postavlja na vrednost 0 vrednošću 1 signala **clPRCOD** u fazi *opsluživanje zahteva za prekid* onda kada se ovaj zahtev za prekid prihvata.

Flip-flop PRADR pamti unutrašnji zahtev za prekid zbog nelegalnog adresiranja kao na primer korišćenja neposrednog adresiranja za odredišni operand. Flip-flop PRADR se postavlja na vrednost 1 vrednošću 1 signala **stPRADR** koji se generiše u fazi *čitanje instrukcije* ukoliko je u bloku *fetch* otkriveno korišćenja neposrednog adresiranja za odredišni operand i formirana vrednost 1 signala **gradr**. Flip-flop PRADR se postavlja na vrednost 0 vrednošću 1 signala **clPRADR** u fazi *opsluživanje zahteva za prekid* onda kada se ovaj zahtev za prekid prihvata.

Signali **PRINS**, **PRCOD** i **PRADR** se koriste u upravljačkoj jedinici *uprav* kao signali logičkih uslova prilikom opsluživanja prekida.



Kombinacione i sekvencijalne mreže za prihvatanje spoljašnjih nemaskirajućih i maskirajućih prekida se sastoje od flip-flopova PRINM, PRINTR<sub>1</sub> do PRINTR<sub>7</sub> i dekodera DC (slika 13).

Flip-flop PRINM služi za prihvatanje spoljašnjeg nemaskirajućeg zahteva za prekid **inm**. Zahtev za prekid **inm** dolazi od uređaja *FAULT* kao impuls i pamti se u flip-flopu PRINM na prvi signal takta. Flip-flop PRINM se postavlja na vrednost 0 vrednošću 1 signala **clPRINM** u fazi *opsluživanje zahteva za prekid* onda kada se ovaj zahtev za prekid prihvata.

Flip-flopovi PRINTR<sub>1</sub> do PRINTR<sub>7</sub> služe za prihvatanje spoljašnjih maskirajućih zahteva za prekid intr<sub>1</sub> do intr<sub>7</sub>. Zahtevi za prekid intr<sub>1</sub> do intr<sub>7</sub> koji dolaze od ulazno/izlaznih uređaja *U/I* kao impuls pamte se u flip-flopovima za prihvatanje prekida PRINTR<sub>1</sub> do PRINTR<sub>7</sub>, respektivno. U obradi prekida koriste se sadržaji flip-flopova PRINTR<sub>1</sub> do PRINTR<sub>7</sub>. Kada se

u okviru opsluživanja zahteva za prekid prihvati neki od maskirajućih zahteva za prekid, odgovarajući flip-flop PRINTR<sub>1</sub> do PRINTR<sub>7</sub> se postavlja na vrednost 0. Postavljanje flip-flopova PRINTR<sub>1</sub> do PRINTR<sub>7</sub> na vrednost 0 se realizuje u okviru opsluživanja spoljašnjeg maskirajućeg zahteva za prekid vrednošću 1 odgovarajućeg signala **clintR**<sub>1</sub> do **clintR**<sub>7</sub>, respektivno. Postavljanje odgovarajućeg flip-flopa PRINTR<sub>1</sub> do PRINTR<sub>7</sub> na vrednost 0 se realizuje tako što se u okviru opsluživanja spoljašnjeg maskirajućeg zahteva za prekid generiše vrednost 1 signala **clintR**. S obzirom da signali **prl**<sub>2</sub> do **prl**<sub>0</sub> daju binarnu vrednost jedne od linija intr<sub>1</sub> do intr<sub>7</sub> po kojoj je prihvaćeni zahtev za prekid stigao, ovi signali se koriste da selektuju odgovarajući flip-flop PRINTR<sub>1</sub> do PRINTR<sub>7</sub> koji se vrednošću 1 signala **clintR** postavlja na vrednost 0.

Dekoder DC u okviru opsluživanja spoljašnjeg maskirajućeg zahteva za prekid pri vrednosti 1 signala **clINTR** daje vrednost 1 jednog od signala **clINTR**<sub>1</sub> do **clINTR**<sub>7</sub>. Koji će od signala **clINTR**<sub>1</sub> do **clINTR**<sub>7</sub> tada imati vrednost 1 zavisi od vrednosti signala **prl**<sub>2</sub> do **prl**<sub>0</sub> koji daju binarnu vrednost linije intr<sub>1</sub> do intr<sub>7</sub> po kojoj je prihvaćeni zahtev za prekid stigao.

Registar maske IMR<sub>15...0</sub> služi za pojedinačno maskiranje spoljašnjih maskirajućih zahteva za prekid intr<sub>1</sub> do intr<sub>7</sub>. Zahtevima za prekid intr<sub>1</sub> do intr<sub>7</sub> odgovaraju razredi IMR<sub>1</sub> do IMR<sub>7</sub> registra maske IMR<sub>15...0</sub>, dok se preostali razredi ne koriste. Upis sadržaja sa linija AW<sub>15...0</sub> se obavlja ukoliko signal **ldIMR** ima vrednost 1. Upis u registar IMR<sub>15...0</sub> se realizuje samo kod izvršavanja instrukcije STIMR, koja služi za upis sadržaja akumulatora AW<sub>15...0</sub> u registar procesora IMR<sub>15...0</sub>.

Kombinacione prekidačke mreže za formiranje signala spoljašnjih maskirajućih prekida **printr** se sastoji od logičkih ILI i I elemenata, kodera CD i komparatora CMP (slika 14).

Signal maskirajućeg prekida **printr** ima vrednost 1 ukoliko signali **imrprintr**, **acc** i **PSWI** imaju vrednosti 1. Signal **imrprintr** ima vrednost 1 ukoliko barem jedan od signala **irm**<sub>1</sub> do **irm**<sub>7</sub> ima vrednost 1. Ovo će se desiti ukoliko se barem u jednom od flip-flopova PRINTR<sub>1</sub> do PRINTR<sub>7</sub> (slika 13) nalazi vrednost 1 i ukoliko je u odgovarajućem razredu IMR<sub>1</sub> do IMR<sub>7</sub> registra maske IMR<sub>15...0</sub> takođe vrednost 1. Signal **acc** na izlazu komparatora CMP ima vrednost 1 ukoliko je prioritet pristiglog spoljašnjeg maskirajućeg zahteva za prekid najvišeg prioriteta koji nije maskiran viši od prioriteta tekućeg programa. Prioritet pristiglog spoljašnjeg maskirajućeg zahteva za prekid najvišeg prioriteta koji nije maskiran određen je signalima **prl**<sub>2</sub> do **prl**<sub>0</sub> na izlazu kodera prioriteta CD, dok je prioritet tekućeg programa određenog signalima **PSWL**<sub>2</sub> do **PSWL**<sub>0</sub> registra PSW<sub>15...0</sub> (slika 14). Signal **PSWI** dolazi sa izlaza odgovarajućeg razreda registra PSW<sub>15...0</sub> i njegovim vrednostima 1 i 0 se dozvoljavaju i maskiraju svi maskirajući prekidi, respektivno (slika 16).

Dekoder DC služi za generisanje signala potvrda inta<sub>7</sub> do inta<sub>1</sub> koji se šalju kontrolerima periferija kao potvrda da se prihvata zahtev za prekid. U toku faze *opsluživanje zahteva za prekid* procesor onda kada je spreman da prihvati broj ulaza od kontrolera periferije najvišeg prioriteta koji nije selektivno maskiran generiše vrednost 1 signala potvrde inta. Ovaj signal se preko dekodera DC prosleđuje po jednoj od linija inta<sub>7</sub> do inta<sub>1</sub> na osnovu vrednosti signala **prl**<sub>2</sub> do **prl**<sub>0</sub> na izlazu kodera prioriteta CD.



Slika 14 Blok intr (drugi deo)

Kombinacione i sekvencijalne mreže za formiranje pomeraja IVTDSP $_{15...0}$  za tabelu sa adresama prekidnih rutina se sastoje od kodera CD1 i CD2, i registra BR $_{7...0}$  sa multiplekserom MX (slika 15).

Koder CD1 služi za formiranje broja ulaza u tabelu sa adresama prekidnih rutina za unutrašnje prekide, spoljašnji nemaskirajući prekid i unutrašnji prekid zbog zadatog režima rada prekid posle svake instrukcije. Ovi prekidi su određeni signalima na izlazima flipflopova PSWT za unutrašnji prekid usled zadatog režima rada prekid posle svake instrukcije, PRINM za spoljašnji nemaskirajući prekid, PRADR za unutrašnji prekid zbog nelegalnog adresiranja i PRCOD za unutrašnji prekid zbog nelegalnog koda operacije. Signali sa izlaza flip-flopova PSWT, PRINM, PRADR i PRCOD doveđeni su na ulaze 0 do 3 kođera prioriteta CD1 po rastućim prioritetima. Na izlazu kođera dobija se broj zahteva za prekid najvišeg prioriteta binarno kodiran sa dva bita koji predstavljaju dva najniža bita broja ulaza. Bitovi 2 do 7 broja ulaza imaju vrednost 0 i sa dva bita na izlazu kođera CD1 formiraju 8-mo bitnu vrednost broja ulaza UINT<sub>7...0</sub>. Ovim se dobijaju brojevi ulaza od 0 do 3. Ovako formirane vrednosti brojeva ulaza za ove prekide su u skladu sa odlukom da adrese prekidnih rutina za ova četiri prekida budu smeštene u ulaze 0 do 3 tabele sa adresama prekidnih rutina.

Brojevi ulaza u tabelu sa adresama prekidnih rutina za spoljašnje maskirajuće prekide intr<sub>1</sub> do i intr<sub>7</sub> se generišu na dva načina i to ili fiksno na osnovu pozicija linija intr<sub>1</sub> do i intr<sub>7</sub> po kojima u procesor dolaze zahtevi za prekid od kontrolera periferija ili promenljivo na osnovu brojeva ulaza koje šalju kontroleri periferija. Razred PSWP registra PSW<sub>15...0</sub> sadrži indikator *promenljivi broj ulaza* koji vrednostima 0 i 1 određuje da li se broj ulaza generiše fiksno ili promenljivo, respektivno.

Koder CD2 služi za fiksno generisanje broja ulaza u tabelu sa adresama prekidnih rutina za spoljašnje maskirajuće prekide intr<sub>1</sub> do i intr<sub>7</sub>. Signali spoljašnjih maskirajućih prekida intr<sub>1</sub> do intr<sub>7</sub> posle eventualnog maskiranja razredima IMR<sub>1</sub> do IMR<sub>7</sub> registra maske IMR<sub>15...0</sub> pojavljuju se kao signali **irm**<sub>1</sub> do **irm**<sub>7</sub> (slika 14). Ovi signali se vode na ulaze 1 do 7 kodera prioriteta CD2 po rastućim prioritetima. Na izlazu kodera dobija se broj zahteva za prekid najvišeg prioriteta binarno kodiran sa tri bita koji predstavljaju tri najniža bita broja ulaza. Bit 3, koji ima vrednost 1 i bitovi 4 do 7, koji imaju vrednost 0, sa tri bita na izlazu kodera CD2 formiraju 8-mo bitnu vrednost broja ulaza UEXT<sub>7...0</sub>. Ovim se dobijaju brojevi ulaza od 9 do 15. Ovako formirane vrednosti brojeva ulaza za ove prekide su u skladu sa odlukom da adrese prekidnih rutina za ovih sedam prekida budu smeštene u ulaze 9 do 15 tabele sa adresama prekidnih rutina.

U slučaju promenljivog generisanja broja ulaza procesor šalje po jednoj od linija inta<sub>7</sub> do inta<sub>1</sub> vrednost 1 kontroleru periferije najvišeg prioriteta koji je generisao zahtev za prekid a čiji zahtev za prekid nije selektivno maskiran kao potvrdu da se zahtev za prekid prihvata i da kontroler periferije treba da pošalje broj ulaza po linijama podataka magistrale. Ovde se pretpostavlja da su tokom inicijalizacije sistema određeni ulazi tabele sa adresama prekidnih rutina popunjeni adresama prekidnih rutina periferija i da su ti brojevi ulaza upisani u posebne registre svih kontrolera periferija.



Slika 15 Blok intr (treći deo)

Registar BR<sub>7...0</sub> sa multiplekserom MX služi za selekciju i pamćenje broja ulaza u tabelu sa adresama prekidnih rutina (slika 15). Upis sadržaja sa izlaza multipleksera MX u registar

BR<sub>7...0</sub> se obavlja vrednošću 1 signala **IdBR**. Sadržaj registra BR<sub>7...0</sub> se u okviru opsluživanja zahteva za prekid koristi za formiranje pomeraja IVTDSP<sub>15...0</sub> za ulazak u tabelu sa adresama prekidnoh rutina. Kako adresa prekidne rutine zauzima dve susedne memorijske lokacije, to se pomeraj IVTDSP<sub>15...0</sub> dobija pomeranjem sadržaja registra BR<sub>7...0</sub> za jedno mesto ulevo.

Multiplekser MX je 8-mo razredni multiplekser sa 4 ulaza. Na ulaze 0 do 3 multipleksera se vode sadržaji IR<sub>23...16</sub>, UEXT<sub>7...0</sub>, UINT<sub>7...0</sub> i MDR<sub>7...0</sub> koji predstavljaju brojeve ulaza u tabelu sa adresama prekidnih rutina za instrukciju prekida INT, za spoljašnje maskirajuće prekide ukoliko su fiksni, za unutrašnje prekide i spoljašnji nemaskirajući prekid, i za spoljašnje maskirajuće prekide ukoliko su promenljivi, respektivno. Selekcija jednog od ovih sadržaja se realizuje binarnim vrednostima 00 do 11 upravljačkih signala **mxBR**<sub>1</sub> i **mxBR**<sub>0</sub>. Sadržaj IR<sub>23...16</sub> se propušta kroz multiplekser za instrukciju prekida INT, UEXT<sub>7...0</sub> za spoljašnje maskirajuće prekide ukoliko su ulazi fiksni, UINT<sub>7...0</sub> za unutrašnje prekide i spoljašnji nemaskirajući prekid, i MDR<sub>7...0</sub> za spoljašnje maskirajuće prekide ukoliko su promenljivi. Sadržaj sa izlaza multipleksera MX se vodi na ulaze registra BR<sub>7...0</sub>.

Registar IVTP<sub>15...0</sub> je ukazivač na tabelu sa adresama prekidnih rutina i sadrži početnu adresu tabele. Upis sadržaja sa linija AW<sub>15...0</sub> u registar IVTP<sub>15...0</sub> se obavlja vrednošću 1 signala **ldIVTP**. Upis u registar IMR<sub>15...0</sub> se realizuje samo kod izvršavanja instrukcije STIVTP, koja služi za upis sadržaja akumulatora AW<sub>15...0</sub> u registar procesora IVTP<sub>15...0</sub>.

Registar PSW<sub>15...0</sub> je 16-to razredni registar koji sadrži indikatore programske statusne reči procesora (slika 16). Registar PSW<sub>15...0</sub> se sastoji od flip-flopova PSWI, PSWT, PSWP, PSWL<sub>2</sub>, PSWL<sub>1</sub>, PSWL<sub>0</sub>, PSWV, PSWC, PSWZ i PSWN, koji predstavljaju razrede PSW<sub>15...13</sub> i PSW<sub>6...0</sub>, respektivno, dok razredi PSW<sub>12...7</sub> ne postoje.

Flip-flop PSWI sadrži indikator *maskiranje svih maskirajućih prekida* (*interrupt*). Flip-flop PSWI se postavlja na vrednost 1 vrednošću 1 signala **stPSWI** u okviru faze *izvršavanje instrukcije* INTE i na vrednost 0 vrednošću 1 signala **clPSWI** u okviru faze *izvršavanje instrukcije* INTD kao i u okviru faze *opsluživanje zahteva za prekid* svih instrukcija ukoliko je tokom izvršavanja instrukcije stigao zahtev za prekid pa se prolazi kroz ovu fazu.

Flip-flop PSWT sadrži indikator *prekid posle svake instrukcije* (*trap*). Flip-flop PSWT se postavlja na vrednost 1 vrednošću 1 signala **stPSWT** u okviru faze *izvršavanje instrukcije* TRPE i na vrednost 0 vrednošću 1 signala **clPSWT** u okviru faze *izvršavanje instrukcije* TRPD kao i u okviru faze *opsluživanje zahteva za prekid* svih instrukcija ukoliko je tokom izvršavanja instrukcije stigao zahtev za prekid pa se prolazi kroz ovu fazu.

Flip-flop PSWP sadrži indikator *promenljivi/fiksni broj ulaza*. Flip-flop PSWP se postavlja na vrednost 1 vrednošću 1 signala **stPSWP** u okviru faze *izvršavanje instrukcije* PRME i na vrednost 0 vrednošću 1 signala **clPSWP** u okviru faze *izvršavanje instrukcije* PRMD.

Flip-flopovi PSWL<sub>2</sub> do PSWL<sub>0</sub> sadrže indikatore *tekući nivo prioriteta* (*level*). U flip-flopove PSWL<sub>2</sub> do PSWL<sub>0</sub> se vrednošću 1 signala **ldL** u okviru faze *opsluživanje zahteva za prekid* od ulazno/izlaznih uređaja upisuju vrednosti signala **prl**<sub>2</sub> do **prl**<sub>0</sub>, čime se ovi flip-flopovi postavljaju na vrednost nivoa prioriteta ulazno/izlaznog uređaja na čiju se prekidnu rutinu prelazi.

Flip-flop PSWV sadrži indikator *overflow*. Flip-flop PSWC sadrži indikator *carry/borrow*. Flip-flop PSWZ sadrži indikator *zero*. Flip-flop PSWN sadrži indikator *negative*.



Slika 16 Blok exec (drugi deo)

U razrede PSW<sub>15...13</sub> koji predstavljaju 3 najstarija razreda registra PSW<sub>15...0</sub> se vrednošću 1 signala **ldPSWH** upisuje sadržaj razreda MDR<sub>7...5</sub> prihvatnog registra podatka MDR<sub>7...0</sub> bloka *bus*, dok se u razrede PSW<sub>6...0</sub> koji predstavljaju 7 najmlađih razreda registra PSW<sub>15...0</sub> vrednošću 1 signala **ldPSWL** upisuje sadržaj razreda MDR<sub>6...0</sub> prihvatnog registra podatka MDR<sub>7...0</sub>. Ovo se koristi prilikom izvršavanja instrukcije RTI da se sadržajem sa vrha steka

restaurira sadržaj registra  $PSW_{15...0}$ . Sadržaji 3 najstarija razreda  $PSW_{15...13}$ , 7 najmlađih razreda  $PSW_{6...0}$  i vrednosti 0 za nepostojeće razrede  $PSW_{12...7}$  registra  $PSW_{15...0}$  se vode posebno kao 8 starijih razreda  $PSW_{15...8}$  i 8 mlađih razreda  $PSW_{7...0}$  registra  $PSW_{15...0}$  u blok *bus* u kome se upisuju u prihvatni registar podatka  $MDR_{7...0}$ . Ovo se koristi prilikom opsluživanja zahteva za prekida da se sadržaj registra  $PSW_{15...0}$  stavi na vrh steka.

# 1.9.2 Upravljačka jedinica

U ovom poglavlju se najpre daju delovi sekvence upravljačkih signala relevantni za mehanizam prekida i zatim razmatraju uslovi po kojima se generiše signal **prekid**.

### 1.9.2.1 Sekvenca upravljačkih signala

U tabeli 1 se daju delovi sekvence upravljačkih signala faza izvršavanja instrukcija relevantni za mehanizam prekida.

Tabela 1 Sekvenca upravljačkih signala

# ! Čitanje instrukcije !



Slika 17 Čitanje instrukcije (prvi deo)

! U koraku step<sub>00</sub> se proverava vrednost signala **START** bloka *exec* koji vrednostima 0 i 1 ukazuje da li je processor neaktivan ili aktivan, respektivno. Ukoliko je procesor neaktivan ostaje se u koraku step<sub>00</sub>, dok se u suprotnom slučaju prelazi na korak step<sub>01</sub>. !

```
step_{00} br (if START then step_{00});
```

! U koracima step<sub>01</sub> do step<sub>04</sub> se čita prvi bajt instrukcije i smešta u razrede  $IR_{31...24}$  prihvatnog registra instrukcije  $IR_{31...0}$ .

```
step_{01} ldMAR, incPC; ... step_{03} rdCPU, step_{04} ldIR0;
```

!U koraku step<sub>05</sub> se proverava vrednost signala **gropr** bloka *fetch* da bi se utvrdilo da li prvi bajt instrukcije sadrži korektnu vrednost koda operacije. U zavisnosti od toga da li signal **gropr** ima vrednost 1 ili 0, prelazi se na korak step<sub>06</sub> ili step<sub>07</sub>, respektivno. Ukoliko prvi bajt instrukcije sadrži nekorektnu vrednost koda operacije, u koraku step<sub>06</sub> se vrednošću 1 signala **stPRCOD** bloka *intr* u flip-flop **PRCOD** upisuje vrednost 1 i bezuslovno prelazi na korak step<sub>c0</sub> i fazu opsluživanje prekida.!

```
step<sub>05</sub> br (if gropr then step<sub>07</sub>);
step<sub>06</sub> stPRCOD,
br step<sub>C0</sub>;
```

! U koraku step $_{07}$  se proverava vrednost signala **11** bloka *fetch* da bi se utvrdilo da li je dužina instrukcije jedan bajt ili više bajtova. U zavisnosti od toga da li signal **11** ima vrednost 1 ili 0, prelazi se na korak step $_{50}$  i fazu izvršavanje operacije ili step $_{07}$  i produžava sa čitanjem drugog bajta instrukcije. !

step<sub>07</sub> br (if **l1** then step<sub>50</sub>);

ldMAR, incPC;

 $step_{08}$ 

! U koracima step<sub>08</sub> do step<sub>0B</sub> se čita drugi bajt instrukcije i smešta u razrede  $IR_{23...16}$  prihvatnog registra instrukcije  $IR_{31...0}$ .!

rdCPU,  $step_{0A}$ step<sub>0B</sub> ldIR1; 13 56 60 13 56  $MAR \le PC$ ldMAR,  $PC \le PC + 1$ incPC MDR<=MEM rdCPU IR<sub>23...16</sub><=MDR<sub>7</sub> ldIR1 gradr gradr  $PRADR \le 1$ stPRADR 12\_brnch 12\_brnch 0 \ 12\_arlog 12\_arlog 13 56 3 13 56 60 60

Slika 18 Čitanje instrukcije (drugi deo)

!U koraku step<sub>0C</sub> se proverava vrednost signala **gradr** bloka *fetch* da bi se utvrdilo da li je nekorektno adresiranje specificirano. Ovo se dešava ukoliko se za instrukcije STB i STW specificira neposredno adresiranje. U zavisnosti od toga da li signal **gradr** ima vrednost 1 ili 0, prelazi se na korak step<sub>0D</sub> ili step<sub>0E</sub>, respektivno. Ukoliko je nekorektno adresiranje specificirano, u koraku step<sub>0D</sub> se vrednošću 1 signala **stPRADR** bloka *intr* u flip-flop **PRADR** upisuje vrednost 1 i bezuslovno prelazi na korak step<sub>C0</sub> i fazu opsluživanje prekida.!

```
step<sub>0C</sub> br (if gradr then step<sub>0E</sub>);
step<sub>0D</sub> stPRADR,
br step<sub>CO</sub>;
```

! U koracima step<sub>0E</sub> i step<sub>0F</sub> se proverava vrednost signala **l2\_brnch** i **l2\_arlog** bloka *fetch* da bi se utvrdilo da li je dužina instrukcije dva bajta ili više bajtova. Iz koraka step<sub>0E</sub> se u zavisnosti od toga da li signal **l2\_brnch** ima vrednost 1 ili 0, prelazi na korak step<sub>50</sub> i fazu izvršavanje operacije ili step<sub>0F</sub> i proveru vrednosti signala **l2\_arlog**. Iz koraka step<sub>0F</sub> se u zavisnosti od toga da li signal **l2\_arlog** ima vrednost 1 ili 0, prelazi na korak step<sub>20</sub> i fazu formiranje adrese i čitanje operanda ili step<sub>10</sub> i produžava sa čitanjem bajtova instrukcije.!

```
step<sub>0E</sub> br (if 12_brnch then step<sub>50</sub>);
step<sub>0F</sub> br (if 12_arlog then step<sub>20</sub>);
...
```

! U sledećim koracima se čita treći i četvrti bajt instrukcije i smešta u razrede  $IR_{15...8}$  i  $IR_{7...0}$  prihvatnog registra instrukcije  $IR_{31...0}$ . U slučaju instrukcija bezuslovnog skoka i skoka na potprogram posle čitanja trećeg bajta prelazi se na fazu izvršavanje operacije, dok se u slučaju aritmetičkih i logičkih instrukcija prelazi na fazu formiranje adrese i čitanje operanda i to u zavisnosti od načina adresiranja ili posle trećeg ili posle četvrtog bajta. !

#### ! Formiranje adrese i čitanje operanda!



Slika 19 Formiranje adrese i čitanje operanda (prvi deo)

! U korak step<sub>20</sub> se dolazi radi izvršavanja faze formiranje adrese i čitanje operanda. U koraku step<sub>20</sub> se realizuje višestruki uslovni skok na jedan od koraka step<sub>21</sub>, step<sub>25</sub>, ..., step<sub>41</sub> u zavisnosti od toga koji od signala adresiranja **regdir**, ..., **pcpom**, **imm** bloka *addr* ima vrednost 1. Za sve instrukcije, sem instrukcija STB i STW, operand se smešta u prihvatni registar podatka BB<sub>7...0</sub> ili BW<sub>15...0</sub>. Na kraju se prelazi na korak<sub>50</sub> i fazu izvršavanje operacije!

```
\begin{array}{ll} step_{20} & \textit{br (case (regdir, ..., pcpom, imm) then} \\ & (\textit{regdir}, step_{21}), ..., (\textit{pcpom}, step_{37}), (\textit{imm}, step_{41})); \end{array}
```

### ! Izvršavanje operacije !

! U korak step<sub>50</sub> se dolazi radi izvršavanja operacije. U koraku step<sub>50</sub> se realizuje višestruki uslovni skok na jedan od koraka step<sub>51</sub>, step<sub>52</sub>, ..., step<sub>B6</sub> u zavisnosti od toga koji od signala operacija **PRPD**, **PRPE**, ..., **RTS** ima vrednost 1. !

```
step<sub>50</sub> br (case (PRPD, PRPE,
INTD, INTE, TRPD, TRPE,
LDW, STIMR,
JMP, INT, RTI)
then
(PRPD, step<sub>51</sub>), (PRPE, step<sub>52</sub>),
(INTD, step<sub>53</sub>), (INTE, step<sub>54</sub>), (TRPD, step<sub>55</sub>), (TRPE, step<sub>56</sub>),
(LDW, step<sub>59</sub>), (STIMR, step<sub>8A</sub>),
(JMP, step<sub>32</sub>), (INT, step<sub>A4</sub>), (RTI, step<sub>AE</sub>));
```



Slika 20 Izvršavanje operacije (prvi deo)

### ! PRPD!

! U korak step $_{51}$  se dolazi iz step $_{50}$  ukoliko signal operacije PRPD ima vrednost 1. Vrednošću 1 signala **clPSWP** se razred PSWP bloka *exec* postavlja na vrednost 0. Iz koraka step $_{51}$  se bezuslovno prelazi na korak step $_{C0}$  i fazu opsluživanje prekida. !

step $_{51}$  clPSWP,

br step<sub>C0</sub>;

### ! PRPE!

! U korak step<sub>52</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije PRPE ima vrednost 1. Vrednošću 1 signala **stPSWP** se razred PSWP bloka *exec* postavlja na vrednost 1. Iz koraka step<sub>52</sub> se bezuslovno prelazi na korak step<sub>c0</sub> i fazu opsluživanje prekida!

step<sub>52</sub> stPSWP,

br step<sub>C0</sub>;

#### ! INTD!

! U korak step<sub>53</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **INTD** ima vrednost 1. Vrednošću 1 signala **clPSWI** se razred PSWI bloka *exec* postavlja na vrednost 0. Iz koraka step<sub>53</sub> se bezuslovno prelazi na korak step<sub>c0</sub> i fazu opsluživanje prekida. !

step<sub>53</sub> clPSWI,

br step<sub>C0</sub>;

# ! INTE!

! U korak step<sub>54</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **INTE** ima vrednost 1. Vrednošću 1 signala **stPSWI** se razred PSWI bloka *exec* postavlja na vrednost 1. Iz koraka step<sub>54</sub> se bezuslovno prelazi na korak step<sub>c0</sub> i fazu opsluživanje prekida.!

step<sub>54</sub> stPSWI,

br step<sub>C0</sub>;

### ! TRPD!

! U korak step<sub>55</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **TRPD** ima vrednost 1. Vrednošću 1 signala **clPSWT** se razred PSWT bloka *exec* postavlja na vrednost 0. Iz koraka step<sub>55</sub> se bezuslovno prelazi na korak step<sub>c0</sub> i fazu opsluživanje prekida. !

# step<sub>55</sub> clPSWT,

br step<sub>C0</sub>;

#### ! TRPE!

! U korak step<sub>56</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **TRPE** ima vrednost 1. Vrednošću 1 signala **stPSWT** se razred PSWT bloka *exec* postavlja na vrednost 1. Iz koraka step<sub>56</sub> se bezuslovno prelazi na korak step<sub>C0</sub> i fazu opsluživanje prekida.!

# step<sub>56</sub> stPSWT,



Slika 21 Izvršavanje operacije (drugi deo)

#### ! LDW!

! U korak step<sub>59</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **LDW** ima vrednost 1. U ovom koraku se vrednošću 1 signala **ldAW** bloka *exec* se sadržaj registra BW<sub>15...0</sub> i upisuje u registar AW<sub>15...0</sub> i prelazi na korak step<sub>C0</sub> i fazu opsluživanje prekida. !

step<sub>59</sub> **ldAW**, br step<sub>C0</sub>;



Slika 22 Izvršavanje operacije (deveti deo)

### ! STIMR!

! U korak step<sub>8A</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije STIMR ima vrednost 1. U fazi izvršavanja ove instrukcije se sadržaj registra AW<sub>15...0</sub> bloka *exec* upisuje u registar IMR<sub>15...0</sub> bloka *intr*. Stoga se vrednošću 1 signala **ldIMR** sadržaj registra AW<sub>15...0</sub> upisuje u registar IMR<sub>15...0</sub>. Na kraju se iz koraka step<sub>8A</sub> bezuslovno prelazi na korak step<sub>C0</sub> i fazu opsluživanje prekida. !

### step<sub>8A</sub> ldIMR,

br step<sub>C0</sub>;



Slika 23 Izvršavanje operacije (četrnaesti deo)

# ! JMP !

! U korak step<sub>A3</sub> se dolazi iz step<sub>50</sub> ukoliko signal operacije **JMP** ima vrednost 1. U fazi izvršavanja ove instrukcije se realizuje bezuslovni skok na adresu koja je data u samoj instrukciji. Stoga se sadržaj registra  $IR_{23...8}$  bloka *fetch* koji predstavlja adresu skoka vrednošću 1 signala **IdPC** upisuje u registar  $PC_{15...0}$ . Pored toga iz koraka step<sub>A3</sub> se bezuslovno prelazi na step<sub>C0</sub> i fazu opsluživanje prekida. !

step<sub>A3</sub> **mxPC**<sub>1</sub>, **ldPC**, br step<sub>C0</sub>;

# ! INT !

! U korak step $_{A4}$  se dolazi iz step $_{50}$  ukoliko signal operacije **INT** ima vrednost 1. U fazi izvršavanja ove instrukcije se samo evidentira da se radi o instrukciji prekida i prelazi na fazu opsluživanje prekida iz koje se zatim skače na prekidnu rutinu na osnovu broja ulaza u tabelu sa adresama

prekidnih rutina koji je dat u samoj instrukciji. Stoga se vrednošću 1 signala **stPRINS** flip-flop PRINS bloka *intr* postavlja na vrednost 1 i bezuslovno prelazi na step $_{C0}$  i fazu opsluživanje prekida. !

step<sub>A4</sub> stPRINS, br step<sub>C0</sub>;

! RTI!

! U korak step $_{AE}$  se dolazi iz step $_{50}$  ukoliko signal operacije **RTI** ima vrednost 1. U fazi izvršavanja ove instrukcije vrednostima sa steka se restauriraju programska statusna reč  $PSW_{15...0}$  i programski brojač  $PC_{15...0}$ . U koracima step $_{AE}$  do step $_{B5}$  se najpre vrednošću sa steka restaurira programska statusna reč  $PSW_{15...0}$  bloka exec. Sa steka se najpre skida niži a zatim i viši bajt registra  $PSW_{15...0}$ . Stoga se u koraku step $_{AE}$  vrednošću 1 signala IdMAR bloka bus sadržaj registra  $SP_{15...0}$  bloka exec. Pored toga se i vrednošću 1 signala  $exp_{AE}$  i step $_{B0}$ . Na kraju se u koraku step $_{B1}$  vrednošću 1 signala  $exp_{AE}$  i step $_{B0}$ . Na kraju se u koraku step $_{B1}$  vrednošću 1 signala  $exp_{AE}$  i step $_{B0}$ . Na kraju se u koraku step $_{B1}$  vrednošću 1 signala  $exp_{AE}$  i step $_{B2}$  vrednošću 1 signala  $exp_{AE}$  i step $_{B3}$  i step $_{B4}$ . Vrednošću 1 signala  $exp_{AE}$  dekrementira sadržaj registra  $exp_{AE}$  upisuje u registar  $exp_{AE}$  upisuje u koracima step $_{B3}$  i step $_{B4}$ . Na kraju se u koraku step $_{B5}$  vrednošću 1 signala  $exp_{AE}$  vrednošću 1 sig



Slika 24 Izvršavanje operacije (šesnaesti deo)

! U koracima step<sub>B6</sub> do step<sub>BE</sub> se vrednošću sa steka restaurira programski brojač PC<sub>15...0</sub>. Sa steka se najpre skida niži a zatim i viši bajt registra PC<sub>15...0</sub>. Stoga se u koraku step<sub>B6</sub> vrednošću 1 signala **IdMAR** bloka *bus* sadržaj registra SP<sub>15...0</sub> bloka *addr* upisuje u registar MAR<sub>15...0</sub>. Pored toga se i vrednošću 1 signala **decSP** dekrementira sadržaj registra SP<sub>15...0</sub>. Čitanje se realizuje u koracima step<sub>B7</sub> i step<sub>B8</sub>. Na kraju se u koraku step<sub>B9</sub> vrednošću 1 signala **IdDWL** sadržaj registra MDR<sub>7...0</sub> bloka *bus* upisuje u niži bajt registra DW<sub>7...0</sub> bloka *bus*. Potom se u koraku step<sub>BA</sub> vrednošću 1 signala **IdMAR** sadržaj registra SP<sub>15...0</sub> upisuje u registar MAR<sub>15...0</sub>. Pored toga se i vrednošću 1 signala **decSP** dekrementira sadržaj registra SP<sub>15...0</sub>. Čitanje se realizuje u koracima step<sub>BB</sub> i step<sub>BC</sub>. Na kraju se u koraku step<sub>BD</sub> vrednošću 1 signala **IdDWH** sadržaj registra MDR<sub>7...0</sub> upisuje u viši bajt registar DW<sub>15...8</sub>. Time je 16-to bitna vrednost skinuta sa steka i smeštena u registar DW<sub>15...0</sub>. Konačno se u

koraku step<sub>BE</sub> sadržaj registra  $DW_{15...0}$  vrednošću 1 signala **ldPC** upisuje u registar  $PC_{15...0}$  i bezuslovno prelazi na step<sub>C0</sub> i fazu opsluživanje prekida. !

```
step<sub>B6</sub> ..., ldMAR, decSP;
  step<sub>B7</sub>
           ...
           rdCPU;
  step<sub>B8</sub>
            ldDWL;
  step<sub>B9</sub>
  step_{BA}
           ..., ldMAR, decSP;
  step_{BB}
 step<sub>BC</sub> rdCPU;
  step<sub>BD</sub> ldDWH;
  step<sub>BE</sub> ldPC,
            br step<sub>C0</sub>;
                                                                                                                   56
                      MAR<=SP,
                                                                              mxMAR2, mxMAR0,
                      SP \le SP-1
                                                                                  ldMAR, decSP
                                                                                      rdCPU
                    MDR \le MEM
                          _{0} <= MDR
                                                                                      ldDWL
                      MAR<=SP,
                                                                              mxMAR<sub>2</sub> mxMAR<sub>0</sub>
                      SP \le SP - 1
                                                                                  ldMAR, decSP
                    MDR \le MEM
                                                                                      rdCPU
                            <=MDR
                                                                                     ldDWH
                    PC<=DW<sub>15</sub>
                                                                                       ldPC
60
```

Slika 25 Izvršavanje operacije (sedamnaesti deo)

#### ! Opsluživanje prekida!

! U korak step<sub>C0</sub> se dolazi koraka step<sub>06</sub> ukoliko signal **PRCOD** ima vrednost 1, koraka step<sub>0D</sub> ukoliko signal **PRADR** ima vrednost 1 i koraka step<sub>51</sub>, step<sub>52</sub>, ..., step<sub>BE</sub> na završetku faze izvršavanje instrukcije. U koraku step<sub>C0</sub> se, u zavisnosti od toga da li signal **prekid** bloka *intr* ima vrednost 0 ili 1, ili završava izvršavanje tekuće instrukcije i prelaskom na korak step<sub>00</sub> započinje faza čitanje instrukcije sledeće instrukcije ili se produžava izvršavanje tekuće instrukcije i prelaskom na korak step<sub>C1</sub> produžava faza opsluživanje prekida tekuće instrukcije.!

```
step_{C0} br (if prekid then step_{00});
```

! Opsluživanje prekida se sastoji iz tri grupe koraka u kojima se realizuje čuvanje konteksta procesora, utvrđivanje broja ulaza i utvrđivanje adrese prekidne rutine. !

### ! Čuvanje konteksta procesora!

! Kontekst procesora i to  $PC_{15...0}$  i  $PSW_{15...0}$  se čuva u koracima  $step_{C1}$  do  $step_{D0}$ . U koracima  $step_{C1}$  do  $step_{C8}$  se na stek stavlja programski brojač  $PC_{15...0}$ . Na stek se stavlja prvo viši a zatim i niži bajt registra  $PC_{15...0}$ . Stoga se najpre u koraku  $step_{C1}$  vrednošću 1 signala **incSP** vrši inkrementiranje registra  $SP_{15...0}$  bloka addr. Zatim se u koraku  $step_{C2}$  vrednošću 1 signala **IdMAR**, sadržaj registra  $SP_{15...0}$  upisuje u registar  $MAR_{15...0}$  i vrednošću 1 signala **IdMDR** sadržaj višeg bajta registra  $PC_{15...8}$  upisuje u registar  $MDR_{7...0}$ . Upis se realizuje u koracima  $step_{C3}$  i  $step_{C4}$ . Potom se u koraku  $step_{C5}$  vrednošću 1 signala **IdMAR**, sadržaj registra  $SP_{15...0}$  upisuje u registar  $MAR_{15...0}$  i vrednošću 1 signala **IdMDR** sadržaj nižeg bajta registra  $SP_{15...0}$  upisuje u registar  $MDR_{7...0}$ . Upis se realizuje u koracima  $step_{C7}$  i  $step_{C8}$ .!

```
step<sub>C1</sub> incSP;
step<sub>C2</sub> ..., ldMAR, ..., ldMDR;
```



Slika 27 Opsluživanje prekida (drugi deo)

! U koracima step<sub>C9</sub> do step<sub>D0</sub> se na stek stavlja programska statusna reč PSW<sub>15...0</sub> bloka *exec*. Na stek se stavlja prvo viši a zatim i niži bajt registra PSW<sub>15...0</sub>. Stoga se najpre u koraku step<sub>C9</sub> vrednošću 1 signala **incSP** vrši inkrementiranje registra SP<sub>15...0</sub> bloka *addr*. Zatim se u koraku step<sub>CA</sub> vrednošću 1 signala **ldMAR**, sadržaj registra SP<sub>15...0</sub> upisuje u registar MAR<sub>15...0</sub> i vrednošću 1 signala **ldMDR** 

sadržaj višeg bajta registra  $PSW_{15...8}$  upisuje u registar  $MDR_{7...0}$ . Upis se realizuje u koracima step<sub>CB</sub> i step<sub>CC</sub>. Potom se u koraku step<sub>CD</sub> vrednošću 1 signala **incSP** vrši inkrementiranje registra  $SP_{15...0}$ . Zatim se u koraku step<sub>CE</sub> vrednošću 1 signala **ldMAR** sadržaj registra  $SP_{15...0}$  upisuje u registar  $MAR_{15...0}$  i vrednošću 1 signala **ldMDR** sadržaj nižeg bajta registra  $PSW_{7...0}$  upisuje u registar  $MDR_{7...0}$ . Upis se realizuje u koracima step<sub>CF</sub> i step<sub>D0</sub>. !

```
step<sub>C9</sub> incSP;

step<sub>CA</sub> ..., ldMAR, ..., ldMDR;

step<sub>CB</sub> ...

step<sub>CC</sub> wrCPU;

step<sub>CD</sub> incSP;

step<sub>CE</sub> ..., ldMAR, ..., ldMDR;

step<sub>CF</sub> ...

step<sub>D0</sub> wrCPU;
```

### ! Utvrđivanje broja ulaza!

! U korak step<sub>D1</sub> se dolazi iz step<sub>D0</sub>. U koracima step<sub>D1</sub> do step<sub>DB</sub> se utvrđuje broj ulaza u tabelu sa adresama prekidnih rutina i upisuje u registar BR<sub>7...0</sub> bloka *intr*. U ovim koracima se po opadajućim prioritetima utvrđuje zahtev za prekid najvišeg prioriteta i za njega određuje broj ulaza u tabelu sa adresama prekidnih rutina. !



Slika 28 Opsluživanje prekida (treći deo)

- ! Provera da li postoji zahtev za prekid zbog izvršavanja instrukcije prekida INT.!
- ! U koraku step<sub>D1</sub> se vrši provera da li signal **PRINS** bloka *intr* ima vrednost 1 ili 0 i prelazi na korak step<sub>D2</sub> ili step<sub>D3</sub>, respektivno. Ukoliko signal **PRINS** ima vrednost 1 jer postoji ovaj zahtev za prekid,

u koraku step<sub>D2</sub> se vrednostima 0 signala  $\mathbf{mxBR_1}$  i  $\mathbf{mxBR_0}$  bloka *intr* sadržaj razreda  $\mathrm{IR_{23...16}}$ , koji sadrži broj ulaza, propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala  $\mathbf{ldBR}$  upisuje u registar  $\mathrm{BR_{7...0}}$ . Istovremeno se vrednošću 1 signala  $\mathbf{clPRINS}$  bloka *intr* se flip-flop PRINS postavlja na vrednost 0. Iz koraka step<sub>D2</sub> se prelazi na korak step<sub>EC</sub> radi utvrđivanja adrese prekidne rutine. !

 $\begin{array}{ll} \operatorname{step_{D1}} & \textit{br (if PRINS then } \operatorname{step_{D3}}); \\ \operatorname{step_{D2}} & \mathbf{ldBR, clPRINS}, \\ & \textit{br } \operatorname{step_{EC}}; \end{array}$ 

! Provera da li postoji zahtev za prekid zbog greške u kodu operacije.!

! U koraku step<sub>D3</sub> se vrši provera da li signal **PRCOD** bloka *intr* ima vrednost 1 ili 0 i prelazi na korak step<sub>D4</sub> ili step<sub>D5</sub>, respektivno. Ukoliko signal **PRCOD** ima vrednost 1 jer postoji ovaj zahtev za prekid, u koraku step<sub>D4</sub> se vrednošću 1 signala **mxBR**<sub>1</sub> bloka *intr* sadržaj UINT<sub>7...0</sub> sa izlaza kodera CD2, koji sadrži broj ulaza, propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>. Istovremeno se vrednošću 1 signala **clPRCOD** bloka *intr* flip-flop PRCOD postavlja na vrednost 0. Iz koraka step<sub>D4</sub> se prelazi na korak step<sub>EC</sub> radi utvrđivanja adrese prekidne rutine. !

step<sub>D3</sub> br (if **PRCOD** then step<sub>D5</sub>); step<sub>D4</sub> mxBR<sub>1</sub>, ldBR, clPRCOD, br step<sub>EC</sub>;

! Provera da li postoji zahtev za prekid zbog greške u adresiranju.!

! U koraku step<sub>D5</sub> se vrši provera da li signal **PRADR** bloka *intr* ima vrednost 1 ili 0 i prelazi na korak step<sub>D6</sub> ili step<sub>D7</sub>, respektivno. Ukoliko signal **PRADR** ima vrednost 1 jer postoji ovaj zahtev za prekid, u koraku step<sub>D6</sub> se vrednošću 1 signala **mxBR**<sub>1</sub> bloka *intr* sadržaj UINT<sub>7...0</sub> sa izlaza kodera CD2, koji sadrži broj ulaza, propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>. Istovremeno se vrednošću 1 signala **clPRADR** bloka *intr* flip-flop PRADR postavlja na vrednost 0. Iz koraka step<sub>D6</sub> se prelazi na korak step<sub>EC</sub> radi utvrđivanja adrese prekidne rutine. !

step<sub>D5</sub> br (if **PRADR** then step<sub>D7</sub>); step<sub>D6</sub> **mxBR<sub>1</sub>**, **ldBR**, **clPRADR**, br step<sub>EC</sub>;

! Provera da li postoji spoljašnji nemaskirajući zahtev za prekid.!

! U koraku step<sub>D7</sub> se vrši provera da li signal **PRINM** bloka *intr* ima vrednost 1 ili 0 i prelazi na korak step<sub>D8</sub> ili step<sub>D9</sub>, respektivno. Ukoliko signal **PRINM** ima vrednost 1 jer postoji ovaj zahtev za prekid, u koraku step<sub>D8</sub> se vrednošću 1 signala **mxBR**<sub>1</sub> bloka *intr* sadržaj UINT<sub>7...0</sub> sa izlaza kodera CD2, koji sadrži broj ulaza, propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>. Istovremeno se vrednošću 1 signala **clPRINM** bloka *intr* flip-flop PRINM postavlja na vrednost 0. Iz koraka step<sub>D8</sub> se prelazi na korak step<sub>EC</sub> radi utvrđivanja adrese prekidne rutine. !

step<sub>D7</sub> br (if **PRINM** then step<sub>D9</sub>); step<sub>D8</sub> **mxBR<sub>1</sub>, ldBR, clPRINM**, br step<sub>EC</sub>;

! Provera da li postoji spoljašnji maskirajući zahtev za prekid.!

! U koraku step<sub>D9</sub> se vrši provera da li signal **printr** bloka *intr* ima vrednost 1 ili 0 i prelazi na korak step<sub>DA</sub> ili step<sub>EB</sub>, respektivno..!

step<sub>D9</sub> br (if **printr** then step<sub>EB</sub>);

! U koraku step<sub>DA</sub> se vrši provera da li signal PSWP bloka exec ima vrednost 1 ili 0 i prelazi na korak step<sub>DC</sub> ili step<sub>DB</sub>, respektivno.!

 $step_{DA}$  br (if PSWP then  $step_{DC}$ );

! Fiksni ulazi!

Ukoliko signal PSWP ima vrednost 0 jer se fiksno određuju brojevi ulaza u koraku step<sub>DB</sub> se vrednošću 1 signala **mxBR**<sub>0</sub> bloka *intr* sadržaj UEXT<sub>7...0</sub> sa izlaza kodera CD3, koji sadrži broj ulaza, propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>!

step<sub>DB</sub> **mxBR<sub>0</sub>**, **ldBR**, br step<sub>DF</sub>;

! Promenljivi ulazi!

Ukoliko signal PSWP ima vrednost 1, jer kontroleri periferija šalju brojeve ulaza, u koraku step<sub>DD</sub> se kontroleru periferiji najvišeg prioriteta šalje signal **inta** na koji ona po linijama podataka magistrale šalje broj ulaza. Procesor prihvata broj ulaza u registru MDR<sub>7...0</sub>. Vrednostima 1 signala **mxBR**<sub>1</sub> i **mxBR**<sub>0</sub> bloka *intr* sadržaj registra MDR<sub>7...0</sub>, koji sadrži broj ulaza, se propušta kroz multiplekser MX bloka *intr* i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>.!

step<sub>DC</sub> ... step<sub>DD</sub> **inta**;

step<sub>DE</sub> mxBR<sub>1</sub>, mxBR<sub>0</sub>, ldBR;

- ! Brisanje zahteva i pamćenje nivoa prioriteta !
- ! Vrednošću 1 signala **cIINTR** bloka *intr* jedan od flip-flopova PRINTR<sub>7</sub> do PRINTR<sub>1</sub> postavlja na vrednost 0. Flip-flop PRINTR<sub>7</sub> do PRINTR<sub>1</sub> koji se postavlja na vrednost 0 je selektovan binarnim vrednostima 7 do 1, respektivno, signala **prl**<sub>2</sub> do **prl**<sub>0</sub> bloka *intr* i odgovara liniji najvišeg nivoa prioriteta po kojoj je stigao spoljašnji maskirajući zahtev za prekid koji nije selektivno maskiran odgovarajućim razredom registra maske IMR. Pored toga vrednošću 1 signala **ldL** bloka *exec* se signali **prl**<sub>2</sub> do **prl**<sub>0</sub>, koji predstavljaju binarnu vrednost nivoa prioriteta prekidne rutine na koju se skače, upisuju u razrede PSWL<sub>2</sub> do PSWL<sub>0</sub> programske statusne reči PSW<sub>15...0</sub> bloka *exec*. Iz koraka step<sub>DA</sub> se prelazi na korak step<sub>DC</sub> radi utvrđivanja adrese prekidne rutine. !

step<sub>DF</sub> clINTR, ldL,



Slika 29 Opsluživanje prekida (treći deo)

### ! Prekid posle svake instrukcije !

! U korak step<sub>EB</sub> se dolazi iz step<sub>D9</sub> ukoliko signal **printr** ima vrednost 0. Kako se u ovaj korak dolazi jedino ukoliko se proverom signala **prekid** u koraku step<sub>C0</sub> utvrđuje da postoji barem jedan zahtev za prekid i proverom signala **PRINS**, **PRCOD**, **PRADR**, **PRINM** i **printr** u koracima step<sub>D1</sub>, step<sub>D3</sub>, step<sub>D5</sub>, step<sub>D7</sub> i step<sub>D9</sub> utvrđuje da ovi signali imaju vrednost 0 i da odgovarajućih zahteva za prekid nema, to znači da postoji zahtev za prekid zbog zadatog režima rada prekid posle svake instrukcije. Stoga se vrednošću 1 signala **mxBR**<sub>1</sub> bloka *intr* sadržaj UINT<sub>7...0</sub> sa izlaza kodera CD2, koji sadrži broj ulaza, propušta kroz multiplekser MX i vrednošću 1 signala **ldBR** upisuje u registar BR<sub>7...0</sub>. Iz koraka step<sub>DB</sub> se prelazi na korak step<sub>DC</sub> radi utvrđivanja adrese prekidne rutine. !

### step<sub>EB</sub> $mxBR_1$ , ldBR;

### ! Utvrđivanje adrese prekidne rutine!

! U koracima step<sub>DC</sub> do step<sub>E3</sub> se na osnovu dobijenog broja ulaza i sadržaja registra koji ukazuje na početnu adresu tabele sa adresama pekidnih rutina, iz odgovarajućeg ulaza čita adresa prekidne rutine i upisuje u programski brojač PC<sub>15...0</sub> bloka fetch. U koraku step<sub>DC</sub> se na ulaze sabirača ADD propuštaju sadržaj registra IVTP<sub>15...0</sub> i sadržaj IVTDSP<sub>15...0</sub> koji predstavlja sadržaj registra BR<sub>7...0</sub> pomeren ulevo za jedno mesto i proširen nulama do dužine 16 bita. Vrednošću 1 signala ldMAR bloka bus se sadržaj ADD<sub>15...0</sub> sa izlaza sabirača ADD upisuje u registar MAR<sub>15...0</sub>. Time se u registru MAR<sub>15...0</sub> nalazi adresa memorijske lokacije počev od koje treba pročitati dva bajta koji predstavljaju viši i niži bajt adrese prekidne rutine. Čitanje prvog bajta se realizuje u koracima step<sub>DD</sub> i step<sub>DE</sub>, a drugog bajta u koracima step<sub>E0</sub> i step<sub>E1</sub>. U koraku step<sub>DF</sub> se prvi bajt vrednošću 1 signala **ldDWH** upisuje u viši bajt registra DW<sub>15...8</sub> bloka bus, a vrednošću 1 signala incMAR adresni registar MAR<sub>15...0</sub> inkrementira na adresu sledećeg bajta. U koraku step<sub>E2</sub> se drugi bajt vrednošću 1 signala **ldDWL** upisuje u niži bajt registra DW<sub>7...0</sub>. Time se u registru DW<sub>15...0</sub> nalazi adresa prekidne rutine. Na kraju se u koraku step<sub>E3</sub> sadržaj registra DW<sub>15...0</sub> vrednošću 1 signala **ldPC** upisuje u registar PC<sub>15...0</sub>. Time se u registru PC<sub>15...0</sub> nalazi adresa prve instrukcije prekidne rutine. Vrednostima 1 signala clPSWI i clPSWT se u razrede PSWI i PSWT bloka exec upisuju vrednosti 0. Time se u prekidnu rutinu ulazi sa režimom rada u kome su maskirani svi maskirajući prekidi i u kome nema prekida posle svake instrukcije. Iz koraka step<sub>E3</sub> se bezuslovno prelazi na step<sub>00</sub>. !



Slika 30 Opsluživanje prekida (četvrti deo)

```
\begin{array}{ll} step_{EC} & ..., ldMAR; \\ step_{ED} & ... \\ step_{EE} & rdCPU; \\ step_{EF} & ldDWH, incMAR; \\ step_{F0} & ... \\ step_{F1} & rdCPU; \\ step_{F2} & ldDWL; \end{array}
```

step<sub>F3</sub> **ldPC**, **clPSWI**, **clPSWT**, br step<sub>00</sub>;

# 1.9.2.2 Generisanje signala prekid

Prelazak na neku prekidnu rutinu se realizuje samo kada se u koraku step<sub>C0</sub> koji je prvi korak faze *opsluživanje zahteva za preki* utvrdi da signal **prekid** ima vrednost 1. Signal **prekid** ima vrednost 1 ukoliko bar jedan od signala **PRINS**, **PRCOD**, **PRADR**, **PRINM**, **printr** ili **PSWT** ima vrednost 1 (slika 13). U daljem tekstu se razmatra u kom trenutku i pod kojim uslovima ovi signali dobijaju vrednosti 1 i 0.

#### 1.9.2.2.1 PRINS

Signal **PRINS** (slika 13) postaje 1 kada se u fazi *izvršavanje operacije* utvrdi da je instrukcija koja se trenutno izvršava instrukcija prekida INT.

U ovom slučaju se u fazi *čitanje instrukcije* čitaju dva bajta instrukcije. Posle prvog bajta se u koraku step<sub>05</sub> utvrđuje da nema greške u kodu operacije, a posle drugog bajta u koraku step<sub>0C</sub> da nema greške u načinu adresiranja. U slučaju instrukcije prekida čija je dužina dva bajta signal **12\_brnch** ima vrednost 1 pa se iz koraka step<sub>0E</sub> prelazi na korak step<sub>50</sub> koji je prvi korak faze *izvršavanje operacije*. U koraku step<sub>50</sub> se utvrđuje da signal operacije INT ima vrednost 1 pa se prelazi na korak step<sub>A4</sub>. Faza izvršavanja instrukcije INT se svodi na generisanje vrednosti 1 signala **stPRINS** kojim se upisuje vrednost 1 u flip-flop PRINS i prelazak na korak step<sub>C0</sub> i fazu *opsluživanje zahteva za prekid*. Upisivanjem vrednosti 1 u flip-flop PRINS i signal **prekid** postaje 1. Signal PRINS postaju 0 pri pojavi vrednosti 1 signala clPRINS koji se generišu u procesoru u koraku step<sub>D2</sub> faze *opsluživanje zahteva za prekid* kada se broj ulaza za dati prekid dobija i prelazi na izračunavanje adrese prekidne rutine.

### 1.9.2.2.2 PRCOD

Signal **PRCOD** (slika 13) postaje 1 kada se u fazi *čitanje instrukcije* posle pročitanog prvog bajta instrukcije u koraku step<sub>05</sub> utvrdi da postoji greška u kodu operacije i pređe na korak step<sub>06</sub>.

Tada se u koraku step $_{06}$  vrednošću 1 signala **stPRCOD** upisuje vrednost 1 u flip-flop **PRCOD** i prelazi na korak step $_{C0}$  i fazu *opsluživanje zahteva za prekid*. Upisivanjem vrednosti 1 u flip-flop PRCOD i signal **prekid** postaje 1.

Signal PRCOD postaju 0 pri pojavi vrednosti 1 signala clPRCOD koji se generišu u procesoru u koraku step<sub>D4</sub> faze *opsluživanje zahteva za prekid* kada se broj ulaza za dati prekid dobija i prelazi na izračunavanje adrese prekidne rutine.

#### 1.9.2.2.3 PRADR

Signal **PRADR** (slika 13) postaje 1 kada se u fazi *čitanje instrukcije* posle pročitanog drugog bajta instrukcije u koraku step $_{0C}$  utvrdi da postoji greška u načinu adresiranja i pređe na korak step $_{0D}$ .

Tada se u koraku step<sub>0D</sub> vrednošću 1 signala **stPRCOD** upisuje vrednost 1 u flip-flop PRADR i prelazi na korak step<sub>C0</sub> i fazu *opsluživanje zahteva za prekid*. Upisivanjem vrednosti 1 u flip-flop PRCOD i signal **prekid** postaje 1.

Signal PRADR postaju 0 pri pojavi vrednosti 1 signala clPRCOD koji se generišu u procesoru u koraku step<sub>D6</sub> faze *opsluživanje zahteva za prekid* kada se broj ulaza za dati prekid dobija i prelazi na izračunavanje adrese prekidne rutine.

Prekidi zbog instrukcije prekida, greške u kodu operacije i greške u načinu adresiranja su unutrašnji prekidi jer ih procesor generiše tokom izvršavanja koraka tekuće instrukcije. Ovi prekidi su međusobno isključivi i tokom izvršavanja koraka tekuće instrukcije samo jedan od ova tri prekida može da se generiše. Prva prilika da se generiše neki od ova tri unutrašnja prekida je u koraku step<sub>05</sub> kada se proverava da li postoji greška u kodu operacije i ukoliko postoji prelazi na *fazu opsluživanje prekida*. Ako se u koraku step<sub>05</sub> utvrdi da ne postoji greška u kodu operacije može da se stigne do koraka step<sub>0C</sub> u kome se proverava da li postoji greška u načinu adresiranja i ukoliko postoji pređe na *fazu opsluživanje prekida*. Jedino ukoliko se prvo u koraku step<sub>05</sub> utvrdi da ne postoji greška u kodu operacije i zatim u koraku step<sub>0C</sub> utvrdi da ne postoji greška u načinu adresiranja, može se stići do faze *izvršavanje operacije* tekuće instrukcije. Ukoliko se tada u koraku step<sub>50</sub> utvrdi da se radi o instrukciji prekida, prelazi se na *fazu opsluživanje prekida*.

# 1.9.2.2.4 PRINM

Signal **PRINM** (slika 13) postaje 1, čime se generiše spoljašnji nemaskirajući prekid, kada uređaj *FAULT* koji kontroliše ispravnost napona napajanja vrednošću 1 signala **inm** upiše vrednost 1 u flip-flop PRINM. Upisivanjem vrednosti 1 u flip-flop PRINM i signal prekid postaje 1. Ovaj prekid je spoljašnji prekid jer se generiše izvan procesora i nezavisno od toga u kojoj fazi izvršavanja tekuće instrukcije se procesor nalazi. Tekuća instrukcija tokom čijeg izvršavanja se generiše ovaj prekid može da bude bilo koja instrukcija uključujući i instrukciju za koju se generiše prekid zbog greške u kodu operacije ili greške u načinu adresiranja ili instrukcija prekida. Za razliku od prekida zbog greške u kodu operacije ili greške u načinu adresiranja ili instrukcije prekida kod kojih se odmah po generisanju nekog od ova tri prekida prelazi na korak step<sub>C0</sub> i fazu *opsluživanje zahteva za prekid* i time reaguje na dati prekid, u slučaju spoljašnjeg nemaskirajućeg prekida na ovaj prekid će procesor moći da reaguje tek kada tekuća instrukcija dođe u korak step<sub>C0</sub> faze *opsluživanje zahteva za prekid*. U fazi opsluživanje zahteva za prekid procesor će da reaguje na spoljašnji nemaskirajući zahtev za prekid ukoliko tokom izvršavanja tekuće instrukcije nije generisan prekid zbog greške u kodu operacije ili načina adresiranja ili zbog instrukcije prekida. Međutim, ukoliko je tokom izvršavanja tekuće instrukcije generisan prekid zbog greške u kodu operacije ili načinu adresiranja ili zbog instrukcije prekida, najpre se skače u jednu od tri prekidne rutine za ove tri vrste prekida, pa se tek iz nje skače u prekidnu rutine za spoljašnji nemaskirajući prekid.

Signal PRINM postaju 0 pri pojavi vrednosti 1 signala clPRINM koji se generišu u procesoru u koraku step<sub>D8</sub> faze *opsluživanje zahteva za prekid* kada se broj ulaza za dati prekid dobija i prelazi na izračunavanje adrese prekidne rutine.

# 1.9.2.2.5 printr

Da bi signal **printr** (slika 14) bio 1 potrebno je da,

- $\odot$  je generisan neki od spoljašnjih maskirajućih zahteva za prekida tako što je neki od ulazno/izlaznih uređaja U/II do U/I7 vrednošću 1 jednog od signala  $intr_1$  do  $intr_7$  (slika 13) upisao vrednost 1 u jedan od flip-flopova PRINTR<sub>1</sub> do PRINTR<sub>7</sub>, respektivno,
- ② maskirajući zahtev za prekid PRINTR<sub>1</sub> do PRINTR<sub>7</sub> nije selektivno maskiran jer se u odgovarajućem razredu IMR<sub>1</sub> do IMR<sub>7</sub> registra maske nalazi vrednost 1, pa jedan od signala **irm**<sub>1</sub> do **irm**<sub>7</sub> ima vrednost 1, što daje vrednost 1 signala **imrprintr** (slika 14),

maskirajući zahtevi za prekid nisu kompletno maskirani jer se u razredu PSWI programske statusne reči PSW procesora nalazi vrednost 1.

Ukoliko bilo koji od ovih uslova nije ispunjen, signal **printr** ima vrednost 0.

Promena vrednosti bilo kog od signala PRINTR<sub>1</sub> do PRINTR<sub>7</sub>, IMR<sub>1</sub> do IMR<sub>7</sub>, PSWL<sub>2</sub> do PSWL<sub>0</sub> i PSWI utiče na to da li će vrednost signala **printr** da bude 1 ili 0. Signali PRINTR<sub>1</sub> do PRINTR<sub>7</sub> postaju 1 pri pojavi vrednosti 1 signala **intr<sub>1</sub> do intr<sub>7</sub>** koji se generišu izvan procesora i nezavisno od toga u kojoj fazi izvršavanja tekuće instrukcije se procesor nalazi. Signali PRINTR<sub>1</sub> do PRINTR<sub>7</sub> postaju 0 pri pojavi vrednosti 1 signala clINTR<sub>1</sub> do clINTR<sub>7</sub> koji se generišu u procesoru u fazi *opsluživanje zahteva za prekid* kada se broj ulaza za dati prekid dobija i prelazi na izračunavanje adrese prekidne rutine. Tada se u koraku step<sub>DF</sub> generiše vrednost 1 signala clINTR koja na osnovu binarne vrednosti signala prl<sub>2</sub> do prl<sub>0</sub> koja predstavlja nivoa pririteta prekidne rutine na koju se skače daje vrednost 1 jednog od signala clINTR<sub>1</sub> do clINTR<sub>7</sub>.

Promene vrednosti signala IMR<sub>1</sub> do IMR<sub>7</sub>, PSWL<sub>2</sub> do PSWL<sub>0</sub> i PSWI se ostvaruju u procesoru u fazi *izvršavanje operacije* posebnih instrukcija koje služe da se programskim putem ovi signali postavljaju na odgovarajuće vrednosti. Pored toga promene vrednosti signala PSWL<sub>2</sub> do PSWL<sub>0</sub> i PSWI se u određenim slučajevima realizuju i hardverskim putem u fazi *opsluživanje zahteva za prekid* svih instrukcija.

Promene vrednosti signala IMR<sub>1</sub> do IMR<sub>7</sub> se ostvaruju u procesoru u fazi *izvršavanje* operacije instrukcije STIMR. Instrukcija STIMR je bezadresna instrukcija prenosa koja u koraku step<sub>8A</sub> prebacuje sadržaj registra akumulatora AW<sub>15...0</sub> u registar maske IMR<sub>15...0</sub>. Pretpostavlja se da je pre instrukcije STIMR instrukcijom prenosa LDW u registar AW<sub>15...0</sub> u upisana vrednost koja se instrukcijiom STIMR prebacuje iz registra akumulatora AW<sub>15...0</sub> u registar maske IMR<sub>15...0</sub>.

Promene vrednosti signala PSWL<sub>2</sub> do PSWL<sub>0</sub> se realizuju hardverskim putem u koraku step<sub>DF</sub> faze *opsluživanje zahteva za prekid* svih instrukcija ukoliko se prihvata neki od maskirajućih zahteva za prekid tako što se vrednošću 1 signala **IdL** u razrede PSWL<sub>2</sub> do PSWL<sub>0</sub> upisuju vrednosti prl<sub>2</sub> do prl<sub>0</sub> nivoa pririteta prekidne rutine na koju se skače. Pre toga su vrednost PSWL<sub>2</sub> do PSWL<sub>0</sub> nivoa prioriteta programa čije se izvršavanje prekida stavljene na stek sa ostalim razredima registra PSW. Promene vrednosti signala PSWL<sub>2</sub> do PSWL<sub>0</sub> se ostvaruju u procesoru programskim putem u koraku step<sub>B1</sub> faze *izvršavanje operacije* instrukcije RTI. Tada se vrednošću sa steka restauriraju vrednosti signala PSWL<sub>2</sub> do PSWL<sub>0</sub> na nivo prioriteta programa u koji se vraća.

Promene vrednosti signala PSWI se realizuju hardverskim putem u koraku step<sub>F3</sub> faze *opsluživanje zahteva za prekid* svih instrukcija tako što se u razred PSWI upisuje vrednost 0. Pre toga je vrednost PSWI programa čije se izvršavanje prekida stavljena na stek sa ostalim razredima registra PSW. Promene vrednosti signala PSWI se ostvaruje u procesoru programskim putem u koraku step<sub>B5</sub> faze *izvršavanje operacije* instrukcije RTI. Tada se vrednošću sa steka restaurira vrednost signala PSWI na vrednost programa u koji se vraća. Pored toga promene vrednosti signala PSWI se ostvaruje u procesoru programskim putem u koraku step<sub>54</sub> faze *izvršavanje operacije* instrukcije INTE kada se u PSWI upisuje vrednost 1 i u koraku step<sub>53</sub> faze *izvršavanje operacije* instrukcije INTD kada se u PSWI upisuje vrednost 0.

### 1.9.2.2.6 **PSWT**

Promene vrednosti signala PSWT (slika 13) se realizuju hardverskim putem u koraku step<sub>F3</sub> faze *opsluživanje zahteva za prekid* svih instrukcija tako što se u razred PSWT upisuje

vrednost 0. Pre toga je vrednost PSWT programa čije se izvršavanje prekida stavljena na stek sa ostalim razredima registra PSW. Promene vrednosti signala PSWT se ostvaruje u procesoru programskim putem u koraku step<sub>B5</sub> faze *izvršavanje operacije* instrukcije RTI. Tada se vrednošću sa steka restaurira vrednost signala PSWT na vrednost programa u koji se vraća. Pored toga promene vrednosti signala PSWT se ostvaruje u procesoru programskim putem u koraku step<sub>56</sub> faze *izvršavanje operacije* instrukcije TRPE kada se u PSWT upisuje vrednost 1 i u koraku step<sub>55</sub> faze *izvršavanje operacije* instrukcije TRPD kada se u PSWT upisuje vrednost 0.