### Architecture des ordinateurs

Jérémy Fix

CentraleSupélec

jeremy.fix@centralesupelec.fr

2017-2018





Petite synthèse

# Architecture à Jeu d'instructions (ISA)

| Code instruction | Nom  | Mots | Description                                                                           |  |  |
|------------------|------|------|---------------------------------------------------------------------------------------|--|--|
| 0×0c00           | END  | 1    | Fin du programme                                                                      |  |  |
| 0×1000           | LDAi | 2    | Charge la valeur de l'opérande dans le registre A. [A:=opérande]                      |  |  |
| 0×1400           | LDAd | 2    | Charge la valeur dans la RAM pointée par l'opérande dans le registre A. [A:=Men       |  |  |
| 0×1c00           | STA  | 2    | Sauvegarde en mémoire la valeur du registre A à l'adresse donnée par l'opérande.      |  |  |
| 0×2000           | LDBi | 2    | Charge la valeur de l'opérande dans le registre B. [B:=opérande]                      |  |  |
| 0×2400           | LDBd | 2    | Charge la valeur dans la RAM pointée par l'opérande dans le registre B. [B:=Men       |  |  |
| 0×2c00           | STB  | 2    | Sauvegarde en mémoire la valeur du registre B à l'adresse donnée par l'opérande.      |  |  |
| 0×3000           | ADDA | 1    | Ajoute le contenu des registres A et B et mémorise le résultat dans le registre A.    |  |  |
| 0×3400           | ADDB | 1    | Ajoute le contenu des registres A et B et mémorise le résultat dans le registre B.    |  |  |
| 0×3800           | SUBA | 1    | Soutstrait le contenu des registres A et B et mémorise le résultat dans le registre   |  |  |
| 0x3c00           | SUBB | 1    | Soutstrait le contenu des registres A et B et mémorise le résultat dans le registre I |  |  |
| 0×4000           | MULA | 1    | Multiplie le contenu des registres A et B et mémorise le résultat dans le registre A  |  |  |
| 0×4400           | MULB | 1    | Multiplie le contenu des registres A et B et mémorise le résultat dans le registre B  |  |  |
| 0×4800           | DIVA | 1    | Divise le contenu du registre A par deux et mémorise le résultat dans A. [A:=A/2]     |  |  |
| 0×5000           | ANDA | 1    | Calcule un ET logique entre le contenu des registres A et B et mémorise le résulta    |  |  |
| 0×5400           | ANDB | 1    | Calcule un ET logique entre le contenu des registres A et B et mémorise le résulta    |  |  |
| 0×5800           | ORA  | 1    | Calcule un OU logique entre le contenu des registres A et B et mémorise le résulta    |  |  |
| 0×5c00           | ORB  | 1    | Calcule un OU logique entre le contenu des registres A et B et mémorise le résulta    |  |  |
| 0×6000           | NOTA | 1    | Mémorise dans A la négation de A. [A:=!A]                                             |  |  |
| 0×6400           | NOTB | 1    | Mémorise dans B la négation de B. [B:=!B]                                             |  |  |
| 0×7000           | JMP  | 2    | Saute inconditionnellement à l'adresse donnée par l'opérande. [PC:=operande]          |  |  |
| 0×7400           | JZA  | 2    | Saute à l'adresse donnée par l'opérande si le contenu du registre A est nul. [PC:=    |  |  |
| 0×7800           | JZB  | 2    | Saute à l'adresse donnée par l'opérande si le contenu du registre B est nul. [PC :=   |  |  |



## Automate à états finis du séquenceur





## Séquenceur et programme

### Séquenceur

- Sémantique des instructions
- Générique
- Automate à états finis : état dans MicroPC, signaux de contrôle ROM[MicroPC]

#### **Programme**

- Qu'est ce que je veux calculer ?
- Spécifique
- Séquence de codes d'instructions et de données en RAM

#### La notre

- 2 registres banalisés : A et B
- 2 registres internes : RADM et PC
- adresses sur 16 bits, données sur 16 bits
- 1 mot de 16 bit pour l'instruction, 1 mot pour l'opérande éventuelle
- jeu d'instructions : LDAi, LDBi, ADDA, ANDB, JMP, JZA
- horloge maximale sous logisim: 4 kHz

#### Beaucoup d'architectures :

#### https:

//en.wikipedia.org/wiki/List\_of\_instruction\_sets

4□ > 4屆 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 절 > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑ > 4 ∑

#### Intel x86 IA32-64

Du Intel 8086(1978) jusqu'au Intel Core i7 (2015)

- 8 registres banalisés 32 bits EAX, EBX, ECX, EDX, ESI, EDI, EBP. ESP
- 6 registres de segments 16 bits : CS, DS, SS,ES, FS, GS
- 1 registre de status 32 bits : EFLAGS
- x registres internes : EIP (32 bits)

Intel 64 and IA-32 Architectures Software Developer Manuals
https://software.intel.com/en-us/articles/intel-sdm



### Intel x86 IA32-64

Le registre de statut EFLAGS

```
X ID Flag (ID)-
X Virtual Interrupt Pending (VIP)
X Virtual Interrupt Flag (VIF)
X Alignment Check / Access Control (AC)
X Virtual-8086 Mode (VM)
X Resume Flag (RF)
X Nested Task (NT)
X I/O Privilege Level (IOPL)
S Overflow Flag (OF)
C Direction Flag (DF)
X Interrupt Enable Flag (IF)
X Trap Flag (TF)
S Sign Flag (SF)
S Zero Flag (ZF)
S Auxiliary Carry Flag (AF)
S Parity Flag (PF)
S Carry Flag (CF)
S Indicates a Status Flag
C Indicates a Control Flag
X Indicates a System Flag
     Reserved bit positions, DO NOT USE.
     Always set to values previously read.
```



Architecture

#### Intel x86 IA32-64: Jeu d'instructions

Beaucoup d'instructions : 1.300 mnémoniques, plusieurs modes d'adressages, ..



Figure 2-1. IA-32 Instruction Format

Opérations arithmétiques : ADD(0x01, 0x02, 0x03),

AND(0x21,0x22, ..)..

Branchements (in)conditionnels: JMP (0xFF), JZ, JNZ, JG,

conditions à partir des bits de statut

Lecture/Ecriture: MOV(0x8B, 0xC7, ...)

200

Petite synthèse

### ARM (téléphones, tablettes, consoles)

Acorn RISC Machine architecture (1980) jusqu'au ARMv8.3-A (2016)

- 16 registres Ri 32 bits dont :
  - R0 R3: arguments/résultats pour une routine
  - R4 R8: variables temporaires
  - R9 : Plateform register
  - R10 : Stack limit pointer
  - R11 : Frame pointer
  - R12 : registre temporaire
  - R13 : Stack Pointer
  - R14 : Link register (adresse de retour)
  - R15 : Programm Counter
- 1 registre de statut CPSR 32 bits

http://infocenter.arm.com/help/index.jsp



#### ARM - Jeu d'instructions

Data Processing avec opcode: AND(0000), ADD(0100), SUB(0010)

| ١. | 31 28 | 27 26 | 25 | 24 21  | 20 | 19 16 | 15 12 | 11 0      |
|----|-------|-------|----|--------|----|-------|-------|-----------|
|    | Cond  | 00    | ı  | OpCode | S  | Rn    | Rd    | Operand 2 |

Branchements: BX, BL, ..

| 31   | 27 25 | 24 | 23 | , | • |        | 0 |
|------|-------|----|----|---|---|--------|---|
| Cond | 101   | L  |    |   |   | offset |   |

et bien d'autres...

http://infocenter.arm.com/help/index.jsp



## La v0 est conçue, programmons la !

### Conception

Petite synthèse

- Chemin de données
- Jeu d'instructions
- Séquenceur



#### Programmation

- Code machine (instructions/données)
- Calcul des adresses "à la main"
  - adresses des branchements?
  - adresses des données ?





### C'est dur et long pour le moment de programmer

### Calculer la suite de Syracuse

$$\forall n \in \mathbb{N}^*, u_{n+1} = egin{cases} u_n/2 & \text{si } u_n \text{ est pair} \\ 3u_{n+1} + 1 & \text{sinon} \end{cases}$$
 $u_0 = 127; u_n = ?$ 



### Code machine

1000 007f 1c00 0024 1c00 1000 1400 0024 2000 0001 5000 7400 001b 1400 0024 2000 0003 4000 2000 0001 3000 1c00 0024 1c00 1000 7000 0006 1400 0024 4800 1c00 0024 1c00 1000 7000 0006

si si. ie vous assure. Donc, c'est dur et long.

### C'est dur et long pour le moment de programmer

### Calculer la suite de Syracuse

$$orall n \in \mathbb{N}^*, u_{n+1} = egin{cases} u_n/2 & ext{si } u_n ext{ est pair} \ 3u_{n+1}+1 & ext{sinon} \end{cases}$$
 $u_0 = 127; u_n = ?$ 



### Code machine

[LDAi 007f STA 0024 STA 1000] [LDAd 0024 LDBi 0001 ANDA JZA **001b**] [LDAd 0024 LDBi 0003 MULA LDBi 0001 ADDA STA 0024 STA 1000 JMP **0006**] [LDAd 0024 DIVA STA 0024 STA 1000 JMP **0006**]

### Ne plus écrire en code machine<sup>1</sup>

- Langage d'assemblage ? LDAi, STA, ADDA, ...
- Langages de haut-niveau (architecture indépendant) : C++,
   Python, .. ?

et bien sûr comment faire la conversion vers le langage machine



<sup>&</sup>lt;sup>1</sup>parfois utile tout de même

# Comment faire pour simplifier la programmation ?

### Les procédures (ou fonctions)

Définition : succession d'opérations à exécuter pour accomplir une tâche déterminée [Larousse]

#### Exemple de Syracuse en Python: Sans procédures

```
Avec procédures
n = 127
if(un \% 2 == 0):
                                def f(u):
   un = un/2
                                    if(u \% 2 == 0):
else:
                                       return u/2
   un = 3 un + 1
                                    else:
if(un \% 2 == 0):
                                       return 3 * u + 1
   un = un/2
else:
                                u = 127
   un = 3 un + 1
                                u = f(u)
if(un \% 2 == 0):
                                u = f(u)
   un = un/2
```

## On a presque des procédures

```
Syrarcuse
                       1000 007E 7000 0014 7000 0014 7000 0014
              0x00000
              0x000A
              0x0014
                       2000 0001 5400 7800 001F 2000 0003 4400 2000 0001 3400
                       4800 0000 0000 0000 0000
              0x001F
                                             \Leftrightarrow
                       LDAi 007E JMP 0014 JMP 0014 JMP 0014
              0x00000
              0x000A
                      LDBi 0001 ANDB JZB 001F LDBi 0003 MULBLDBi 0001 ADDB \} f
              0x0014
                      DIVA 0000 0000 0000 0000
              0x001F
```

- programme de  $f: 0 \times 0014$
- on utilise ici explicitement le registre A pour stocker les arguments et le résultat

• retour ?



#### Nous avons donc trois problèmes à résoudre :

- comment partir exécuter la routine ? JMP
- comment passer les arguments à la routine ?
  - Registres dédiés : combien ?? (e.g. R0 − R3 pour ARM)
  - autre chose ?
- comment revenir au programme appelant ?
  - sauvegarder l'adresse de retour dans un registre dédié : *link* register à sauvegarder lors d'appels cascadés (A appelle B qui appelle C qui appelle ...), e.g. ARM
  - autre chose ?
- comment récupérer le résultat ?
  - un registre dédié ? (e.g. R0 pour ARM)
  - autre chose ?

Dans notre architecture, on va répondre à ces 3 questions en utilisant une structure particulière : la pile



Procédure, pile et pointeur de pile



## Spécifications d'une pile

### Une pile en mémoire

- structure de données en mémoire principale (RAM)
- empiler, dépiler une valeur : sommet de pile
- ou est le sommet de pile : registre Stack Pointer







## Ajout d'instructions de manipulation de la pile

### **Spécifications**

- ou placer la pile en mémoire ?
- quelle est l'adresse du sommet de la pile en mémoire ?
- comment empiler/dépiler, écrire/lire des éléments de la pile ?

### Instructions particulières

- pour manipuler le registre SP : LDSPi, STSP, INCSP, DECSP
- pour empiler/dépile : PUSH{A,B}, POP{A, B}
- pour lire/écrire relativement à SP : POKE{A,B}, PEEK{A,B}

### PUSH, POP, POKE, PEEK, Hum?!



→ Machines à états (b0, b4, b8, bc)?



# Utilisons la pile pour passer des arguments

```
1: function SOMME(N)
        Soient i. res deux variables locales
 2:
        i \leftarrow N-1
 3:
    res \leftarrow 0
 4:
        while i \neq 0 do
 5:
            res \leftarrow res + i
 6:
 7:
            i \leftarrow i - 1
 8:
        return res
    function MAIN
        somme(3)
10:
```

## Somme: Une première tentative



4 T > 4 A > 4 B > 4 B > B > 90 P

## Appel et retour de routines

### **Spécifications**

- Quand on part exécuter le code d'une procédure, il faut sauvegarder là où retourner (marque page)
- Quand on termine une procédure, il faut poursuivre le programme appelant

### Instructions particulières

- CALL (0xA000): "CALL op" Empile l'adresse de la **prochaine** instruction et branche
- RET (0xA800): "RET" Dépile dans PC l'adresse de retour

### Réalisation de ces instructions

```
main: // On initialise le registre SP
                                                          somme : // On réserve de la place pour
                                                                   // les variables locales i et res
       LDSPL0x010F
                                                                   DECSP
       // On empile l'argument
                                                                   DECSP
       LDAi 0x0003
                                                                   // On effectue les calculs de la routine
       PUSHA
                                                                   // en utilisant PEEKA 0x0001 et PEEKA 0x0002
                                                                   // pour accder aux variables locales
       CALL somme
                                                                   // en utilisant PEEKA 0x0003 pour l'argument
       // On dépile l'argument
                                                                   // On dépile les variables locales
       POPA
                                                                   INCSP
                                                                   INCSP
                                                                   // On retourne au programme principal
                                                                   RET
```

### Réalisation de ces instructions



### Réalisation de ces instructions

et le résultat au fait? La pile!

```
main: // On initialise le registre SP
                                                          somme : // On réserve de la place pour
                                                                   // les variables locales i et res
       LDSPL0x010F
                                                                   DECSP
       // On empile l'argument
                                                                   DECSP
       LDAi 0x0003
                                                                   // On effectue les calculs de la routine
       PUSHA
                                                                   // en utilisant PEEKA 0x0001 et PEEKA 0x0002
                                                                   // pour accder aux variables locales
       CALL somme
                                                                   // en utilisant PEEKA 0x0003 pour l'argument
       // On dépile l'argument
                                                                   // On dépile les variables locales
       POPA
                                                                   INCSP
                                                                   INCSP
                                                                   // On retourne au programme principal
                                                                   RET
```

### Somme : une deuxième tentative



### Déroulement d'un appel de routine

#### Le programme appelant

- réserve de la place pour le résultat (DECSP)
- empile les arguments (PUSH)
- sauvegarde la valeur PC <u>après lecture</u> de l'adresse de la routine et branche sur la routine (CALL)

#### Programme appelé

- lit les arguments dans la pile (PEEK),
- calcule son résultat éventuel et le sauvegarde dans la pile (POKE)
- retourne au programme appelant (RET) : le registre SP doit être restauré!

#### Programme appelant

- dépile les arguments (INCSP ou POP)
- dépile le résultat (POP) et se poursuit



Architecture

## Qui met/enlève quoi dans la pile ?



#### Attention!

Dans cette version d'architecture, les accès PEEK, POKE sont relatifs au sommet de pile !

Autre possibilité : registre Base Pointer (BP) / Frame Pointer (FP) Pour restaurer le registre SP, on pourrait aussi utiliser BP/FP

# C'est parti pour le code machine de :

```
1: function SOMME(N)
        Soient i. res deux variables locales
 2:
        i \leftarrow N-1
 3:
    res \leftarrow 0
 4:
        while i \neq 0 do
 5:
            res \leftarrow res + i
 6:
            i \leftarrow i - 1
 7:
 8:
        return res
    function MAIN
        somme(3)
10:
```

# Procédures

#### Les procédures permettent :

- de factoriser le code
- d'éviter des bugs puisqu'on ne réécrit pas plusieurs fois le "même" code
- de rendre le code plus compact

mais avec un petit surcoût à l'exécution (parfois inévitable)

#### Pile

#### La pile permet :

- de passer des arguments à une procédure
- de récupérer le résultat d'une procédure
- de sauvegarder l'adresse de retour d'une procédure
- de sauvegarder des variables locales à la procédure



#### Problème

Caluler le nombre de déplacement minimum nécessaires :

$$h(n) = \begin{cases} 1 & \text{si } n = 1 \\ 2h(n-1) + 1 & \text{sinon} \end{cases}$$

$$h(4) = ?$$



Architecture

## Des fonctions récursives : Hanoï





Une réalisation impérative (for, while,..) serait plus efficace



Architecture Jérémy Fix

## Au fait ...

Comment passer de la formalisation du problème à un algorithme efficace permettant de le résoudre ??

## Au fait ...

Comment passer de la formalisation du problème à un algorithme efficace permettant de le résoudre ??

Cours FISDA: Fondement de l'Informatique, Structures de

Données et Algorithmie

Cours Génie logiciel: Etude des méthodes et bonnes pratiques

pour le développement logiciel

# Simplifions la programmation de la machine

#### Souhaits

- un programme moins long, moins répétitif, mois sujet aux bugs : procédures et pile
- mais on programme toujours en code machine ?!?!

```
8000 0FFF LDSPi 0x0FFF
1000 0001 LDAi 0x0001
2000 0002 LDBi 0x0002
:
```

Architecture Jérémy Fix

## La couche d'assemblage



Couche physique



Couche logique

| A | В | S |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

Couche ISA

Registres : A, B, PC LDA : 0x1000 STA : 0x1c00 JMP : 0x7000 Couche d'assemblage

main: LDAi 0x0003 STA 0x1000 JMP 0x0020 Langage de haut niveau

 $\begin{tabular}{lll} Python & $C$ \\ $x=3$ & $\inf x=3;$ \\ $print(x)$ & $\inf x=3;$ \\ $print("\%i",x);$ \\ $x=x-1$ & $white(x!=0)$ {} \\ $x=x-1;$ \\ $\} \end{tabular}$ 



Jérémy Fix

Architecture

## Langage d'assemblage et assembleur

| Adresse mémoire | Programme assembleur | Programme machine |
|-----------------|----------------------|-------------------|
| 0x0000          | LDSPi 0x0030         | 8000 30           |
| 0x0002          | DECSP                | 9400              |
| 0x0003          | LDAi 0x0007          | 1000 7            |
| 0x0005          | PUSHA                | b000              |
| 0x0006          | LDAi 0x0008          | 1000 8            |
| 0x0008          | PUSHA                | b000              |
| 0x0009          | CALL sum             | a000 20           |
|                 |                      |                   |
| 0x0020          | sum: PEEKA 0x0003    | bc00 3            |
| 0x0021          | PEEKB 0x0002         | cc00 2            |
| 0x0022          | ADDA                 | 3000              |
| 0x0023          | POKEA 0x0004         | b800 4            |
| 0x0024          | RET                  | a800              |
| 0x0025          |                      |                   |
| 0x0026          |                      |                   |
|                 |                      |                   |

Assembleur : programme traduisant langage d'assemblage  $\rightarrow$  code machine.

Abus : programme assembleur = programme en langage d'assemblage



## Quelques éléments de syntaxe de <u>notre</u> assembleur

- On utilise les mnémoniques LDAi, LDBi, STA, CALL, ...
- les valeurs en hexadécimal sans préfixe 0x
- ":" commentaire
- étiquettes : pour les branchements, pour les variables; spécial @stack@
- pseudo-instructions : e.g.
  - DSW: allocation de variables globales; par convention en début de programme!

Les variables et les étiquettes ne doivent pas être interprétables en hexadécimal

# Disposition du programme et des données en mémoire (<u>chez nous</u>)



◆□ → ◆□ → □ → □ ◆○ ○

```
1: while i \neq 0 do
       res \leftarrow res + i
 2:
    i \leftarrow i - 1
 3:
loop: LDAd i
       JZA
             end
       LDBd res
       ADDB
       STB
             res
       LDBi 1
       SUBA
       STA
             i
       JMP
              loop
end:
```

## for ⇔ while

1: **for** 
$$i = 0$$
;  $i < N$ ;  $i = i + 1$  **do**

2: 
$$res \leftarrow res + i$$

 $\Leftrightarrow$ 

1: 
$$i \leftarrow 0$$

2: while 
$$i < N$$
 do

3: 
$$res \leftarrow res + i$$

4: 
$$i \leftarrow i + 1$$

## for $\Leftrightarrow$ while

1: for (init; condition; incrément) do

action 2:

1: init

2: while condition do

action 3:

incrément

Architecture Jérémy Fix

1: **if** x! = 0 **then** 

2:  $x \leftarrow 1$ 

3:  $x \leftarrow x + 1$ 

LDAd x

JZA end

LDAi 1

STA x

end: LDBi 1

ADDA

STA x

1: **if** x == 10 **then** 

2:  $x \leftarrow 0$ 

3: **else** 

4:  $x \leftarrow x + 1$ 

LDAd x

LDBi A

SUBB

JZB if

else: LDBi 1

erse: LDB1 .

ADDA

STA x

JMP end

if: LDAi 0

STA x

end: ....



## L'assembleur : traduction en code machine

#### **Exercice**: Assembler le programme

- 1: *u* ← 127
- 2: while True do
- 3:  $u \leftarrow next(u)$
- 4: print(u)
- 5: **function** next(u)
- 6: **if** u pair then return u/2
- 7: **elsereturn** 3u + 1

Compteur d'emplacement, table des symboles, variables globals; cf syr.asm

Démo : python assemble.py

Langage de haut niveau (Python, C, C++, Scala, ..)





## Mais pourquoi?

#### Assembleur

- spécifique à une architecture
- encore dur à programmer (LDAd b; LDBd c; ADDA; STA a)
- peu de vérification syntaxique: on peut ajouter des choux et des carottes

#### Langage de haut niveau

- indépendant de l'architecture
- langage plus intuitif, e.g. a = b + c, structures de contrôle, définition de fonctions
- vérification syntaxique



Architecture Jérémy Fix

## Langage : Interprété ou compilé

## Langage compilé

Un programme (compilateur) convertit le code source en code machine qui peut <u>ensuite</u> être exécuté

```
Ex: C++/g++

g++ -S main.cc

g++ -o main main.cc; hexdump -C main

./main
```

## Langage interprété

Un programme (interpréteur) interprète "à la volée" le code source Ex : Python/ python python main.py ⇒ Machine virtuelle python



## Brève Anatomie d'un compilateur



Référence: "The dragon book" Aho, Lam, Sethi, Ullman

## La phase d'analyse (frontend)

#### Analyse lexicale

Ségmentation et identification des lexèmes



## Analyse syntaxique

Construction d'un arbre syntaxique à partir des lexèmes et d'une grammaire du langage.





# La phase d'analyse (frontend)



# Génération et optimisation d'une représentation intermédiaire

## Représentation intermédiaire

- indépendante du langage source (C, C++, ..) et de l'architecture (x86, ARM, CentraleSupelec)
- facile à produire, facile à convertir en code machine
- optimisable

Ex : register transfer language, gimple, generic, three adress code, single static assignment, control flow graph, ...

Référence: "The dragon book" Aho, Lam, Sethi, Ullman



Architecture Jérémy Fix

# Exemple de représentation intermédiaire : Three Adress code

#### Eléments de syntaxe

- opérations binaires : x := y op z
- opérations unaires : x:= op y
- copies : x := y
- sauts (in)conditionnels: goto L; If x relop y goto L
- procédures : param x1,.. call p, return y
- ...

# Exemple de représentation intermédiaire : Three Adress code

```
int x = 3:
int y = 2 + 7 + x;
int z = 2*v:
if(x < y) {
 z = x/2 + y/3;
else {
  z = x * y + y;
```

```
x = 3;
     _{t1} = 2 + 7;
     y = _t1 + x;
     z = 2 * y;
     _{t2} = x < y;
     IfZ _t2 Goto _L0;
     _{t3} = x / 2;
     _{t4} = v / 3;
     z = _t3 + _t4
     Goto L1
_L0: _t5 = x * y;
     z = t5 + z:
L1:
```

# Exemple de représentation intermédiaire : Control Flow Graph (CFG)



## Optimisation d'un CFG

Application répétée de quelques règles de simplification

- supprimer des affectations inutiles
- remplacer des constantes : int x = 3; int y = x + 2 ⇒ int x
   = 3 ; int y = 3 + 2;
- calculer des expressions constantes : int y = 3 + 2;  $\Rightarrow$  int y = 5

jusqu'à ce que plus aucune des règles ne soit applicable



# Optimisation d'un CFG



Architecture Jérémy Fix

# La phase de synthèse (backend)

## Représentation intermédiaire $\Rightarrow$ Code machine

- génération du code machine de chacun des blocs
- disposition en mémoire des blocs
- optimisations éventuelles



Jérémy Fix Architecture

## Et voila



Référence: "The dragon book" Aho, Lam, Sethi, Ullman