# **Computer Organization**

# **Architecture diagrams:**

Pipe\_CPU\_1.v



## ALU.v



# Hardware module analysis:

#### 硬體分析

- module Pipe\_CPU\_1 (clk\_i, rst\_i)
  - module Pipe\_Reg (clk\_i, rst\_i, data\_i, data\_o)
    本次實驗的重點,功能是區隔不同階段(IF、ID、EX、MEM、WB)
    之間的訊號,在每一個 clock cycle 把前一個階段的訊號儲存起來,並
    在下一個 clock cycle 來臨時送往下一個階段
  - module ProgramCounter (clk\_i, rst\_i, pc\_in\_i, pc\_out\_o)
  - module Adder (src1\_i, src2\_i, sum\_o)

    有兩個,一個是 PC 的 Adder (PC <- PC + 4),另一個是算要 Branch
    到哪裡(位址)的 Adder
  - module Instr\_Memory (pc\_addr\_i, instr\_o)
  - module MUX\_2to1 (data0\_i, data1\_i, select\_i, data\_o) 有四個,第一個是選擇 PC 的來源,是要按順序執行下去還是要跳到 branch 的位置,第二個是選擇 ALU 的 Source (從 Register 取出來的 值還是從 Instruction[15:0]並 extend 後的值),第三個是選擇指令的哪個部分 (Instruction[20:16]或 Instruction[15:11]) 作為 Write Register,最後一個是選擇要寫回暫存器的值是 ALU 運算的結果還是從 Data memory 取出來的值
  - module Reg\_File RF (clk\_i, rst\_i, RSaddr\_i, RTaddr\_i, RDaddr\_i, RDdata\_i, RegWrite\_i, RSdata\_o, RTdata\_o)
  - module Decoder (instr\_op\_i, RegWrite\_o, ALU\_op\_o, ALUSrc\_o, RegDst\_o, Branch\_o, Jump\_o, MemRead\_o, MemWrite\_o, MemtoReg\_o)

根據指令的 OP Field (Instruction 的高 6 bit ) 決定要送往各個單元的控制訊號

- module ALU\_Ctrl (funct\_i, ALUOp\_i, ALUCtrl\_o)
  根據 Decoder 送來的控制訊號 (aluop)以及 Instruction 的 Function
  Field (如有需要的話),送出 aluctrl 訊號來決定 ALU 實際要執行的動作
- module Sign\_Extend (data\_i, data\_o)
  把十六位元的數 extend 成三十二位元,並保持正負號不變
- module ALU (src1\_i, src2\_i, ctrl\_i, result\_o, zero\_o)

  用 Behavioral 的方式實現,由 aluctrl 控制訊號來決定要執行什麼動作
- module Shift\_Left\_Two\_32 (data\_i, data\_o)
  Shift Left 兩次等同於乘以 4, 因為一個 word 是四個 byte

#### 訊號分析

● Pipe\_CPU\_1.v: Pipelined CPU 的主要架構

■ clk\_i: clock 訊號 ■ rst\_i: reset 訊號

● Pipe\_Reg.v:區隔不同階段(IF、ID、EX、MEM、WB)之間的訊號,每隔一個 clock cycle 更新一次

■ clk\_i: clock 訊號 ■ rst i: reset 訊號

- data\_i:在當前的 clock cycle 輸入(下個階段需要的資料以及控制訊號)並儲存在暫存器
- data\_o:下個 clock cycle 輸出(資料以及控制訊號)到下一階段
- ProgramCounter.v:每過一個 clock cycle 更新一次 PC

■ clk\_i: clock 訊號 ■ rst\_i: reset 訊號

■ pc\_in\_i:新計算出來的PC

■ pc\_out\_o:每過一個 clock 給 Instruction Memory 一個新的 PC

● Adder.v:把兩個 source 訊號相加後輸出

■ src1\_i: 32-bit 輸入
■ src2 i: 32-bit 輸入

■ sum\_o: 相加後的 32-bit 輸出

● Instr\_Memory.v:由 PC 指向的位址去 Fetch Instruction

■ pc\_addr\_i:輸入 PC 指向的位址 instr o:輸出 32-bit Instruction

● MUX\_2to1.v:由控制訊號決定要輸出哪一個輸入訊號

■ data0\_i: 1-bit 輸入
■ data1\_i: 1-bit 輸入
■ select\_i: 控制訊號
■ data o: 1-bit 輸出

● Reg\_File.v: 暫存器

■ clk\_i: clock 訊號 ■ rst\_i: reset 訊號

■ RSaddr\_i:選擇 RS 暫存器 ■ RTaddr\_i:選擇 RT 暫存器 ■ RDaddr i:選擇 RD 暫存器

■ RDdata\_i:要寫入 RD 暫存器的資料 ■ RegWrite\_i:控制是否要寫回暫存器 ■ RSdata\_o:讀取到的 RS 暫存器的值 ■ RTdata\_o:讀取到的 RT 暫存器的值

- Decoder.v:由 Instruction 來決定要發送往各個單元的控制訊號
  - instr\_op\_i: Instruction 的高 6 位元
  - RegWrite\_o: Register File 是否要寫回
  - ALU\_op\_o:送往 ALU Control 的控制訊號
  - ALUSrc\_o:控制 ALU 的第二個 Source 要採用哪一個
  - RegDst o:控制要寫回的 Register 是哪一個
  - Branch\_o:決定是否為 Branch 指令
  - Jump\_o:決定是否為 Jump 或其他跳躍指令
  - MemRead o:決定是否要寫入記憶體(通常是 sw 指令)
  - MemWrite\_o:決定是否要讀取記憶體(通常是 lw 指令 )
  - MemtoReg\_o:決定是否要寫回暫存器
- ALU\_Ctrl.v:由 Instruction 及 Decoder 的控制訊號決定要對 ALU 進行什麼操作
  - funct i: Instruction 的低 6 位元
  - ALUOp\_i: Decoder 送來的 2-bit 控制訊號
  - ALUCtrl\_o:由上面兩個訊號決定實際要送往 ALU 的控制訊號
- Sign\_Extend.v:把 16-bit 的訊號 extend 成 32-bit,並維持正負號
  - data\_i: 16-bit 輸入訊號
  - data\_o: 32-bit 輸出訊號
- ALU.v:運算邏輯單元
  - src1\_i: 32-bit 輸入訊號
  - src2 i:32-bit 輸入訊號
  - ctrl i: 4-bit 控制訊號
  - result\_o: 32-bit 計算的結果
  - zero\_o:判斷計算出來的結果是否為 0
- Shift\_Left\_Two\_32.v:把輸入進來的位址乘以 4
  - data\_i:32-bit 輸入進來的訊號(事實上是位址)
  - data o:32-bit 輸出訊號

# Finished part:

| • •              |                              |                                     | i la    | ab4_code — vvp a | out — 131×25 |         |         |   |  |
|------------------|------------------------------|-------------------------------------|---------|------------------|--------------|---------|---------|---|--|
| m24=<br>Register | 0, m25=                      | 0, m26=                             | 0, m27= | 0, m28=          | 0, m29=      | 0, m30= | 0, m31= | 0 |  |
| r0=              | 0, r1=                       | 3, r2=                              | 4, r3=  | 1, r4=           | 6, r5=       | 2, r6=  | 7, r7=  | 1 |  |
| r8=              | 1, r9=                       | 0, r10=                             | 3, r11= | 0, r12=          | 0, r13=      | 0, r14= | 0, r15= | 0 |  |
| r16=             | 0, r17=                      | 0, r18=                             | 0, r19= | 0, r20=          | 0, r21=      | 0, r22= | 0, r23= | 0 |  |
| r24=             | 0, r25=                      | 0, r26=                             | 0, r27= | 0, r28=          | 0, r29=      | 0, r30= | 0, r31= | 0 |  |
| Memory==         |                              |                                     |         |                  |              |         |         |   |  |
| m0=              | 0, m1=                       | 3, m2=                              | 0, m3=  | 0, m4=           | 0, m5=       | 0, m6=  | 0, m7=  | 0 |  |
| m8=              | 0, m9=                       | 0, m10=                             | 0, m11= | 0, m12=          | 0, m13=      | 0, m14= | 0, m15= | 0 |  |
| r16=             | 0, m17=                      | 0, m18=                             | 0, m19= | 0, m20=          | 0, m21=      | 0, m22= | 0, m23= | 0 |  |
| ** Flush         | top(0) **<br>ing output stre | 0, m26=<br>ams.<br>ime is 210000 ti |         | 0, m28=          | 0, m29=      | 0, m30= | 0, m31= | 0 |  |

CO\_P4\_test\_data1.txt 的實驗結果



CO\_P4\_test\_data2.txt 的實驗結果 (解決 data hazard 後的結果) 兩題做出來的結果都跟助教提供的解答相同。

# Problems you met and solutions:

這次的實驗相較於之前其實算是相對輕鬆的,因為這次助教提供的架構圖跟實際要完成的東西是一模一樣的,只要仔細觀察並瞭解老師上課講義上的內容就可以完成。因為這次是 Pipelined CPU 的架構,同時有最多五個指令在執行(IF、ID、EX、MEM、WB 五個階段),但也因此會發生 data hazard 的問題,例如第二個測資若沒有考慮到 data hazard 的問題便會產生錯誤的結果(r2=4、r5=-8、r8=0,也就是 I2、I6、I9 要寫回的暫存器),我解決的方法是透過在 I1、I2 之間,I5、I6 之間,I8、I9 之間個加入兩個 NOP 指令(修改後的

machine code 放在最下面),其實這是最偷懶的方式,如果不想拖慢 CPU 的執行速度,可以試著調換指令的順序(在不影響結果的前提下),或是可以加入forwarding的硬體來達成。

### **Summary:**

這次實驗的重點是加入了 Pipe Register 的硬體架構,讓 CPU 可以同時執行數個指令 (之前的 Single Cycle CPU 同一時間只能執行一個指令),加快 CPU 的執行速度,讓我驚豔的是硬體的架構並不複雜,只是單純的在不同的 clock cycle 輸入輸出資料而已,簡單又有效地提高了電腦運行的速度。這次實驗最主要的工作就是把線接好,因為要區隔不同階段的訊號,之前原本會跨過多個階段的線路就要加以分別,因為數量不算少,算是比較需要注意的地方,否則一不小心手殘接錯要花很多時間除錯呢。

## Machine Code for Test Data 2:

0010000000000010000000000010000 // I1: addi \$1, \$0, 16 0000000000000000000000000000000000000 // NOP 0010000000000110000000000001000 // I3: addi \$3, \$0, 8 0000000100000110010100000100010 // I6: sub \$5, \$4, \$3 0000000011000010011000000100000 // I7: add \$6, \$3, \$1 0010000001001110000000000001010 // I8: addi \$7, \$1, 10 0000000000000000000000000000000000000 // NOP 0000000000000000000000000000000000000 // NOP 0000000111000110100000000100100 // I9: and \$8, \$7, \$3 0010000000010010000000001100100 // I10: addi \$9, \$0, 100