## **GNU Make**

Jörg Faschingbauer

### Table of Contents



- Einführung
- Arbeitsweise
- 3 Übung: Mein Erstes Makefile
- Duplizierter Code
- 6 Übung: Pattern Rules
- Variablen
- Funktionen

- 8 Eval 9 Übung: Funktionen,
- Variablen, Eval
- Fallstudie: Automatische Dependencies
- Übung: Automatische Dependencies
- Schlusswort

## Overview



- Einführung

- Eval Übung: Funktionen,

# Ursprung und Zielsetzung



- Entwickelt (passiert?) Mitte der Siebziger in den Bell Labs
- UNIX besteht schon damals aus vielen Sourcefiles
- Immerwährende Frage: was muss ich machen, wenn ich ein File geändert habe?
- Erste Näherung einer Lösung: Shellscript (find -newer ... und dergleichen)
- → unwartbar!
- ullet ightarrow Stuart Feldman: Make

# GNU Make (1)



- Das Siebziger Make war aus heutiger Sicht featurefrei
- → Clones und Erweiterungen
- Microsoft nmake: genauso featurefrei
- BSD Make: in genauso vielen Varianten, wie es BSD-Versionen gibt
- GNU Make: heute die am weitesten verbreitete Variante
  - Richard Stallman Anfang der Achtziger
  - Sukzessive weiterentwickelt

# GNU Make (2)





# GNU Make (3)





## Overview



- Einführung
- 2 Arbeitsweise
  - Übung: Mein Erstes
- Duplizierter Code
- 6 Übung: Pattern Rule
  - Variablen
  - Funktionen

- Eval Übung: Funktionen,
- Variablen, Eval
- Fallstudie: Automatisch Dependencies
- Übung: Automatische Dependencies
- Schlusswort

## Abhängigkeiten



- Was muss ich machen, wenn ich ein File geändert habe?
- Genauer: welche C Files includieren den Header, den ich gerade geändert habe?
- ullet ightarrow diese müssen neu compiliert werden
- Object Files liegen nicht zum Spass herum
- ullet ightarrow Libraries müssen als Folge neu archiviert werden
- ullet Shared Libraries müssen neu gelinkt werden
- ullet ightarrow Executables müssen neu gelinkt werden
- ... und ... und ... und ...
- → Abhängigkeitsgraph (Dependency Graph)

## Dependency Graph





# Die Programmiersprache Make



- Make baut einen Dependency Graph auf
- "Hängt ab von" ⇔ Timestamps
- Spezifikation in Form von Rules ...
- ... in einem Makefile

**Challenge (und Thema des Kurses)**: Formulieren des Dependency Graph

- Eigene Programmiersprache
- ullet Probleme: Wartbarkeit, Struktur, ...

# Rules (1)





#### Einfache Rule

A: B

command

- A hängt ab von B
- Wenn B neuer als A ist, muss A neu gebaut werden
- A wird durch command neu gebaut
- Vorsicht: Einrückung durch *Tabulator*

# Rules (2)



#### Allgemein:

- Target: Knoten, von dem Kanten ausgehen
- Prerequisite: Knoten, bei dem Kanten eingehen
- Command: Liste von Shell-Commands zum Bauen der Targets
- Mehrere Targets → implizit mehrere Rules

```
Rule Syntax
target ...: prerequisite ...
command
```

### Commands



- Fehler eines Commands
   → ganze Rule fehlerhaft
- Alle folgenden Rule fehlerhaft
- -: Ignoriert Fehler
- @: Command selbst wird nicht auf stderr geschrieben (nur sein Output)

### Commands

A: B

@echo "Jetzt ist A dran" 1>&2

-rm \*.o

## Aufruf



Oftgesehene Aufrufe (und Kombinationen davon) ...

- make: liest von Makefile im CWD
- make -f MyMakefile
- make -C directory: wechsle nach directory und mache dort
- make mytarget: baue nur mytarget und alles, was dazu nötig ist
- ullet make VARIABLE=value: setze die Variable VARIABLE (o später)

## Feinheiten



- ullet Kein explizites Target per Commandline o erstes Target im Makefile ("Default Goal")
- Konvention: all
- ullet Target ist kein File ightarrow .PHONY

### Realistisch ...

```
.PHONY: all
```

all: das-executable

das-executable: library1.a library2.a main.o

gcc -o das-executable -lrary1 -lrary2 main.o

main.o: main.c header.h

. . .

### Overview



- Einführung
- Arbeitsweise
- 3 Übung: Mein Erstes Makefile
- Duplizierter Code
- 6 Übung: Pattern Rule
- Variablen
- Funktionen

- 8 Eval 9 Übung: Funktionen
- Variablen, Eval
- Fallstudie: Automatisch Dependencies
- Übung: Automatische Dependencies
- Schlusswort

# Übung: Mein Erstes Makefile



Erstellen Sie ein Programm und ein dazugehöriges Makefile wie folgt. Achten Sie darauf, dass die Abhängigkeiten *lückenlos* spezifiziert sind!

- Das Programm (main.c) ruft nacheinander zwei Funktionen f1() und f2() auf. (Funktionalität ist beliebig und irrelevant.)
- Diese beiden Funktionen kommen aus einer statischen Library.
- Die beiden Funktionen sind in eigenen C Files (z.B. f1.c und f1.c) implementiert und werden durch dazugehörige Headerfiles exportiert.
- Sowohl f1.c und f1.c als auch main.c includieren die jeweiligen Headers, um zu den Funktionsdeklarationen zu gelangen.

## Overview



- Duplizierter Code

- Eval Übung: Funktionen,

## Rules: Duplizierter Code



#### Uns fällt auf:

- Man will nicht für jedes Objectfile immer dieselbe Rule schreiben
- Beim Bauen der Library ist die Liste der Abhängigkeiten (Prerequisites) gleich der Members der Library

#### Abhilfe:

- Pattern Rules
- Implizit definierte Variablen (für den Anfang: \$0, \$<, \$^)

## Pattern Rules, Variablen



- Pattern instanziiert Rule für jedes .c File
- \$0: Name des Targets  $(\rightarrow . \circ)$
- \$<: Name der ersten Prerequisite  $(\rightarrow .c)$
- \$^: alle Prerequisites

### Patterns, Variable

## Weitere Variablen



- \$(MAKE): Name des Make Programms (für rekursive Aufrufe)
- \$(MAKEFLAGS): Optionen und Variablen (für rekursive Aufrufe)
- \$(CURDIR): Current working directory
- \$(SHELL): Verwendete Shell (falls man nicht /bin/sh will)
- u.v.a.m. → siehe Dokumentation

## Overview



- Einführung
- Arbeitsweise
- 3 Übung: Mein Erstes
  Makefile
- Duplizierter Code
- Übung: Pattern Rules
  - Variablen
  - 7 Funktionen

- 8 Eval
- Übung: Funktionen
- Variablen, Eval
- Fallstudie: Automatisch Dependencies
- Übung: Automatische Dependencies
- Schlusswort

# Übung: Pattern Rules



Schreiben Sie das Makefile von vorhin so um, dass es Pattern Rules und Variablen verwendet.

- Können Sie damit die Dependencies genauso lückenlos abdecken?
- Was fällt Ihnen auf? Welche Features benötigt man noch?

## Overview



- Einführung
- 2 Arbeitsweise
- Übung: Mein Erstes Makefile
- Duplizierter Code
- 6 Übung: Pattern Rule
- Variablen
- 7 Funktionen

- Eval Übung: Funktionen,
  - Variablen, Eval
- Fallstudie: Automatisch
  Dependencies
- Übung: Automatische Dependencies
- Schlusswort

# Variablen: Zuweisung (1)



Zuweisung an Variable immer toplevel  $\rightarrow$  nicht Bestandteil einer Rule! **Einfache Zuweisung** 

- Bisheriger Wert wird überschrieben
- Bzw. Variable wird "definiert"

### Variablenzuweisung

VARIABLE = value all:

echo \$(VARIABLE)

# Variablen: Zuweisung (2)



# Zuweisung, wenn noch nicht definiert

- Variable kann von der Commandline kommen (explizit)
- → Defaultwert

#### Defaultwert

VARIABLE ?= defaultvalue

## Variablen: Expansionen sind rekursiv



### Grundprinzip von GNU Make:

- Variablen (in Make-Terminologie: "Macros") werden solange expandiert, bis nichts mehr zu expandieren ist.
- Vergleichbar mit M4
- Fast wie funktionales Programmieren

### Rekursive Zuweisung

→ Endlosrekursion

### Rekursive Zuweisung

VARIABLE = \$(VARIABLE) nochwas
all:

echo \$(VARIABLE)

## Variablen: Noch mehr Zuweisungen



### Nichtrekursive Zuweisung

• ... quasi als Quick-Fix

#### Addition

... na Gottseidank!

## Nichtrekursive Zuweisung

VARIABLE := \$(VARIABLE) nochwas

### Addition

VARIABLE += nochwas

## Variablen: Multi-Line Werte



Für Programmierung interessant: Variablen enthalten Code

- → Funktionen
- ullet ightarrow literale Zuweisung, incl. Linefeeds

### Variablenzuweisung als Funktionsdefinition

endef

## Overview



- Einführung
- 2 Arbeitsweise
- Übung: Mein Erstes Makefile
- Duplizierter Code
- 5 Übung: Pattern Rule
- Variablen
- Funktionen

- Eval Übung: Funktionen,
- Variablen, Eval
  Fallstudie: Automatisc
- Übung: Automatische Dependencies
- Schlusswort

## Funktionen: Grundprinzip



### Einfaches Prinzip, aber verworrene Syntax

- \$(funname param1,param2,...)
- Genau ein Space nach funname
- Kein Space vor und nach "," (ansonsten Teil des Parameters)
- Expansion ergibt Text → Wert einer Variable
- Expandiert, bis es nichts mehr zu expandieren gibt
- → "Rekursive" Expansion

## **Textmanipulation**



### Beliebige Textmanipulationen:

- ullet \$(subst xx,bb,aaxxcc) o aabbcc
- ullet \$(patsubst %.c,%.o,f1.c f2.c) ightarrow f1.o f2.o
- ullet \$(strip a b c) o a b c
- \$(filter %.c %.cc,f1.h f1.c f2.h f2.c f3.cc)  $\rightarrow$  f1.c f2.c f3.cc
- ullet u.v.a.m. o Manual

### Filenamen



### Spielen mit Filenamen:

- \$(wildcard \*.h \*.c \*.cc) → wie Shell-Glob
- ullet \$(basename f1.c dir/f2.c) o f1 dir/f2
- ullet \$(dir f1.c dir/f2.c) ightarrow ./ dir
- ullet u.v.a.m. o Manual

### Kontrollfunktionen



Das Wichtigste (fast) zum Schluss: Conditionals und Schleifen!

- \$(if CONDITION, THEN-PART[, ELSE-PART])
- \$(or CONDITION1[,CONDITION2[,CONDITION3...]])
- \$(and CONDITION1[,CONDITION2[,CONDITION3...]])
- false ⇔ leerer String
- \$(foreach VAR,LIST,TEXT)

## Funktionen zum Selbermachen



### Make ist eine Programmiersprache

- Funktionsdefinitionen
- Funktionen sind nur Variablen
- ullet ightarrow call, mit positionellen Parametern

### Funktion, Aufruf

```
define make_objects =
$(addsuffix .o,$(basename $(1)))
endef
OBJECTS = $(call make_objects,$(wildcard *.c *.cc))
$(info $(OBJECTS))
```

### Funktionen: Schlusswort



Wichtig: Funktionen allein sind (relativ) wertlos!

- Sie expandieren zu einem String
- Den String kann man einer Variable zuweisen
- ullet ightarrow es werden dadurch noch keine Rules dynamisch erstellt
- ullet ightarrow eval (doch dazu später)

## Funktionen: Beispiele (1)



```
Listen von Files aus dem CWD
```

```
# C-like files in the current working directory
SOURCE FILES = $(wildcard *.h *.c *.cc)
# filter out those that have to be compiled
COMPILED_FILES = $(filter %.c %.cc,$(SOURCE_FILES))
# once compiled, we have a list of object files
0 = $(addsuffix .o,$(basename $(COMPILED_FILES)))
# see if we're fine
$(info $(0))
```

# Funktionen: Beispiele (2)



### Ein String mit einer Rule drin

Achtung aufs Quoting  $\rightarrow$  \$\$!



- 8 Eval
- Übung: Funktionen,

#### Eval: Inhalt von Variablen als Makefile-Inhalt



#### Das fehlende Glied:

- Wir können mit Funktionen Variablen zusammenbauen
- Variablen können beliebigen Makefile-Code beinhalten
- eval expandiert eine Variable und fügt das Resultat als Makefile-Fragment ein
- ullet Der expandierte Wert der Variable selbst ist leer o keine Seiteneffekte
- → Make ist dynamisch

### Beispiel



#### Dynamische Rules



- Einführung
- Arbeitsweise
- Übung: Mein Erstes Makefile
- Duplizierter Code
- 6 Übung: Pattern Rule
  - 6 Variablen
  - Funktionen

- EvalÜbung: Funktionen,Variablen, Eval
- Fallstudie: Automatisch Dependencies
- Übung: Automatische Dependencies
- Schlusswort

## Übung: Funktionen, Variablen, Eval



Ersetzen Sie die Pattern-Rules in Ihrem Makefile durch Rules, die von eval erzeugt werden!



- 🕕 Einführung
- 2 Arbeitsweise
- Übung: Mein Erstes Makefile
- Duplizierter Code
- 6 Übung: Pattern Rule
- Variablen
- Funktionen

- Eval Übung: Funktionen,
  - Variablen, Eval
- Fallstudie: Automatische Dependencies
- Übung: Automatische Dependencies
- Schlusswort

### Includieren von Makefile-Fragmenten



Mit include wird der Inhalt eines Files als Makefile-Syntax interpretiert ...

- ullet File existiert nicht o Warnung und weiter
- Nach Ende wird versucht, alle fehlgeschlagenen Includes nachzuholen
- ullet Versucht, das includierte File zu erzeugen o Rule muss vorhanden sein
- Erst dann Fehler

### #include-Dependencies



- Händisch Dependencies auf Headerfiles zu pflegen, ist fehleranfällig (unmöglich?)
- Compiler muss Headerfiles includieren, um compilieren zu können
- Er weiss es am besten, von welchen Files ein Objectfile abhängt
- ullet o Warum lässt man nicht *ihn* die Dependencies generieren?







- Übung: Automatische Dependencies

# Übung: Automatische Dependencies



Ändern Sie Ihr Makefile dahingehend, dass die Rule-generierende Funktion auch die bis jetzt fehlenden Dependencies generiert!



- Eval Übung: Funktionen,

- Schlusswort

## Schlusswort (1)



#### Make ist für Hartgesottene, denn:

- Es ist innen schön (weil konsistent) und aussen hässlich
- Es ist von Natur aus schwer, Dependencies lückenlos zu formulieren
- Spätestens bei parallelem Build (make -j) müssen Dependencies lückenlos sein
- Assembler des Software-Build

#### Aber:

- Es ist mächtig
- Auch ausserhalb von C/C++ anwendbar

### Schlusswort (2)



#### **Higherlevel Tools:**

- Autotools
  - "GNU Build System"
  - http://sourceware.org/autobook/autobook\_toc.html
  - http://nostarch.com/autotools.htm
- CMake, http://www.cmake.org
- → Beide generieren Makefiles
- GNU Make Standard Library (GMSL)
  - Geniales Musterbeispiel für Make-Programmierung
  - http://gmsl.sourceforge.net/