王道考研/CSKAOYAN.COM

## Cache 基本原理 基本概念

存储系统存在的问题

双端口RAM、多模块存储器提高存储器的工作速度

优化后速度与CPU差距
依然很大

更高速的存储单元设计

存储器价格↑容量↓

存储体系的改善
"Cache-主存"层次

程序访问的局部性原理



3







## 性能分析

【例3-2】 假设Cache的速度是主存的5倍,且Cache的命中率为95%,则采用Cache后,存储器性能提高多少(设Cache和主存同时被访问,若Cache命中则中断访问主存)?

设Cache的存取周期为t,则主存的存取周期为5t

 若Cache和主存同时访问
 命中时访问时间为t
 未命中时访问时间为5t

 平均访问时间为  $0.95 \times t + 0.05 \times 5t = 1.2t$  

 故性能为原来的  $\frac{5t}{1.2t} \approx 4.17$ 倍

<mark>若先访问Cache再访问主存</mark>,命中时访问时间为t,未命中时访问时间为 t+5t 平均访问时间为 $T_a$ = $0.95 \times t + 0.05 \times 6t = 1.25t$ 

故性能为原来的 $\frac{5t}{1.25t}$ =4倍

王道考研/CSKAOYAN.COM

7

## 有待解决的问题

基于局部性原理,不难想到,可以把CPU目前访问的地址"周围"的部分数据放到Cache中。如何界定"周围"?

将主存的存储空间"分块",如:每 1KB 为一块。主存与Cache之间以"块"为单位进行数据交换





王道考研/CSKAOYAN.COM

8

## 有待解决的问题

基于局部性原理,不难想到,可以把CPU目前访问的地址"周围"的部分数据放到Cache中。如何界定"周围"?

将主存的 存储空间"分块",如:每 1KB 为一块。主存与Cache之间以"块"为单位进行数据交换

注:操作系统中,通常将主存中的 "一个块"也称为 "一个页/页面/页 框"

Cache中的"块"也 称为"行"



主存的地址共22位:

| 块号  | 块内地址 |
|-----|------|
| 12位 | 10位  |

4M=2<sup>22</sup>,1K=2<sup>10</sup> 整个主存被分为 2<sup>12</sup> = 4096 块

王道考研/CSKAOYAN.COM

9



