# RT1060 动态修改内部 FlexRAM 分配

# Ji Cheng 2020.10

### North China CAS Team

RT1050/RT1060 内部的 FlexRAM 默认配置为 128KB ITCM, 128KB DTCM 和 256KB OCRAM (RT1060 还有额外固定的 512KB OCRAM2 空间),而该默认配置在很多情况下并不能满足用户的实际需求,此时就涉及到对 FlexRAM 的重分配,本篇文档会先说明 FlexRAM 的工作机制,然后再给出实际操作步骤,希望能解决大部分用户的真正诉求,更详细的内容请在 NXP 官网下载参阅 AN12077 文档。

### 测试环境:

SDK 版本: SDK\_v2.8.2 IDE 工具: Keil\_v5.31

开发板: MIMXRT1060-EVK

#### FlexRAM 分配机制:

1. 首先需要看下 RT 内部 512KB (这里以 RT1050/RT1060 为例) FlexRAM 的内部结构如下图 1, 这 512KB 的 RAM 实际上是堆放在一块统一的物理位置的,具体分别分配多少给 ITCM、DTCM 和 OCRAM 只是通过内部配置开放给不同的总线接口多少物理空间(OCRAM 总线接口为 AXI64, ITCM 为 TCM\_ITF\_64, DTCM 为 TCM\_IF\_32),而最小分配单位为 16KB\*2=32KB 一个 Bank,所以 RT1050/1060 一共 16 个 Bank 而 RT1020 为 8 个 Bank;



Figure 30-1. FLEXRAM block diagram

2. 其次需要了解不同 Memory 总线的寻址空间如下图,即无论给各个 memory 接口分配多少空间,他们的起始空间是固定的,这样保证地址的继承性;

| FlexRAM | Memory Map   |
|---------|--------------|
| ITCM    | 0x0000_0000~ |
| DTCM    | 0x2000_0000~ |
| OCRAM   | 0x2020_0000~ |

3. 修改 FlexRAM 的空间分配理论上有两种,第一种是通过修改 RT 内部熔丝位的配置(RT 上电启动时默认使用内部熔丝位的配置,而内部熔丝的默认配置是 128KB ITCM,128KB DTCM 和 256KB OCRAM),第二种是保持熔丝位不变而是上电后在 CPU 配置堆栈之前修改内部寄存器改变 FlexRAM 分配并使其生效。

第一种方式由于内部熔丝位在芯片出厂之后只能配置一次就固定了,所以大多数应用场景使用第二种方式可灵活满足用户要求,为此 RT 提供了下面三个寄存器实现该功能:

IOMUXC\_GPR\_GPR16 field descriptions Field Description 31–7
CM7\_INIT\_VTOR
Vector table offset register out of reset. See the ARM v7-M Architecture Reference Manual for more information about the vector table offset register (VTOR). This field is reserved. FlexRAM bank config source select PIEXRAM BANK\_CFG\_SEL 0 use fuse value to config se FLEXRAM\_BANK\_CFG to config— 第一种方式,使用GPR17寄存器的Bank\_Cff DTCM enable initialization out of reset INIT DTCM EN NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 0 DTCM is disabled 1 DTCM is enabled ITCM enable initialization out of reset. 0 ITCM enable missincaron on the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOT be set to 0'b0000 NOTE: When a TCM is enabled, the corresponding CFG\*TCMSZ register must NOTE: When a TCM is enabled is the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled is the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register must NOTE when a TCM is enabled in the corresponding CFG\*TCMSZ register 0 ITCM is disabled
1 ITCM is enabled



34.4.18 GPR17 General Purpose Register (IOMUXC\_GPR\_GPR17)



#### 修改步骤:

1. 双击打开 SDK 任意 keil 工程(这里以\boards\evkmimxrt1060\driver\_examples\gpio\led\_output\mdk 为例),选择 flexspi\_nor\_debug 工程配置,然后右键工程->Options->Linker 并 Edit 当前配置的 linker 文件,修改如下图,这里以 64KB ITCM,384KB DTCM 和 576KB OCRAM(只针对 RT106x,RT105x 没有OCRAM2)为例,并把 ramfunction section 放到 itcm 空间里以最优化 ramfunction 的执行速度;

```
gpio_led_output.c MIMXRT1062xxxxx_flexspi_nor_flexramchange.scf
      #define m_ivt_start
#define m_ivt_size
  40
      #define m_interrupts_start
  42
      #define m_interrupts_size
  44
      #define m text start
      #define m_text_size
  46
       ^{\star} 64KB ITCM for interrupt and high efficiency code ^{\star}/
      48
      __ram_vector_table_size__
(m_interrupts_ram_start + m_interrupts_ram_size)
      #define m_data_start
                                          (0x00060000 - m_interrupts_ram_size)
      #define m_data_size
/* 64KB OCRAM + 512F
                     #define m_data2_start
      #define m_data2_size
```

3. 上一步的改动是告诉编译器地址重新分配了,而这一步则要告诉 CPU 内部 RAM 重新分配了,具体修改如下,建议在 ResetHandler 最开始的时候进行重分配即 CPU 对堆栈进行初始化之前;

```
gpio_led_output.c MIMXRT1062xxxx_flexspi_nor_flexramchange.scf startup_MIMXRT1062.S
 290
       /* Reset Handler
               __iomux_gprl4_adr, 0x400AC038
 291
               __iomux_gprl6_adr, 0x400AC040
 292
       .equ
                 iomux gprl7 adr, 0x400AC044
 293
 294
       /* ITCM=64KB, DTCM=384KB, OCRAM=576KB
               __flexram_bank_cfg, 0x5AAAAAF
 295
 296
 297
           .thumb_func
           .align 2
 298
           .globl Reset_Handler
 299
           .weak Reset_Handler
.type Reset_Handler, %function
 300
 301
 302
       Reset_Handler:
 303
           cpsid i
 304
           /* Flexram config enable */
                  R0, =__iomux_gpr17_adr
R1, =__flexram_bank_cfg
           ldr
 305
 306
          ldr
                   R1, [R0]
 307
           str
 308
           ldr
                   R0, =
                           iomux gprl6 adr
                  R1, [R0]
R1, R1, #4
 309
           ldr
 310
           orr
           str R1, [R0]
/* end of flexram config */
 311
 312
 313
           .equ VTOR, 0xE000ED08
 314
           ldr
                   ro, =VTOR
```

4. FlexRAM 分配好之后既告诉编译器也告诉了 CPU,最后还要记得告诉 MPU(M7 内核的 MPU 管理各个地址空间的属性),否则会导致地址对齐问题。参考我们前面的 FlexRAM 大小分配修改如下(在 board.c 里),其中 DTCM 虽然实际分配了 384KB 但是由于 MPU 宏里没有这个大小配置可以配成大于该值,另外下图为 RT1060 的分配,对 RT1050 来说没有 OCRAM2;

5. 最后右键工程 Options->Debug,编辑.ini 初始化文件,该文件在进入 debug 模式的时候会优先调用执行,在这里面也建议同步修改 FlexRAM 的配置,即保证进入 debug 模式之前把 FlexRAM 配置好。不过此文件修改在 RAM 里 debug 时必须修改,因为 RAM debug 时是要 download 代码到 RAM 里的,因此必须

## 事先把 RAM 分配好 (ResetHandler 里已经来不及了),其他模式 Debug 则可以不修改;

```
gpio_led_output.c evkmimxrt1060_flexspi_nor.ini startup_MIMXRT1062.S
   54 FUNC void restoreFlexRAM(void)
   55 □ {
   56
             unsigned int value;
            unsigned int base;
   59
            base = 0x400AC000;
   60
           value = _RDWORD(base + 0x44);
value &= ~(0xffffffff);
value |= 0x5AAAAAAF;/* ITCM=64KB, DTCM=384KB, OCRAM=576KB */
   61
   62
   63
   64
            _WDWORD(base + 0x44, value);
   65
            value = _RDWORD(base + 0x40);
value |= (1 << 2);
_WDWORD(base + 0x40, value);
   66
   67
   68
   69
   70
   71 □ FUNC void Setup (void) {
72    _loadDcdcTrim();
         _loadDcdcTrim();

SP = _RDWORD(0x60002000);  // Setup Stack Pointer

PC = _RDWORD(0x60002004);  // Setup Program Counter
   73
   74
                                                       // Setup Program Counter
          _WDWORD(0xE000ED08, 0x60002000); // Setup Vector Table Offset Register
   75
   76
77
   78 FUNC void OnResetExec (void) { // executes upon software RESET
   79
          restoreFlexRAM();
   80
          Setup();
                                                      // Setup for Running
   81
```

至此,按照上述步骤即可完成 RT1060 内部 FlexRAM 的动态重分配,用户也可以参考上述方法根据自己实际应用需求进行相应的配置。