# BoothMultiplier

Corso di ASE anno 18/19

Gruppo 14 PREVITERA GABRIELE PENNONE MIRKO PENNA SIMONE

# **Contents**

| 1 | Clas | ss Index                                       | 1  |
|---|------|------------------------------------------------|----|
|   | 1.1  | Class List                                     | 1  |
| 2 | File | Index                                          | 3  |
|   | 2.1  | File List                                      | 3  |
| 3 | Clas | ss Documentation                               | 5  |
|   | 3.1  | anodes_manager Entity Reference                | 5  |
|   |      | 3.1.1 Detailed Description                     | 5  |
|   |      | 3.1.2 Member Data Documentation                | 5  |
|   |      | 3.1.2.1 IEEE                                   | 6  |
|   |      | 3.1.2.2 STD_LOGIC_1164                         | 6  |
|   | 3.2  | booth_multiplier Entity Reference              | 6  |
|   | 3.3  | booth_multiplier_control_unit Entity Reference | 7  |
|   | 3.4  | booth_multiplier_onBoard Entity Reference      | 7  |
|   | 3.5  | BoothMultiplier_tb_onBoard Entity Reference    | 8  |
|   |      | 3.5.1 Detailed Description                     | 8  |
|   | 3.6  | carrySelect_adder Entity Reference             | 9  |
|   | 3.7  | carrySelect_addSub Entity Reference            | 9  |
|   | 3.8  | carrySelect_cell Entity Reference              | 10 |
|   | 3.9  | cathodes_manager Entity Reference              | 11 |
|   |      | 3.9.1 Detailed Description                     | 11 |
|   |      | 3.9.2 Member Data Documentation                | 11 |
|   |      | 2021 IEEE                                      | 44 |

ii CONTENTS

| 3.9.2.2 STD_LOGIC_1164                                 | 11 |
|--------------------------------------------------------|----|
| 3.10 clock_divisor Entity Reference                    | 12 |
| 3.10.1 Detailed Description                            | 12 |
| 3.10.2 Member Data Documentation                       | 12 |
| 3.10.2.1 STD_LOGIC_1164                                | 13 |
| 3.11 counter_modN Entity Reference                     | 13 |
| 3.12 counter_UpMod2n_Re_Sr Entity Reference            | 13 |
| 3.12.1 Detailed Description                            | 14 |
| 3.12.2 Member Data Documentation                       | 14 |
| 3.12.2.1 IEEE                                          | 14 |
| 3.12.2.2 STD_LOGIC_1164                                | 14 |
| 3.13 display_7_segmenti Entity Reference               | 15 |
| 3.13.1 Detailed Description                            | 15 |
| 3.14 flipflop_d_risingEdge_asyncReset Entity Reference | 15 |
| 3.14.1 Detailed Description                            | 16 |
| 3.14.2 Member Data Documentation                       | 16 |
| 3.14.2.1 IEEE                                          | 16 |
| 3.14.2.2 STD_LOGIC_1164                                | 16 |
| 3.15 flipflopmux Entity Reference                      | 17 |
| 3.15.1 Detailed Description                            | 17 |
| 3.16 full_adder Entity Reference                       | 17 |
| 3.16.1 Detailed Description                            | 18 |
| 3.17 half_adder Entity Reference                       | 18 |
| 3.18 mux2_1 Entity Reference                           | 19 |
| 3.18.1 Detailed Description                            | 19 |
| 3.18.2 Member Data Documentation                       | 19 |
| 3.18.2.1 IEEE                                          | 19 |
| 3.18.2.2 STD_LOGIC_1164                                | 20 |
| 3.19 overflow_checker Entity Reference                 | 20 |
| 3.19.1 Detailed Description                            | 20 |

CONTENTS

|      | 3.19.2  | Member      | Data Docume     | entation . | <br> | <br> | <br> | <br> | <br> |   | 21 |
|------|---------|-------------|-----------------|------------|------|------|------|------|------|---|----|
|      |         | 3.19.2.1    | STD_LOGIC       | C_1164 .   | <br> | <br> | <br> | <br> | <br> |   | 21 |
| 3.20 | registe | r_d_Re_A    | r Entity Refer  | ence       | <br> | <br> | <br> | <br> | <br> |   | 21 |
|      | 3.20.1  | Detailed    | Description     |            | <br> | <br> | <br> | <br> | <br> |   | 22 |
|      | 3.20.2  | Member      | Data Docume     | entation . | <br> | <br> | <br> | <br> | <br> | • | 22 |
|      |         | 3.20.2.1    | STD_LOGIC       | C_1164 .   | <br> | <br> | <br> | <br> | <br> |   | 22 |
| 3.21 | ripple_ | carry_add   | er Entity Refe  | erence .   | <br> | <br> | <br> | <br> | <br> |   | 22 |
|      | 3.21.1  | Member      | Data Docume     | entation . | <br> | <br> | <br> | <br> | <br> |   | 22 |
|      |         | 3.21.1.1    | std_logic_1     | 164        | <br> | <br> | <br> | <br> | <br> |   | 23 |
| 3.22 | rippleC | arry_adde   | er Entity Refer | rence      | <br> | <br> | <br> | <br> | <br> |   | 23 |
|      | 3.22.1  | Detailed    | Description     |            | <br> | <br> | <br> | <br> | <br> |   | 23 |
|      | 3.22.2  | Member      | Data Docume     | entation . | <br> | <br> | <br> | <br> | <br> |   | 23 |
|      |         | 3.22.2.1    | c_in            |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.2    | c_out           |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.3    | IEEE            |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.4    | S               |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.5    | STD_LOGIC       | C_1164 .   | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.6    | width           |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
|      |         | 3.22.2.7    | Y               |            | <br> | <br> | <br> | <br> | <br> |   | 24 |
| 3.23 | scan_c  | hain Entity | y Reference     |            | <br> | <br> | <br> | <br> | <br> | • | 25 |
|      | 3.23.1  | Detailed    | Description     |            | <br> | <br> | <br> | <br> | <br> |   | 25 |

iv CONTENTS

|     | 4.1  | booth_multiplier_control_unit.vhd File Reference | 27 |
|-----|------|--------------------------------------------------|----|
|     | 4.2  | 4.1.1 Detailed Description                       |    |
|     | 12   |                                                  | 27 |
|     | 4.2  | booth_On_Board.vhd File Reference                | 27 |
|     |      | 4.2.1 Detailed Description                       | 28 |
|     | 4.3  | carrySelect_adder.vhd File Reference             | 28 |
|     |      | 4.3.1 Detailed Description                       | 28 |
|     | 4.4  | carrySelect_addSub.vhd File Reference            | 29 |
|     |      | 4.4.1 Detailed Description                       | 29 |
|     | 4.5  | carrySelect_cell.vhd File Reference              | 29 |
|     |      | 4.5.1 Detailed Description                       | 29 |
|     | 4.6  | counter_modN.vhd File Reference                  | 30 |
|     |      | 4.6.1 Detailed Description                       | 30 |
|     | 4.7  | display_7_segmenti.vhd File Reference            | 30 |
|     |      | 4.7.1 Detailed Description                       | 30 |
|     | 4.8  | flipflopmux.vhd File Reference                   | 31 |
|     |      | 4.8.1 Detailed Description                       | 31 |
|     | 4.9  | full_adder.vhd File Reference                    | 31 |
|     |      | 4.9.1 Detailed Description                       | 31 |
|     | 4.10 | half_adder.vhd File Reference                    | 32 |
|     |      | 4.10.1 Detailed Description                      | 32 |
|     | 4.11 | scan_chain.vhd File Reference                    | 32 |
|     |      | 4.11.1 Detailed Description                      | 32 |
| Ind | ex   |                                                  | 33 |

# **Chapter 1**

# **Class Index**

# 1.1 Class List

Here are the classes, structs, unions and interfaces with brief descriptions:

| entity anodes_manager                                                                               |   |
|-----------------------------------------------------------------------------------------------------|---|
| Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti.            |   |
| Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati |   |
| da segnali 0-attivi                                                                                 | j |
| entity booth_multiplier                                                                             | ; |
| entity booth_multiplier_control_unit                                                                | , |
| entity booth_multiplier_onBoard                                                                     | 7 |
| entity BoothMultiplier_tb_onBoard                                                                   | 3 |
| entity carrySelect_adder                                                                            | ) |
| entity carrySelect_addSub                                                                           | ) |
| entity carrySelect_cell                                                                             | ) |
| entity cathodes_manager                                                                             |   |
| entity clock_divisor                                                                                |   |
| Filtra i fronti del clock ad una frequenza "clock_frequency_in" per averli ad una frequenza più     |   |
| bassa "clock_frequency_out"                                                                         | 2 |
| entity counter_modN                                                                                 | 3 |
| entity counter_UpMod2n_Re_Sr                                                                        | 3 |
| entity display_7_segmenti                                                                           | ó |
| entity flipflop_d_risingEdge_asyncReset                                                             |   |
| Flipflop_d_risingEdge_asyncReset implementa un flipflop di tipo d che commuta sul fronte di         |   |
| salita, con segnale di enable e reset asincrono                                                     | j |
| entity flipflopmux                                                                                  | , |
| entity full_adder                                                                                   | , |
| entity half_adder                                                                                   | 3 |
| entity mux2_1                                                                                       |   |
| Definisco il componente e la sua interfaccia                                                        | ) |
| entity overflow_checker                                                                             | ) |
| entity register_d_Re_Ar                                                                             |   |
| Registro di diensione "width" che prende in ingresso un dato D e lo memorizza 21                    |   |
| entity ripple_carry_adder                                                                           | 2 |
| entity rippleCarry_adder                                                                            | 3 |
| ontity scan chain                                                                                   |   |

2 Class Index

# **Chapter 2**

# File Index

# 2.1 File List

Here is a list of all documented files with brief descriptions:

| booth_multiplier_control_unit.vhd                                               |    |
|---------------------------------------------------------------------------------|----|
| Unità di controllo del moltiplicatore di Booth                                  | 27 |
| booth_On_Board.vhd                                                              |    |
| Componente di alto livello per implementare il moltiplicatore di Booth su board | 27 |
| carrySelect_adder.vhd                                                           |    |
| Sommatore Carry Select                                                          | 28 |
| carrySelect_addSub.vhd                                                          |    |
| Sommatore Carry Select in grado di effettuare anche l'operazione di sottrazione | 29 |
| carrySelect_cell.vhd                                                            |    |
| Singolo blocco di un sommatore carry Select                                     | 29 |
| counter_modN.vhd                                                                |    |
| Contatore modulo 2 alla N                                                       | 30 |
| display_7_segmenti.vhd                                                          |    |
| Display a 7 segmenti                                                            | 30 |
| flipflopmux.vhd                                                                 |    |
| Flip flop D con multiplexer                                                     | 31 |
| full_adder.vhd                                                                  |    |
| Sommatore Full-Adder 3 ingressi 2 uscite                                        | 31 |
| half_adder.vhd                                                                  |    |
| Sommatore half_adder 2 ingressi 2 uscite                                        | 32 |
| scan_chain.vhd                                                                  |    |
| Registro di n flip flop D multiplexati                                          | 32 |

File Index

# **Chapter 3**

# **Class Documentation**

# 3.1 anodes\_manager Entity Reference

Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti. Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati da segnali 0-attivi.

#### Libraries

IEEE

## **Use Clauses**

• STD\_LOGIC\_1164

## **Ports**

• select\_digit in STD\_LOGIC\_VECTOR( 2 downto 0)

anodes\_manager input: seleziona digit

enable\_digit in STD\_LOGIC\_VECTOR(7 downto 0)

anodes\_manager input: abilita digit

anodes out STD\_LOGIC\_VECTOR( 7 downto 0)

anodes\_manager output: digit da accendere

### 3.1.1 Detailed Description

Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti.

Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati da segnali 0-attivi.

## 3.1.2 Member Data Documentation

### 3.1.2.1 IEEE

```
IEEE [Library]
```

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 -

### 3.1.2.2 STD\_LOGIC\_1164

```
STD_LOGIC_1164 [Package]
```

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen

The documentation for this class was generated from the following file:

· anodes\_manager.vhd

# 3.2 booth\_multiplier Entity Reference

#### Libraries

IEEE

architecture dataflow of anodes\_manager end

# **Use Clauses**

- STD\_LOGIC\_1164
- numeric\_std
- math\_real

### Generics

• N INTEGER:= 8

### **Ports**

- X in STD\_LOGIC\_VECTOR(N- 1 downto 0)
- Y in STD\_LOGIC\_VECTOR(N- 1 downto 0)
- · start in STD\_LOGIC
- clock in STD\_LOGIC
- reset\_n in STD\_LOGIC
- stop out STD\_LOGIC
- Z out STD\_LOGIC\_VECTOR(( 2 \*N)- 1 downto 0)

The documentation for this class was generated from the following file:

booth\_multiplier.vhd

# 3.3 booth\_multiplier\_control\_unit Entity Reference

### Libraries

• IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- numeric\_std
- · math\_real

# Generics

• N NATURAL:= 8

parallelismo di X

### **Ports**

- clock in STD\_LOGIC
- start in STD\_LOGIC
- reset\_n in STD\_LOGIC
- counter\_hit in STD\_LOGIC

segnala la fine della moltiplicazione

x\_lsbs in STD\_LOGIC\_VECTOR( 1 downto 0 )

ultimi due bit di x corrente

- stop out STD\_LOGIC
- · en\_a out STD\_LOGIC

se scan\_en =1 la scan chain funziona come shifter register

- en\_q out STD\_LOGIC
- en\_m out STD\_LOGIC
- shift out STD\_LOGIC
- subtract out STD\_LOGIC
- count\_up out STD\_LOGIC
- reset\_a out STD\_LOGIC
- reset\_count out STD\_LOGIC

reset il conteggio

The documentation for this class was generated from the following file:

· booth\_multiplier\_control\_unit.vhd

# 3.4 booth\_multiplier\_onBoard Entity Reference

#### Libraries

IEEE

### **Use Clauses**

STD\_LOGIC\_1164

#### Generics

N NATURAL:= 4

#### **Ports**

- clock in STD\_LOGIC
- start in STD\_LOGIC
- start\_led out STD\_LOGIC
- stop out STD\_LOGIC
- enable\_a in STD\_LOGIC
- enable\_b in STD\_LOGIC
- subtract in STD\_LOGIC
- input in STD\_LOGIC\_VECTOR( 3 downto 0 )

input addendo

- · overflow out STD LOGIC
- c\_out out STD\_LOGIC
- anodes out STD\_LOGIC\_VECTOR( 7 downto 0)
- leds out STD\_LOGIC\_VECTOR( 2 \*N- 1 downto 0 )
- cathodes out STD\_LOGIC\_VECTOR( 7 downto 0 )

output carry in uscita

The documentation for this class was generated from the following file:

· booth\_On\_Board.vhd

# 3.5 BoothMultiplier\_tb\_onBoard Entity Reference

## Libraries

· ieee

### **Use Clauses**

• std\_logic\_1164

# 3.5.1 Detailed Description

Uncomment the following library declaration if using arithmetic functions with Signed or Unsigned values

The documentation for this class was generated from the following file:

· BoothMultiplier\_tb\_onBoard.vhd

# 3.6 carrySelect\_adder Entity Reference

#### Libraries

• IEEE

# **Use Clauses**

STD\_LOGIC\_1164

#### Generics

M NATURAL:= 4

M parallelismo dei ripplecarry adder.

P NATURAL:= 2

P parallelismo delle celle dell carry select Come metto M e P, marco e co fanno la stima dei tempi e mettono solo (M\*P) da cui ricavano poi M e P io direi di fare una versione con M e P espliciti e una versione come l'hanno fatta loro, ma su quella.

#### **Ports**

```
    A in STD_LOGIC_VECTOR(((M *P)-1)downto 0)
```

input addendo

• B in STD\_LOGIC\_VECTOR(((M \*P )- 1 )downto 0 )

input addendo

· c in in STD\_LOGIC

input carry in ingresso

S out STD\_LOGIC\_VECTOR(((M \*P) - 1)downto 0)

output somma

c\_out out STD\_LOGIC

output carry in uscita

The documentation for this class was generated from the following file:

· carrySelect\_adder.vhd

# 3.7 carrySelect\_addSub Entity Reference

# Libraries

IEEE

### **Use Clauses**

- STD\_LOGIC\_1164
- · math\_real
- · numeric\_std

#### Generics

- M NATURAL:= 4
- P NATURAL:= 2

P parallelismo delle celle dell carry select Come metto M e P, marco e co fanno la stima dei tempi e mettono solo width da cui ricavano poi M e P io direi di fare una versione con M e P espliciti e una versione come l'hanno fatta loro, ma su quella.

#### **Ports**

```
    A in STD_LOGIC_VECTOR(((M*P)-1)downto 0)
        input addendo
    B in STD_LOGIC_VECTOR(((M*P)-1)downto 0)
        input addendo
    subtract in STD_LOGIC
    S out STD_LOGIC_VECTOR(((M*P)-1)downto 0)
        output somma
    overflow out STD_LOGIC
    c_out out STD_LOGIC
        output carry in uscita
```

The documentation for this class was generated from the following file:

· carrySelect\_addSub.vhd

# 3.8 carrySelect\_cell Entity Reference

#### Libraries

IEEE

### **Use Clauses**

• STD\_LOGIC\_1164

### Generics

• width NATURAL:= 4

### **Ports**

- A in STD\_LOGIC\_VECTOR((width- 1 )downto 0 )
- B in STD\_LOGIC\_VECTOR((width- 1 )downto 0 )
- · c in in STD LOGIC
- S out STD\_LOGIC\_VECTOR((width- 1 )downto 0 )
- · c\_out out STD\_LOGIC

The documentation for this class was generated from the following file:

carrySelect\_cell.vhd

# 3.9 cathodes\_manager Entity Reference

#### Libraries

• IEEE

#### **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD

#### **Ports**

```
    select_digit in STD_LOGIC_VECTOR( 2 downto 0 )
    cathodes_manager input: seleziona digit su cui mostrare la cifra
```

```
    values in STD_LOGIC_VECTOR( 31 downto 0 )
    cathodes_manager input: valore da mostrare (codifica esadecimale)
```

dots in STD\_LOGIC\_VECTOR( 7 downto 0 )

cathodes\_manager input: punto da accendere per la parte decimale

cathodes out STD\_LOGIC\_VECTOR( 7 downto 0 )

cathodes\_manager output: catodo da accendere

# 3.9.1 Detailed Description

Permette di gestire l'abilitazione dei catodi associati ad ogni segmento omologo di ogni cifra(digit) di un display a 7 segmenti.

Per accendere il giusto segmento è necessario che il catodo sia 0, poichè i catodi sono pilotati da segnali 0-attivi.

### 3.9.2 Member Data Documentation

```
3.9.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.9.2.2 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen
```

The documentation for this class was generated from the following file:

cathodes\_manager.vhd

# 3.10 clock\_divisor Entity Reference

Filtra i fronti del clock ad una frequenza "clock\_frequency\_in" per averli ad una frequenza più bassa "clock\_← frequency\_out".

#### Libraries

IEEE

architecture behavioral of cathodes\_manager end

### **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• clock\_frequency\_in integer:= 100000000

frequenza del clock in ingresso

clock\_frequency\_out integer:= 1000

frequenza del clock in uscita

# **Ports**

· enable in STD\_LOGIC

clock\_divisor input: segnale enable

reset\_n in STD\_LOGIC

clock\_divisor input: segnale reset

clock\_freq\_in in STD\_LOGIC

clock\_divisor input: segnale di clock in ingresso

clock\_freq\_out out STD\_LOGIC

clock\_divisor output: segnale di clock in uscita

# 3.10.1 Detailed Description

Filtra i fronti del clock ad una frequenza "clock\_frequency\_in" per averli ad una frequenza più bassa "clock\_⇔ frequency\_out".

### 3.10.2 Member Data Documentation

```
3.10.2.1 STD_LOGIC_1164
```

```
STD_LOGIC_1164 [Package]
```

last changes: <11/11/2018><15/10/2018><log> Aggiunta doc doxygen

The documentation for this class was generated from the following file:

· clock\_divisor.vhd

# 3.11 counter\_modN Entity Reference

#### Libraries

IEEE

architecture behavioral of clock\_divisor end

### **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD
- · STD LOGIC ARITH
- math\_real

### Generics

count\_max integer:= 8

### **Ports**

- clock in STD\_LOGIC
- count\_up in STD\_LOGIC
- reset\_n in STD\_LOGIC
- value out STD\_LOGIC\_VECTOR((integer(ceil(log2(real(count\_max)))))-1 downto 0)
- hit out STD\_LOGIC

The documentation for this class was generated from the following file:

• counter\_modN.vhd

# 3.12 counter\_UpMod2n\_Re\_Sr Entity Reference

# Libraries

• IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- numeric\_std

#### Generics

- n NATURAL:= 1
- enable\_level STD\_LOGIC:=' 1 '

# **Ports**

enable in STD\_LOGIC

enable input

reset\_n in STD\_LOGIC

reset input

clock in STD\_LOGIC

clock input

count\_hit out STD\_LOGIC

count\_hit output

COUNTS out STD\_LOGIC\_VECTOR((n-1))downto 0)

COUNT output.

# 3.12.1 Detailed Description

Contatore modulo 2 alla N. Il conteggio viene effettuato sul fronte di salita del clock e il reset è sincrono.

#### 3.12.2 Member Data Documentation

```
3.12.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.12.2.2 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen
```

The documentation for this class was generated from the following file:

• counter\_UpMod2n\_Re\_Sr.vhd

# 3.13 display\_7\_segmenti Entity Reference

#### Libraries

IEEE

architecture behavioral of counter\_UpMod2n\_Re\_Sr end

# **Use Clauses**

STD LOGIC 1164

#### **Ports**

enable in STD\_LOGIC

enable del componente

clock in STD\_LOGIC

clock

· reset in STD\_LOGIC

reset 1-attivo

values in STD\_LOGIC\_VECTOR(31 downto 0)

Stringa di bit del valore da mostrare.

dots in STD\_LOGIC\_VECTOR(7 downto 0)

Segnali che permette di pilotare i punti.

enable\_digit in STD\_LOGIC\_VECTOR( 7 downto 0 )

Segnali che attiva le digit.

anodes out STD\_LOGIC\_VECTOR(7 downto 0)

Uscita che pilota gli anodi.

cathodes out STD\_LOGIC\_VECTOR(7 downto 0)

Uscita che pilota i catodi.

# 3.13.1 Detailed Description

Componente che permette di pilotare fino a 4 digit ricevendo il valore da mostrare sul display come sequenza di bit

The documentation for this class was generated from the following file:

· display\_7\_segmenti.vhd

# 3.14 flipflop\_d\_risingEdge\_asyncReset Entity Reference

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

#### Libraries

• IEEE

### **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

```
    init_value STD_LOGIC:=' 0 '
        definisce il livello iniziale del flipflop
    reset_level STD_LOGIC:=' 0 '
        definisce il livello reset
    enable_level STD_LOGIC:=' 1 '
```

definisce il livello enable

#### **Ports**

· clock in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale di clock per sincronizzare

enable in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale enable

reset in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale reset

d in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input: input data

• q out STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset output : output data

### 3.14.1 Detailed Description

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

### 3.14.2 Member Data Documentation

```
3.14.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.14.2.2 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <14/11/2018> <13/11/2018> <log> create
```

The documentation for this class was generated from the following file:

flipflop\_d\_risingEdge\_asyncReset.vhd

# 3.15 flipflopmux Entity Reference

#### Libraries

IEEE

architecture behavioural end

### **Use Clauses**

• STD\_LOGIC\_1164

#### **Ports**

clock in STD\_LOGIC

clock

· en in STD\_LOGIC

enable

· reset\_n in STD\_LOGIC

racat

• scan\_en in STD\_LOGIC

segnale di selezione del multiplexer per modalità (0 = normale, 1 = controllo)

• d in STD\_LOGIC

ingresso del flipflop in modalità normale

scan\_in in STD\_LOGIC

ingresso del flipflop in modalità controllo

q out STD\_LOGIC

uscita del flipflop

# 3.15.1 Detailed Description

flipflopmux è un flip flop D con multiplexer: scan\_en è il segnale di controllo del multiplexer, se scan\_en = 0 l'ingresso è d, se scan\_en = 1 l'ingresso è scan\_in.

The documentation for this class was generated from the following file:

· flipflopmux.vhd

# 3.16 full\_adder Entity Reference

# Libraries

IEEE

#### **Use Clauses**

• STD\_LOGIC\_1164

### **Ports**

X in STD\_LOGIC

full\_adder input : addendo

Y in STD\_LOGIC

full\_adder input : addendo

• C\_in in STD\_LOGIC

full\_adder input : carry in ingresso

• S out STD\_LOGIC

full\_adder output : sommaC\_out out STD\_LOGIC

full\_adder output : carry

## 3.16.1 Detailed Description

Descrizione Somma i 3 bit in ingresso (2 addendi e 1 carry in ingresso). In uscita abbiamo il risultato della somma sul bit S e il riporto sul bit C.

The documentation for this class was generated from the following file:

· full\_adder.vhd

# 3.17 half\_adder Entity Reference

# Libraries

· ieee

architecture dataflow of full\_adder end

### **Use Clauses**

· std logic 1164

### **Ports**

- x in std\_logic
- y in std\_logic
- s out std\_logic
- c out std\_logic

The documentation for this class was generated from the following file:

half\_adder.vhd

# 3.18 mux2\_1 Entity Reference

definisco il componente e la sua interfaccia

## Libraries

• IEEE

# **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• width natural:= 1

parallelismo dell' I/O del multiplexer

# **Ports**

```
    SEL in STD_LOGIC
        mux2_1 input: selezione
    A in STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 input: A
    B in STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 input: B
    X out STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 output: X
```

# 3.18.1 Detailed Description

definisco il componente e la sua interfaccia

Descrizione Quando l'ingresso SEL è basso, l'uscita assume il valore del segnale A, altrimenti quando il segnale SEL è alto l'uscita assume il valore del segnale B.

### 3.18.2 Member Data Documentation

```
3.18.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –
```

#### 3.18.2.2 STD\_LOGIC\_1164

```
STD_LOGIC_1164 [Package]
```

last changes: <14/11/2018><13/11/2018><log> create

The documentation for this class was generated from the following file:

mux2\_1.vhd

# 3.19 overflow\_checker Entity Reference

#### Libraries

IEEE

architecture dataflow of mux2\_1 end

### **Use Clauses**

• STD LOGIC 1164

#### **Ports**

• a in STD\_LOGIC

bit più significativo (segno) di A

• b in STD\_LOGIC

bit più significativo (segno) di B

subtract in STD\_LOGIC

bit di operazione: 1 se sottrazione, 0 se addizione

• s in STD LOGIC

bit più significativo (segno) di S

overflow out STD\_LOGIC

bit alto se ho una condizione di overflow

### 3.19.1 Detailed Description

Descrizione La macchina controlla se vi è overflow nel risultato confrontando le cifre più significative (segno) dei due operandi e del risultato con subtract. Ho overflow in caso di:

- · somma di due positivi con risultato negativo
- · somma di due negativi con risultato positivo
- · differenza di positivo e negativo con risultato negativo
- · differenza di negativo e positivo con risultato positivo

#### 3.19.2 Member Data Documentation

```
3.19.2.1 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen
```

The documentation for this class was generated from the following file:

overflow\_checker.vhd

# 3.20 register\_d\_Re\_Ar Entity Reference

Registro di diensione "width" che prende in ingresso un dato D e lo memorizza.

#### Libraries

IEEE

architecture behavioural of overflow\_checker end

#### **Use Clauses**

• STD LOGIC 1164

# Generics

```
    width NATURAL:= 8
        definisce il parallelismo del registro
    reset_level STD_LOGIC:=' 0 '
        definisce il livello reset
    enable_level STD_LOGIC:=' 1 '
        definisce il livello enable
```

#### **Ports**

```
    clock in STD_LOGIC
        register_d_Re_Ar input : segnale di clock per sincronizzare
    enable in STD_LOGIC
        register_d_Re_Ar input : segnale enable
    reset in STD_LOGIC
        register_d_Re_Ar input : segnale reset
    d in STD_LOGIC_VECTOR(width - 1 downto 0)
        register_d_Re_Ar input : inpput data
    q out STD_LOGIC_VECTOR(width - 1 downto 0)
        register_d_Re_Ar input : output data
```

# 3.20.1 Detailed Description

Registro di diensione "width" che prende in ingresso un dato D e lo memorizza.

### 3.20.2 Member Data Documentation

```
3.20.2.1 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <16/11/2018> <16/11/2018> <log> create
```

The documentation for this class was generated from the following file:

• register\_d\_Re\_Ar.vhd

# 3.21 ripple\_carry\_adder Entity Reference

### Libraries

ieee

architecture behavioral of register\_d\_Re\_Ar end

### **Use Clauses**

• std\_logic\_1164

# Generics

· width natural

#### **Ports**

```
• X in std_logic_vector(width- 1 downto 0)
```

- Y in std\_logic\_vector(width- 1 downto 0)
- · cin in std\_logic
- cout out std\_logic
- sum out std\_logic\_vector(width- 1 downto 0)

### 3.21.1 Member Data Documentation

```
3.21.1.1 std_logic_1164
```

```
std_logic_1164 [Package]
```

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen

The documentation for this class was generated from the following file:

• ripple\_carry\_adder.vhd

# 3.22 rippleCarry\_adder Entity Reference

#### Libraries

• IEEE

#### **Use Clauses**

• STD LOGIC 1164

### Generics

• width NATURAL:= 8

#### **Ports**

- X in STD LOGIC VECTOR(width 1 downto 0)
- Y in STD\_LOGIC\_VECTOR(width 1 downto 0)
- c\_in in STD\_LOGIC
- S out STD\_LOGIC\_VECTOR(width 1 downto 0)
- c out out STD LOGIC

rippleCarry\_adder output: carry

# 3.22.1 Detailed Description

Descrizione Somma le 2 stringe di bit in ingresso (2 addendi) e 1 bit (carry in ingresso). Caratterizzato da una serie di full\_adder in cascata che propagano il riporto.

In uscita abbiamo il risultato della somma sul bit S e il riporto sul bit C.

### 3.22.2 Member Data Documentation

```
3.22.2.1 c_in
c_in in STD_LOGIC [Port]
rippleCarry_adder input: addendo
3.22.2.2 c_out
c_out out STD_LOGIC [Port]
rippleCarry_adder output: carry
rippleCarry_adder output: somma
3.22.2.3 IEEE
IEEE [Library]
FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 -
3.22.2.4 S
S out STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]
rippleCarry_adder input : carry in ingresso
3.22.2.5 STD_LOGIC_1164
STD_LOGIC_1164 [Package]
last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen
3.22.2.6 width
width NATURAL:= 8 [Generic]
usato per definire il parallelismo del rippleCarry_adder
3.22.2.7 Y
Y in STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]
rippleCarry_adder input: addendo
The documentation for this class was generated from the following file:
```

rippleCarry\_adder.vhd

# 3.23 scan\_chain Entity Reference

### Libraries

IEEE

#### **Use Clauses**

• STD LOGIC 1164

### Generics

```
    width integer:= 8
        dimensione del registro

    shift_direction std_logic:=' 1 '
        shift a sinistra
```

### **Ports**

```
    clock in STD_LOGIC
```

segnale clock di tempificazione

en in STD\_LOGIC

segnale di abilitazione 1-attivo

reset\_n in STD\_LOGIC

segnale di reset 0-attivo

· scan en in STD LOGIC

segnale di selezione modalità (0 = normale, 1 = controllo)

scan\_in in STD\_LOGIC

primo valore scan-in

d\_reg in STD\_LOGIC\_VECTOR(width - 1 downto 0)

valore in ingresso nel registro

scan\_out out STD\_LOGIC

ultimo valore scan-out

q\_reg out STD\_LOGIC\_VECTOR(width - 1 downto 0)

valore in uscita del registro

# 3.23.1 Detailed Description

Scan chain è un registro di width flipflop D multiplexati. Quando scan\_en = 0, il componente si comporta come un normale registro. Quando scan\_en = 1, diventa uno shift register che shifta ad ogni colpo di clock. La direzione dello shift è regolata dal generic shift\_direction (0 = right, 1 = left)

The documentation for this class was generated from the following file:

· scan\_chain.vhd

# **Chapter 4**

# **File Documentation**

| 4.1 booth_multiplier_control_unit.vhd File R | <i>leference</i> |
|----------------------------------------------|------------------|
|----------------------------------------------|------------------|

Unità di controllo del moltiplicatore di Booth.

### **Entities**

• booth\_multiplier\_control\_unit entity

# 4.1.1 Detailed Description

Unità di controllo del moltiplicatore di Booth.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.2 booth\_On\_Board.vhd File Reference

Componente di alto livello per implementare il moltiplicatore di Booth su board.

28 File Documentation

# **Entities**

· booth\_multiplier\_onBoard entity

# 4.2.1 Detailed Description

Componente di alto livello per implementare il moltiplicatore di Booth su board.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.3 carrySelect\_adder.vhd File Reference

Sommatore Carry Select.

## **Entities**

• carrySelect\_adder entity

# 4.3.1 Detailed Description

Sommatore Carry Select.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

# 4.4 carrySelect\_addSub.vhd File Reference

Sommatore Carry Select in grado di effettuare anche l'operazione di sottrazione.

### **Entities**

· carrySelect\_addSub entity

# 4.4.1 Detailed Description

Sommatore Carry Select in grado di effettuare anche l'operazione di sottrazione.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

### Dependencies:

Nothings

# 4.5 carrySelect\_cell.vhd File Reference

Singolo blocco di un sommatore carry Select.

# **Entities**

• carrySelect\_cell entity

# 4.5.1 Detailed Description

Singolo blocco di un sommatore carry Select.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

### Dependencies:

30 File Documentation

# 4.6 counter\_modN.vhd File Reference

Contatore modulo 2 alla N.

#### **Entities**

• counter\_modN entity

# 4.6.1 Detailed Description

Contatore modulo 2 alla N.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.7 display\_7\_segmenti.vhd File Reference

Display a 7 segmenti.

# **Entities**

• display\_7\_segmenti entity

# 4.7.1 Detailed Description

Display a 7 segmenti.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

# 4.8 flipflopmux.vhd File Reference

flip flop D con multiplexer

### **Entities**

· flipflopmux entity

# 4.8.1 Detailed Description

flip flop D con multiplexer

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

### Dependencies:

Nothings

# 4.9 full\_adder.vhd File Reference

Sommatore Full-Adder 3 ingressi 2 uscite.

# **Entities**

• full\_adder entity

# 4.9.1 Detailed Description

Sommatore Full-Adder 3 ingressi 2 uscite.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

32 File Documentation

# 4.10 half\_adder.vhd File Reference

Sommatore half\_adder 2 ingressi 2 uscite.

### **Entities**

· half\_adder entity

# 4.10.1 Detailed Description

Sommatore half\_adder 2 ingressi 2 uscite.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.11 scan\_chain.vhd File Reference

Registro di n flip flop D multiplexati.

# **Entities**

• scan\_chain entity

# 4.11.1 Detailed Description

Registro di n flip flop D multiplexati.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

### Dependencies:

# Index

| anodes_manager, 5                     | mux2_1, 19                           |
|---------------------------------------|--------------------------------------|
| IEEE, 5                               | rippleCarry_adder, 24                |
| STD_LOGIC_1164, 6                     |                                      |
| ,                                     | mux2_1, 19                           |
| booth_On_Board.vhd, 27                | IEEE, 19                             |
| booth_multiplier, 6                   | STD_LOGIC_1164, 19                   |
| booth_multiplier_control_unit, 7      |                                      |
| booth_multiplier_control_unit.vhd, 27 | overflow_checker, 20                 |
| booth_multiplier_onBoard, 7           | STD_LOGIC_1164, 21                   |
| BoothMultiplier_tb_onBoard, 8         |                                      |
|                                       | register_d_Re_Ar, 21                 |
| c_in                                  | STD_LOGIC_1164, 22                   |
| rippleCarry_adder, 23                 | ripple_carry_adder, 22               |
| c out                                 | std_logic_1164, 22                   |
| rippleCarry_adder, 24                 | rippleCarry_adder, 23                |
| carrySelect_addSub, 9                 | c_in, 23                             |
| carrySelect_addSub.vhd, 29            | c_out, 24                            |
| carrySelect_adder, 9                  | IEEE, 24                             |
| carrySelect_adder.vhd, 28             | S, 24                                |
| •                                     | STD_LOGIC_1164, 24                   |
| carrySelect_cell, 10                  | width, 24                            |
| carrySelect_cell.vhd, 29              | Y, 24                                |
| cathodes_manager, 11                  | 1,24                                 |
| IEEE, 11                              | S                                    |
| STD_LOGIC_1164, 11                    | rippleCarry_adder, 24                |
| clock_divisor, 12                     | STD_LOGIC_1164                       |
| STD_LOGIC_1164, 12                    |                                      |
| counter_UpMod2n_Re_Sr, 13             | anodes_manager, 6                    |
| IEEE, 14                              | cathodes_manager, 11                 |
| STD_LOGIC_1164, 14                    | clock_divisor, 12                    |
| counter_modN.vhd, 30                  | counter_UpMod2n_Re_Sr, 14            |
| counter_modN, 13                      | flipflop_d_risingEdge_asyncReset, 16 |
|                                       | mux2_1, 19                           |
| display_7_segmenti, 15                | overflow_checker, 21                 |
| display_7_segmenti.vhd, 30            | register_d_Re_Ar, 22                 |
|                                       | rippleCarry_adder, 24                |
| flipflop_d_risingEdge_asyncReset, 15  | scan_chain, 25                       |
| IEEE, 16                              | scan_chain.vhd, 32                   |
| STD_LOGIC_1164, 16                    | std_logic_1164                       |
| flipflopmux, 17                       | ripple_carry_adder, 22               |
| flipflopmux.vhd, 31                   |                                      |
| full_adder, 17                        | width                                |
| full_adder.vhd, 31                    | rippleCarry_adder, 24                |
| half_adder, 18                        | Υ                                    |
| half_adder.vhd, 32                    | rippleCarry_adder, 24                |
| nan_adder.vnd, 02                     | 11pp10-0411                          |
| IEEE                                  |                                      |
| anodes_manager, 5                     |                                      |
| cathodes_manager, 11                  |                                      |
| counter_UpMod2n_Re_Sr, 14             |                                      |
| flipflop_d_risingEdge_asyncReset, 16  |                                      |