# UART\_PO\_PC

Corso di ASE anno 18/19

Gruppo 14 PREVITERA GABRIELE PENNONE MIRKO PENNA SIMONE

# **Contents**

| 1 | Clas | s Index  |                                      | 1  |
|---|------|----------|--------------------------------------|----|
|   | 1.1  | Class    | List                                 | 1  |
| 2 | File | Index    |                                      | 3  |
|   | 2.1  | File Lis | st                                   | 3  |
| 3 | Clas | s Docu   | mentation                            | 5  |
|   | 3.1  | anode    | s_manager Entity Reference           | 5  |
|   |      | 3.1.1    | Detailed Description                 | 5  |
|   |      | 3.1.2    | Member Data Documentation            | 5  |
|   |      |          | 3.1.2.1 IEEE                         | 6  |
|   |      |          | 3.1.2.2 STD_LOGIC_1164               | 6  |
|   | 3.2  | cathoo   | des_manager Entity Reference         | 6  |
|   |      | 3.2.1    | Detailed Description                 | 6  |
|   |      | 3.2.2    | Member Data Documentation            | 7  |
|   |      |          | 3.2.2.1 STD_LOGIC_1164               | 7  |
|   | 3.3  | clock_   | divisor Entity Reference             | 7  |
|   |      | 3.3.1    | Detailed Description                 | 8  |
|   |      | 3.3.2    | Member Data Documentation            | 8  |
|   |      |          | 3.3.2.1 STD_LOGIC_1164               | 8  |
|   | 3.4  | counte   | er_UpMod2n_Re_Sr Entity Reference    | 8  |
|   |      | 3.4.1    | Detailed Description                 | 9  |
|   | 3.5  | counte   | er_UpN_Re_preset_Sr Entity Reference | 9  |
|   | 3.6  | counte   | or LINN Re Sr Entity Reference       | 10 |

ii CONTENTS

| 3.7  | display   | y_7_segments Entity Reference              | 10 |
|------|-----------|--------------------------------------------|----|
|      | 3.7.1     | Detailed Description                       | 11 |
| 3.8  | flag_FF   | F Entity Reference                         | 11 |
|      | 3.8.1     | Detailed Description                       | 12 |
| 3.9  | flipflop_ | o_d_risingEdge_asyncReset Entity Reference | 12 |
|      | 3.9.1     | Detailed Description                       | 13 |
|      | 3.9.2     | Member Data Documentation                  | 13 |
|      |           | 3.9.2.1 IEEE                               | 13 |
|      |           | 3.9.2.2 STD_LOGIC_1164                     | 13 |
| 3.10 | flipflopr | omux Entity Reference                      | 13 |
|      | 3.10.1    | Detailed Description                       | 14 |
| 3.11 | mux2_     | _1 Entity Reference                        | 14 |
|      | 3.11.1    | Detailed Description                       | 14 |
|      | 3.11.2    | Member Data Documentation                  | 15 |
|      |           | 3.11.2.1 IEEE                              | 15 |
|      |           | 3.11.2.2 STD_LOGIC_1164                    | 15 |
| 3.12 | registe   | er_d_Re_Ar Entity Reference                | 15 |
|      | 3.12.1    | Detailed Description                       | 16 |
|      | 3.12.2    | Member Data Documentation                  | 16 |
|      |           | 3.12.2.1 STD_LOGIC_1164                    | 16 |
| 3.13 | scan_c    | chain Entity Reference                     | 16 |
|      | 3.13.1    | Detailed Description                       | 17 |
| 3.14 | uart En   | ntity Reference                            | 17 |
|      | 3.14.1    | Member Data Documentation                  | 18 |
|      |           | 3.14.1.1 rd_uart                           | 18 |
| 3.15 | uart_or   | onBoard Entity Reference                   | 18 |
| 3.16 | uart_rx   | x Entity Reference                         | 19 |
|      | 3.16.1    | Detailed Description                       | 20 |
| 3.17 | uart_rx   | x_cu Entity Reference                      | 20 |
|      | 3.17.1    | Detailed Description                       | 21 |
| 3.18 | uart_rx   | x_po Entity Reference                      | 21 |
| 3.19 | uart_tx   | x Entity Reference                         | 22 |
| 3.20 | uart_tx   | x_cu Entity Reference                      | 22 |
| 3.21 | uart_tx   | x_po Entity Reference                      | 23 |

CONTENTS

| 4   | File I | Documentation 25                            |    |  |  |  |
|-----|--------|---------------------------------------------|----|--|--|--|
|     | 4.1    | counter_UpMod2n_Re_Sr.vhd File Reference    | 25 |  |  |  |
|     |        | 4.1.1 Detailed Description                  | 25 |  |  |  |
|     | 4.2    | counter_UpN_preset_Re_Sr.vhd File Reference | 25 |  |  |  |
|     |        | 4.2.1 Detailed Description                  | 26 |  |  |  |
|     | 4.3    | counter_UpN_Re_Sr.vhd File Reference        | 26 |  |  |  |
|     |        | 4.3.1 Detailed Description                  | 26 |  |  |  |
|     | 4.4    | display_7_segments.vhd File Reference       | 27 |  |  |  |
|     |        | 4.4.1 Detailed Description                  | 27 |  |  |  |
|     | 4.5    | flag_FF.vhd File Reference                  | 27 |  |  |  |
|     |        | 4.5.1 Detailed Description                  | 27 |  |  |  |
|     | 4.6    | flipflopmux.vhd File Reference              | 28 |  |  |  |
|     |        | 4.6.1 Detailed Description                  | 28 |  |  |  |
|     | 4.7    | scan_chain.vhd File Reference               | 28 |  |  |  |
|     |        | 4.7.1 Detailed Description                  | 28 |  |  |  |
|     | 4.8    | uart.vhd File Reference                     | 29 |  |  |  |
|     |        | 4.8.1 Detailed Description                  | 29 |  |  |  |
|     | 4.9    | uart_onBoard.vhd File Reference             | 29 |  |  |  |
|     |        | 4.9.1 Detailed Description                  | 29 |  |  |  |
|     | 4.10   | uart_rx.vhd File Reference                  | 30 |  |  |  |
|     |        | 4.10.1 Detailed Description                 | 30 |  |  |  |
|     | 4.11   | uart_rx_cu.vhd File Reference               | 30 |  |  |  |
|     |        | 4.11.1 Detailed Description                 | 30 |  |  |  |
|     | 4.12   | uart_rx_po.vhd File Reference               | 31 |  |  |  |
|     |        | 4.12.1 Detailed Description                 | 31 |  |  |  |
|     | 4.13   | uart_tx.vhd File Reference                  | 31 |  |  |  |
|     |        | 4.13.1 Detailed Description                 | 31 |  |  |  |
|     | 4.14   | uart_tx_cu.vhd File Reference               | 32 |  |  |  |
|     |        | 4.14.1 Detailed Description                 | 32 |  |  |  |
|     | 4.15   | uart_tx_po.vhd File Reference               | 32 |  |  |  |
|     |        | 4.15.1 Detailed Description                 | 32 |  |  |  |
| Ind | ex     |                                             | 33 |  |  |  |

# **Chapter 1**

# **Class Index**

# 1.1 Class List

Here are the classes, structs, unions and interfaces with brief descriptions:

| entity anodes_manager                                                                               |
|-----------------------------------------------------------------------------------------------------|
| Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti.            |
| Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati |
| da segnali 0-attivi                                                                                 |
| entity cathodes_manager                                                                             |
| entity clock_divisor                                                                                |
| Filtra i fronti del clock ad una frequenza "clock_frequency_in" per averli ad una frequenza più     |
| bassa "clock_frequency_out"                                                                         |
| entity counter_UpMod2n_Re_Sr                                                                        |
| entity counter_UpN_Re_preset_Sr                                                                     |
| entity counter_UpN_Re_Sr                                                                            |
| entity display_7_segments                                                                           |
| entity flag_FF                                                                                      |
| entity flipflop_d_risingEdge_asyncReset                                                             |
| Flipflop_d_risingEdge_asyncReset implementa un flipflop di tipo d che commuta sul fronte di         |
| salita, con segnale di enable e reset asincrono                                                     |
| entity flipflopmux                                                                                  |
| entity mux2_1                                                                                       |
| Definisco il componente e la sua interfaccia                                                        |
| entity register_d_Re_Ar                                                                             |
| Registro di dimensione "dimension" che prende in ingresso un dato D e lo memorizza 15               |
| entity scan_chain                                                                                   |
| entity uart                                                                                         |
| entity uart_onBoard                                                                                 |
| entity uart_rx                                                                                      |
| entity uart_rx_cu                                                                                   |
| entity uart_rx_po                                                                                   |
| entity uart_tx                                                                                      |
| entity uart_tx_cu 22                                                                                |
| entity uart tx po                                                                                   |

2 Class Index

# Chapter 2

# File Index

# 2.1 File List

Here is a list of all documented files with brief descriptions:

| counter_UpMod2n_Re_Sr.vhd                                               |    |
|-------------------------------------------------------------------------|----|
| Contatore modulo 2 alla N                                               | 25 |
| counter_UpN_preset_Re_Sr.vhd                                            |    |
| Contatore modulo N con preset                                           | 25 |
| counter_UpN_Re_Sr.vhd                                                   |    |
| Contatore modulo N                                                      | 26 |
| display_7_segments.vhd                                                  |    |
| Componente che permette di pilotare le digit di un display a 7 segmenti | 27 |
| flag_FF.vhd                                                             |    |
| Flip Flop che segnala lo stato dell'UART (buffer pieno o vuoto)         | 27 |
| flipflopmux.vhd                                                         |    |
| Flip Flop D con multiplexer                                             | 28 |
| scan_chain.vhd                                                          |    |
| Registro di N flip flop D multiplexati                                  | 28 |
| uart.vhd                                                                |    |
| Componente che permette la comunicazione asincrona tra 2 device         | 29 |
| uart_onBoard.vhd                                                        |    |
| Componente di alto livello per implementare l'UART su board             | 29 |
| uart_rx.vhd                                                             |    |
| Parte di ricezione dell'UART                                            | 30 |
| uart_rx_cu.vhd                                                          |    |
| Unità di controllo della parte di ricezione dell'UART                   | 30 |
| uart_rx_po.vhd                                                          |    |
| Parte operativa della parte di ricezione dell'UART                      | 31 |
| uart_tx.vhd                                                             |    |
| Parte di trasmissione dell'UART                                         | 31 |
| uart_tx_cu.vhd                                                          |    |
| Unità di controllo della parte di trasmissione dell'UART                | 32 |
| uart_tx_po.vhd                                                          |    |
| Parte operativa della parte di trasmissione dell'UART                   | 32 |

File Index

# **Chapter 3**

# **Class Documentation**

# 3.1 anodes\_manager Entity Reference

Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti. Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati da segnali 0-attivi.

#### Libraries

IEEE

## **Use Clauses**

• STD\_LOGIC\_1164

# **Ports**

• select\_digit in STD\_LOGIC\_VECTOR( 2 downto 0)

anodes\_manager input: seleziona digit

enable\_digit in STD\_LOGIC\_VECTOR(7 downto 0)

anodes\_manager input: abilita digit

anodes out STD\_LOGIC\_VECTOR( 7 downto 0)

anodes\_manager output: digit da accendere

## 3.1.1 Detailed Description

Permette di gestire gli anodi associati ad ogni cifra(digit) di un display a 7 segmenti.

Per accendere la cifra giusta(digit) è necessario che l'anodo sia 0, poichè gli anodi sono pilotati da segnali 0-attivi.

# 3.1.2 Member Data Documentation

#### 3.1.2.1 IEEE

```
TEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.1.2.2 STD_LOGIC_1164
```

```
STD_LOGIC_1164 [Package]
```

last changes: <11/11/2018><15/10/2018><log> Aggiunta doc doxygen

The documentation for this class was generated from the following file:

· anodes\_manager.vhd

# 3.2 cathodes\_manager Entity Reference

#### Libraries

IEEE

architecture dataflow of anodes\_manager end

## **Use Clauses**

- STD LOGIC 1164
- NUMERIC STD

## **Ports**

select\_digit in STD\_LOGIC\_VECTOR( 2 downto 0 )
 cathodes\_manager input: seleziona digit su cui mostrare la cifra

values in STD\_LOGIC\_VECTOR( 31 downto 0 )
 cathodes\_manager input: valore da mostrare (codifica esadecimale)

dots in STD\_LOGIC\_VECTOR( 7 downto 0 )

cathodes\_manager input: punto da accendere per la parte decimale

cathodes out STD\_LOGIC\_VECTOR(7 downto 0)

cathodes\_manager output: catodo da accendere

# 3.2.1 Detailed Description

Permette di gestire l'abilitazione dei catodi associati ad ogni segmento omologo di ogni cifra(digit) di un display a 7 segmenti.

Per accendere il giusto segmento è necessario che il catodo sia 0, poichè i catodi sono pilotati da segnali 0-attivi.

## 3.2.2 Member Data Documentation

## 3.2.2.1 STD\_LOGIC\_1164

```
STD_LOGIC_1164 [Package]
```

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen

The documentation for this class was generated from the following file:

· cathodes\_manager.vhd

# 3.3 clock\_divisor Entity Reference

Filtra i fronti del clock ad una frequenza "clock\_frequency\_in" per averli ad una frequenza più bassa "clock\_⇔ frequency\_out".

#### Libraries

IEEE

architecture behavioral of cathodes\_manager end

#### **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• clock\_frequency\_in integer:= 100000000

frequenza del clock in ingresso

• clock\_frequency\_out integer:= 1000

frequenza del clock in uscita

#### **Ports**

enable in STD\_LOGIC

clock\_divisor input: segnale enable

reset\_n in STD\_LOGIC

clock\_divisor input: segnale reset

clock\_freq\_in in STD\_LOGIC

clock\_divisor input: segnale di clock in ingresso

clock\_freq\_out out STD\_LOGIC

clock\_divisor output: segnale di clock in uscita

# 3.3.1 Detailed Description

Filtra i fronti del clock ad una frequenza "clock\_frequency\_in" per averli ad una frequenza più bassa "clock\_← frequency\_out".

#### 3.3.2 Member Data Documentation

```
3.3.2.1 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <11/11/2018> <15/10/2018> <log> Aggiunta doc doxygen
```

The documentation for this class was generated from the following file:

· clock\_divisor.vhd

# 3.4 counter\_UpMod2n\_Re\_Sr Entity Reference

#### Libraries

IEEE

architecture behavioral of clock\_divisor end

# **Use Clauses**

- STD\_LOGIC\_1164
- · numeric std

# Generics

- n NATURAL:= 1
- enable\_level STD\_LOGIC:=' 1 '

#### **Ports**

• enable in STD\_LOGIC

enable input

• reset\_n in STD\_LOGIC

reset input

clock in STD\_LOGIC

clock input

count\_hit out STD\_LOGIC

count hit output

• COUNTS out STD\_LOGIC\_VECTOR((n-1)downto 0)

COUNT output.

# 3.4.1 Detailed Description

Contatore modulo 2 alla N. Il conteggio viene effettuato sul fronte di salita del clock e il reset è sincrono.

The documentation for this class was generated from the following file:

• counter\_UpMod2n\_Re\_Sr.vhd

# 3.5 counter\_UpN\_Re\_preset\_Sr Entity Reference

#### Libraries

IEEE

architecture behavioral of counter\_UpMod2n\_Re\_Sr end

#### **Use Clauses**

- STD\_LOGIC\_1164
- · numeric std
- math\_real

#### Generics

- n NATURAL:= 4
- enable\_level STD\_LOGIC:=' 1 '

## **Ports**

enable in STD\_LOGIC

enable input

• reset\_n in STD\_LOGIC

reset input

clock in STD\_LOGIC

clock input

- load in STD\_LOGIC
- preset in STD\_LOGIC\_VECTOR((integer(ceil(log2(real(n))))- 1 )downto 0)
- count\_hit out STD\_LOGIC

count\_hit output

• COUNTS out STD\_LOGIC\_VECTOR((integer(ceil(log2(real(n))))- 1 )downto 0 )

COUNT output.

The documentation for this class was generated from the following file:

• counter\_UpN\_preset\_Re\_Sr.vhd

# 3.6 counter\_UpN\_Re\_Sr Entity Reference

## Libraries

• IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- numeric\_std
- math\_real

# Generics

```
• n NATURAL:= 2
```

enable\_level STD\_LOGIC:='1'

#### **Ports**

enable in STD\_LOGIC

enable input

• reset\_n in STD\_LOGIC

reset input

clock in STD\_LOGIC

clock input

count\_hit out STD\_LOGIC

count\_hit output

COUNTS out STD\_LOGIC\_VECTOR((integer(ceil(log2(real(n))))- 1 )downto 0 )
 COUNT output.

The documentation for this class was generated from the following file:

```
• counter_UpN_Re_Sr.vhd
```

# 3.7 display\_7\_segments Entity Reference

# Libraries

• IEEE

## **Use Clauses**

• STD\_LOGIC\_1164

## **Ports**

• enable in STD\_LOGIC

enable del componente

clock in STD\_LOGIC

clock

reset in STD\_LOGIC

reset 1-attivo

values in STD\_LOGIC\_VECTOR(31 downto 0)

Stringa di bit del valore da mostrare.

dots in STD\_LOGIC\_VECTOR( 7 downto 0 )

Segnali che permette di pilotare i punti.

enable\_digit in STD\_LOGIC\_VECTOR(7 downto 0)

Segnali che attiva le digit.

anodes out STD\_LOGIC\_VECTOR( 7 downto 0)

Uscita che pilota gli anodi.

cathodes out STD\_LOGIC\_VECTOR( 7 downto 0 )

Uscita che pilota i catodi.

## 3.7.1 Detailed Description

Componente che permette di pilotare fino a 4 digit ricevendo il valore da mostrare sul display come sequenza di bit

The documentation for this class was generated from the following file:

· display\_7\_segments.vhd

# 3.8 flag\_FF Entity Reference

# Libraries

• IEEE

#### **Use Clauses**

• STD\_LOGIC\_1164

#### **Ports**

- · clock in STD\_LOGIC
- · reset in STD LOGIC
- clr\_flag in STD\_LOGIC

setto lo stato del buffer come vuoto

set\_flag in STD\_LOGIC

setta lo stato del buffer come pieno

flag out STD\_LOGIC

segnala lo stato del buffer

# 3.8.1 Detailed Description

buffer per l'UART che segnala il suo stato: che può essere vuoto o pieno flag : 0 il registro è vuoto ci si può scrivere all'interno

The documentation for this class was generated from the following file:

· flag\_FF.vhd

# 3.9 flipflop\_d\_risingEdge\_asyncReset Entity Reference

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

#### Libraries

• IEEE

## **Use Clauses**

• STD LOGIC 1164

## Generics

```
init_value STD_LOGIC:=' 0 '
```

definisce il livello iniziale del flipflop

reset\_level STD\_LOGIC:=' 0 '

definisce il livello reset

• enable\_level STD\_LOGIC:=' 1 '

definisce il livello enable

## **Ports**

clock in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale di clock per sincronizzare

enable in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale enable

· reset in STD LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale reset

d in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input: input data

• q out STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset output : output data

## 3.9.1 Detailed Description

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

#### 3.9.2 Member Data Documentation

```
3.9.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.9.2.2 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <14/11/2018> <13/11/2018> <log> create
```

The documentation for this class was generated from the following file:

• flipflop\_d\_risingEdge\_asyncReset.vhd

# 3.10 flipflopmux Entity Reference

# Libraries

IEEE

architecture behavioural end

# **Use Clauses**

• STD\_LOGIC\_1164

# **Ports**

clock in STD\_LOGIC

clock

· en in STD\_LOGIC

enable

reset\_n in STD\_LOGIC

reset

· scan\_en in STD\_LOGIC

segnale di selezione del multiplexer per modalità (0 = normale, 1 = controllo)

• d in STD\_LOGIC

ingresso del flipflop in modalità normale

scan\_in in STD\_LOGIC

ingresso del flipflop in modalità controllo

· q out STD\_LOGIC

uscita del flipflop

# 3.10.1 Detailed Description

flipflopmux è un flip flop D con multiplexer: scan\_en è il segnale di controllo del multiplexer, se scan\_en = 0 l'ingresso è d, se scan\_en = 1 l'ingresso è scan\_in.

The documentation for this class was generated from the following file:

· flipflopmux.vhd

# 3.11 mux2\_1 Entity Reference

definisco il componente e la sua interfaccia

#### Libraries

• IEEE

## **Use Clauses**

• STD\_LOGIC\_1164

## Generics

width natural:= 1
 parallelismo dell' I/O del multiplexer

## **Ports**

```
    SEL in STD_LOGIC
        mux2_1 input: selezione
    A in STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 input: A
    B in STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 input: B
    X out STD_LOGIC_VECTOR((width - 1 )downto 0 )
        mux2_1 output: X
```

# 3.11.1 Detailed Description

definisco il componente e la sua interfaccia

Descrizione Quando l'ingresso SEL è basso, l'uscita assume il valore del segnale A, altrimenti quando il segnale SEL è alto l'uscita assume il valore del segnale B.

## 3.11.2 Member Data Documentation

```
3.11.2.1 IEEE

IEEE [Library]

FEDERICO II, CORSO DI ASE 18/19, Gruppo 14 –

3.11.2.2 STD_LOGIC_1164

STD_LOGIC_1164 [Package]
```

The documentation for this class was generated from the following file:

last changes: <14/11/2018><13/11/2018><log> create

mux2 1.vhd

# 3.12 register\_d\_Re\_Ar Entity Reference

Registro di dimensione "dimension" che prende in ingresso un dato D e lo memorizza.

# Libraries

IEEE

architecture dataflow of mux2\_1 end

# **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• dimension NATURAL:= 8

definisce il parallelismo del registro

reset\_level STD\_LOGIC:=' 0 '

definisce il livello reset

enable\_level STD\_LOGIC:=' 1 '

definisce il livello enable

## **Ports**

```
    clock in STD_LOGIC
        register_d_Re_Ar input : segnale di clock per sincronizzare
    enable in STD_LOGIC
        register_d_Re_Ar input : segnale enable
    reset in STD_LOGIC
        register_d_Re_Ar input : segnale reset
    d in STD_LOGIC_VECTOR(dimension - 1 downto 0)
        register_d_Re_Ar input : inpput data
    q out STD_LOGIC_VECTOR(dimension - 1 downto 0)
        register_d_Re_Ar input : output data
```

# 3.12.1 Detailed Description

Registro di dimensione "dimension" che prende in ingresso un dato D e lo memorizza.

### 3.12.2 Member Data Documentation

```
3.12.2.1 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

last changes: <16/11/2018> <16/11/2018> <log> create
```

The documentation for this class was generated from the following file:

```
register_d_Re_Ar.vhd
```

# 3.13 scan\_chain Entity Reference

## Libraries

IEEE

architecture behavioral of register\_d\_Re\_Ar end

## **Use Clauses**

STD\_LOGIC\_1164

## Generics

```
    width integer:= 8
        dimensione del registro
    shift_direction std_logic:=' 1 '
        shift a sinistra
```

#### **Ports**

clock in STD\_LOGIC

segnale clock di tempificazione

• en in STD\_LOGIC

segnale di abilitazione 1-attivo

reset\_n in STD\_LOGIC

segnale di reset 0-attivo

scan\_en in STD\_LOGIC

segnale di selezione modalità (0 = normale, 1 = controllo)

scan\_in in STD\_LOGIC

primo valore scan-in

d\_reg in STD\_LOGIC\_VECTOR(width - 1 downto 0)

valore in ingresso nel registro

scan out out STD\_LOGIC

ultimo valore scan-out

q\_reg out STD\_LOGIC\_VECTOR(width - 1 downto 0)

valore in uscita del registro

# 3.13.1 Detailed Description

Scan chain è un registro di width flipflop D multiplexati. Quando scan\_en = 0, il componente si comporta come un normale registro. Quando scan\_en = 1, diventa uno shift register che shifta ad ogni colpo di clock. La direzione dello shift è regolata dal generic shift\_direction (0 = right, 1 = left)

The documentation for this class was generated from the following file:

· scan\_chain.vhd

# 3.14 uart Entity Reference

#### Libraries

IEEE

## **Use Clauses**

- STD\_LOGIC\_1164
- · numeric std
- math\_real

## Generics

data\_bits NATURAL:= 8

#### **Ports**

- clock in STD\_LOGIC
- · reset in STD\_LOGIC
- rx in STD\_LOGIC
- rd\_uart in STD\_LOGIC
- wr\_uart in STD\_LOGIC

se alto segnala al buffer in ingresso che il dato è pronto per essere inviato

• din in STD\_LOGIC\_VECTOR(data\_bits- 1 downto 0)

byte da inviare

- tx out STD\_LOGIC
- rx\_empty out STD\_LOGIC

se è il buffer in uscita è vuoto vale 1

tx\_full out STD\_LOGIC

se è il buffer in ingresso è pieno vale 1

dout out STD\_LOGIC\_VECTOR(data\_bits-1 downto 0)

#### 3.14.1 Member Data Documentation

```
3.14.1.1 rd_uart
rd_uart in STD_LOGIC [Port]
```

segnale se alto segnala al buffer in uscita che il dato è stato consumato

The documentation for this class was generated from the following file:

uart.vhd

# 3.15 uart\_onBoard Entity Reference

#### Libraries

• IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- numeric\_std
- math\_real

## **Ports**

- clock in STD\_LOGIC
- rx in STD\_LOGIC
- rx\_empty out STD\_LOGIC

se è vuoto vale 1

- tx out STD\_LOGIC
- tx\_full out STD\_LOGIC
- wr\_uart in STD\_LOGIC
- din in STD\_LOGIC\_VECTOR( 7 downto 0)
- anodes out STD\_LOGIC\_VECTOR( 7 downto 0)
- cathodes out STD\_LOGIC\_VECTOR( 7 downto 0 )

The documentation for this class was generated from the following file:

· uart\_onBoard.vhd

# 3.16 uart\_rx Entity Reference

## Libraries

IEEE

#### **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD
- STD\_LOGIC\_ARITH
- STD\_LOGIC\_UNSIGNED

# Generics

data\_bits NATURAL:= 8

Numero di bit dati da ricevere.

• ticks NATURAL:= 16

numero di bit in cui divido l'intervallo di ricezione

start\_Ticks NATURAL:= 7

numero di tick per posizionarmi al centro dell'intervallo di trasmissione

stop\_Ticks NATURAL:= 16

Numero di conteggi per determinare la fine della trasmissione.

• n NATURAL:= 651

#### **Ports**

- · clock in STD LOGIC
- enable in STD\_LOGIC

enable 1-attivo

reset in STD\_LOGIC

reset 1-attivo

rx in STD\_LOGIC

bit ricevuto

rd\_uart in STD\_LOGIC

lettura del byte ricevuto

rx\_empty out STD\_LOGIC

va basso quando è stato ricevuto un byte

dout out STD\_LOGIC\_VECTOR(data\_bits - 1 downto 0)

byte ricevuto

## 3.16.1 Detailed Description

parte di ricezione dell'UART PC e PO unico blocco versione digiland/ libro

The documentation for this class was generated from the following file:

uart\_rx.vhd

# 3.17 uart\_rx\_cu Entity Reference

#### Libraries

IEEE

#### **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD
- STD\_LOGIC\_ARITH
- STD\_LOGIC\_UNSIGNED

## **Ports**

- clock in STD\_LOGIC
- reset in STD\_LOGIC
- tick\_hit in STD\_LOGIC

segnale che indica il raggiungimento dei 16 conteggi del baud gen, indica che si deve campionare

stop\_hit in STD\_LOGIC

segnale che indica il raggiungimento dei numero di tick di stop che indica la fine della trasmissione

- received\_byte\_hit in STD\_LOGIC
- rx in STD\_LOGIC
- rx\_done out STD\_LOGIC
- · increase n bits out STD\_LOGIC
- load\_tick out STD\_LOGIC
- read\_rx out STD\_LOGIC

collegato a scan\_en della scan chain

- · enable stop out STD LOGIC
- reset\_tick out STD\_LOGIC
- · reset\_out out STD\_LOGIC

## 3.17.1 Detailed Description

parte di ricezione dell'UART PC e PO unico blocco versione digiland/ libro

The documentation for this class was generated from the following file:

uart\_rx\_cu.vhd

# 3.18 uart\_rx\_po Entity Reference

## Libraries

IEEE

#### **Use Clauses**

- STD\_LOGIC\_1164
- · numeric std
- · math real

#### Generics

• data\_bits NATURAL:= 8

Numero di bit dati.

- ticks NATURAL:= 16
- start Ticks NATURAL:= 7
- stop\_Ticks NATURAL:= 16

Numero di conteggi per determinare la fine della trasmissione.

N NATURAL:= 651

#### **Ports**

- clock in STD\_LOGIC
- reset in STD\_LOGIC
- load\_tick in STD\_LOGIC
- enable in STD\_LOGIC
- enable\_stop in STD\_LOGIC
- received\_bit in STD\_LOGIC
- read\_rx in STD\_LOGIC
- rx in STD\_LOGIC
- rx\_done in STD\_LOGIC
- rd\_uart in STD\_LOGIC
- · reset\_tick in STD\_LOGIC
- rx out out STD\_LOGIC
- rx\_empty out STD\_LOGIC
- received\_byte\_hit out STD\_LOGIC
- tick\_hit out STD\_LOGIC
- stop\_hit out STD\_LOGIC
- received\_byte out STD\_LOGIC\_VECTOR((data\_bits 1) downto 0)

The documentation for this class was generated from the following file:

uart\_rx\_po.vhd

# 3.19 uart\_tx Entity Reference

#### Libraries

IEEE

#### **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD
- STD\_LOGIC\_ARITH
- STD\_LOGIC\_UNSIGNED

#### Generics

data\_bits NATURAL:= 8

Numero di bit dati.

- ticks NATURAL:= 16
- start\_Ticks NATURAL:= 7
- stop\_Ticks NATURAL:= 16

Numero di conteggi per determinare la fine della trasmissione.

#### **Ports**

- clock in STD\_LOGIC
- reset in STD\_LOGIC
- enable in STD\_LOGIC
- wr\_uart in STD\_LOGIC
- din in STD\_LOGIC\_VECTOR(data\_bits 1 downto 0)
- tx\_full out STD\_LOGIC
- tx out STD\_LOGIC

The documentation for this class was generated from the following file:

• uart\_tx.vhd

# 3.20 uart\_tx\_cu Entity Reference

# Libraries

IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- NUMERIC\_STD
- STD\_LOGIC\_ARITH
- STD\_LOGIC\_UNSIGNED

## **Ports**

- · clock in STD\_LOGIC
- · reset in STD\_LOGIC
- tx\_start in STD\_LOGIC
- tick\_hit in STD\_LOGIC

segnale dal bound rate gen

- stop\_hit in STD\_LOGIC
- sended\_byte\_hit in STD\_LOGIC
- · bit to send in STD LOGIC
- · increase\_n\_bits out STD\_LOGIC
- send\_tx out STD\_LOGIC
- load\_din out STD\_LOGIC

0 attivo carica nella scan chain din

- reset\_out out STD\_LOGIC
- tx\_out out STD\_LOGIC
- reset\_tick out STD\_LOGIC
- tx\_done out STD\_LOGIC

The documentation for this class was generated from the following file:

• uart\_tx\_cu.vhd

# 3.21 uart\_tx\_po Entity Reference

# Libraries

• IEEE

# **Use Clauses**

- STD\_LOGIC\_1164
- · numeric\_std
- · math\_real

## Generics

• data bits NATURAL:= 8

Numero di bit dati.

- ticks NATURAL:= 16
- start\_Ticks NATURAL:= 7
- stop\_Ticks NATURAL:= 16

Numero di conteggi per determinare la fine della trasmissione.

# **Ports**

- clock in STD\_LOGIC
- reset in STD\_LOGIC
- enable in STD\_LOGIC
- sended\_bit in STD\_LOGIC
- send\_tx in STD\_LOGIC
- tx\_done in STD\_LOGIC
- wr\_uart in STD\_LOGIC
- · load din in STD LOGIC
- tx\_in in STD\_LOGIC
- reset\_tick in STD\_LOGIC
- byte\_to\_send in STD\_LOGIC\_VECTOR((data\_bits 1 )downto 0 )
- bit\_to\_send out STD\_LOGIC
- tx out STD\_LOGIC
- tx\_full out STD\_LOGIC
- sended\_byte\_hit out STD\_LOGIC
- tick\_hit out STD\_LOGIC
- stop\_hit out STD\_LOGIC

The documentation for this class was generated from the following file:

• uart\_tx\_po.vhd

# **Chapter 4**

# **File Documentation**

| 4.1 counter_UpMod2n_Re_Sr.vhd File Reference           |
|--------------------------------------------------------|
| Contatore modulo 2 alla N.                             |
| Entities                                               |
| counter_UpMod2n_Re_Sr entity                           |
| 4.1.1 Detailed Description                             |
| Contatore modulo 2 alla N.                             |
| Author Gabriele Previtera, Mirko Pennone, Simone Penna |
| Date 04/03/2019                                        |
| Version                                                |
| 0.2                                                    |

# 4.2 counter\_UpN\_preset\_Re\_Sr.vhd File Reference

Contatore modulo N con preset.

**Dependencies:** Nothings

26 File Documentation

# **Entities**

• counter\_UpN\_Re\_preset\_Sr entity

# 4.2.1 Detailed Description

Contatore modulo N con preset.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

Nothings

# 4.3 counter\_UpN\_Re\_Sr.vhd File Reference

Contatore modulo N.

# **Entities**

• counter\_UpN\_Re\_Sr entity

# 4.3.1 Detailed Description

Contatore modulo N.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

# 4.4 display\_7\_segments.vhd File Reference

Componente che permette di pilotare le digit di un display a 7 segmenti.

## **Entities**

• display\_7\_segments entity

# 4.4.1 Detailed Description

Componente che permette di pilotare le digit di un display a 7 segmenti.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

Nothings

# 4.5 flag\_FF.vhd File Reference

Flip Flop che segnala lo stato dell'UART (buffer pieno o vuoto)

# **Entities**

· flag\_FF entity

# 4.5.1 Detailed Description

Flip Flop che segnala lo stato dell'UART (buffer pieno o vuoto)

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

28 File Documentation

# 4.6 flipflopmux.vhd File Reference

Flip Flop D con multiplexer.

## **Entities**

· flipflopmux entity

# 4.6.1 Detailed Description

Flip Flop D con multiplexer.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

Nothings

# 4.7 scan\_chain.vhd File Reference

Registro di N flip flop D multiplexati.

# **Entities**

• scan\_chain entity

# 4.7.1 Detailed Description

Registro di N flip flop D multiplexati.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

4.8 uart.vhd File Reference 29

# 4.8 uart.vhd File Reference

Componente che permette la comunicazione asincrona tra 2 device.

## **Entities**

· uart entity

# 4.8.1 Detailed Description

Componente che permette la comunicazione asincrona tra 2 device.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

Nothings

# 4.9 uart\_onBoard.vhd File Reference

Componente di alto livello per implementare l'UART su board.

# **Entities**

uart\_onBoard entity

# 4.9.1 Detailed Description

Componente di alto livello per implementare l'UART su board.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

30 File Documentation

# 4.10 uart\_rx.vhd File Reference

Parte di ricezione dell'UART.

#### **Entities**

uart\_rx entity

# 4.10.1 Detailed Description

Parte di ricezione dell'UART.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.11 uart\_rx\_cu.vhd File Reference

Unità di controllo della parte di ricezione dell'UART.

# **Entities**

uart\_rx\_cu entity

# 4.11.1 Detailed Description

Unità di controllo della parte di ricezione dell'UART.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

# 4.12 uart\_rx\_po.vhd File Reference

Parte operativa della parte di ricezione dell'UART.

#### **Entities**

uart\_rx\_po entity

# 4.12.1 Detailed Description

Parte operativa della parte di ricezione dell'UART.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.13 uart\_tx.vhd File Reference

Parte di trasmissione dell'UART.

## **Entities**

uart\_tx entity

## 4.13.1 Detailed Description

Parte di trasmissione dell'UART.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

32 File Documentation

# 4.14 uart\_tx\_cu.vhd File Reference

Unità di controllo della parte di trasmissione dell'UART.

## **Entities**

• uart\_tx\_cu entity

# 4.14.1 Detailed Description

Unità di controllo della parte di trasmissione dell'UART.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

# Dependencies:

Nothings

# 4.15 uart\_tx\_po.vhd File Reference

Parte operativa della parte di trasmissione dell'UART.

# **Entities**

uart\_tx\_po entity

# 4.15.1 Detailed Description

Parte operativa della parte di trasmissione dell'UART.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

## Dependencies:

# Index

| anodes_manager, 5 IEEE, 5 STD_LOGIC_1164, 6                                                                                                                                                                                                  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| cathodes_manager, 6 STD_LOGIC_1164, 7 clock_divisor, 7 STD_LOGIC_1164, 8 counter_UpMod2n_Re_Sr, 8 counter_UpMod2n_Re_Sr.vhd, 25 counter_UpN_Re_Sr, 10 counter_UpN_Re_Sr.vhd, 26 counter_UpN_Re_preset_Sr, 9 counter_UpN_preset_Re_Sr.vhd, 25 |
| display_7_segments, 10<br>display_7_segments.vhd, 27                                                                                                                                                                                         |
| flag_FF.vhd, 27<br>flag_FF, 11<br>flipflop_d_risingEdge_asyncReset, 12<br>IEEE, 13<br>STD_LOGIC_1164, 13<br>flipflopmux, 13<br>flipflopmux.vhd, 28                                                                                           |
| IEEE anodes_manager, 5 flipflop_d_risingEdge_asyncReset, 13 mux2_1, 15                                                                                                                                                                       |
| mux2_1, 14<br>IEEE, 15<br>STD_LOGIC_1164, 15                                                                                                                                                                                                 |
| rd_uart<br>uart, 18<br>register_d_Re_Ar, 15<br>STD_LOGIC_1164, 16                                                                                                                                                                            |
| STD_LOGIC_1164    anodes_manager, 6    cathodes_manager, 7    clock_divisor, 8    flipflop_d_risingEdge_asyncReset, 13    mux2_1, 15    register_d_Re_Ar, 16 scan_chain, 16 scan_chain.vhd, 28                                               |

uart, 17

rd\_uart, 18 uart.vhd, 29 uart\_onBoard, 18  $uart\_onBoard.vhd, \textcolor{red}{\textbf{29}}$ uart\_rx, 19 uart\_rx.vhd, 30 uart\_rx\_cu, 20 uart\_rx\_cu.vhd, 30 uart\_rx\_po, 21 uart\_rx\_po.vhd, 31 uart\_tx, 22 uart\_tx.vhd, 31 uart\_tx\_cu, 22 uart\_tx\_cu.vhd, 32 uart\_tx\_po, 23 uart\_tx\_po.vhd, 32