## FlipFlop\_D\_Edge\_Triggered

Corso di ASE anno 18/19

Gruppo 14
PREVITERA GABRIELE
PENNONE MIRKO
PENNA SIMONE

# **Contents**

| 1                    | Clas                  | Class Index                                         |   |  |  |  |
|----------------------|-----------------------|-----------------------------------------------------|---|--|--|--|
|                      | 1.1                   | Class List                                          | 1 |  |  |  |
| 2                    | Prile Index           |                                                     |   |  |  |  |
|                      | 2.1                   | File List                                           | 3 |  |  |  |
| 3                    | 3 Class Documentation |                                                     |   |  |  |  |
|                      | 3.1                   | flipflop_d_risingEdge_asyncReset Entity Reference   | 5 |  |  |  |
|                      |                       | 3.1.1 Detailed Description                          | 6 |  |  |  |
| 4 File Documentation |                       |                                                     |   |  |  |  |
|                      | 4.1                   | flipflop_d_risingEdge_asyncReset.vhd File Reference | 7 |  |  |  |
|                      |                       | 4.1.1 Detailed Description                          | 7 |  |  |  |
| Inc                  | dex                   |                                                     | 9 |  |  |  |

## **Class Index**

### 1.1 Class List

Here are the classes, structs, unions and interfaces with brief descriptions:

 2 Class Index

# File Index

### 2.1 File List

Here is a list of all documented files with brief descriptions:

flipflop\_d\_risingEdge\_asyncReset.vhd

File Index

## **Class Documentation**

### 3.1 flipflop\_d\_risingEdge\_asyncReset Entity Reference

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

#### Libraries

IEEE

#### **Use Clauses**

• STD LOGIC 1164

#### Generics

```
• init_value STD_LOGIC:=' 0 '
```

definisce il livello iniziale del flipflop

reset\_level STD\_LOGIC:=' 0 '

definisce il livello reset

enable\_level STD\_LOGIC:='1'

definisce il livello enable

#### **Ports**

clock in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale di clock per sincronizzare

• enable in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale enable

reset in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input : segnale reset

d in STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset input: input data

• q out STD\_LOGIC

flipflop\_d\_risingEdge\_asyncReset output : output data

6 Class Documentation

### 3.1.1 Detailed Description

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di enable e reset asincrono.

The documentation for this class was generated from the following file:

• flipflop\_d\_risingEdge\_asyncReset.vhd

## **File Documentation**

### 4.1 flipflop\_d\_risingEdge\_asyncReset.vhd File Reference

flipflop d rising Edge con asynchornous Reset realizzato con descrizione behavioural

#### **Entities**

• flipflop\_d\_risingEdge\_asyncReset entity

flipflop\_d\_risingEdge\_asyncReset implementa un flipflop di tipo d che commuta sul fronte di salita, con segnale di
enable e reset asincrono.

#### 4.1.1 Detailed Description

flipflop d rising Edge con asynchornous Reset realizzato con descrizione behavioural

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

#### Dependencies:

Nothings

8 File Documentation

# Index

flipflop\_d\_risingEdge\_asyncReset, 5 flipflop\_d\_risingEdge\_asyncReset.vhd, 7