rca\_add\_sub

Corso di ASE anno 18/19

Gruppo 14 PREVITERA GABRIELE PENNONE MIRKO PENNA SIMONE

# **Contents**

| 1 | Clas | s Index  | 4                             | 1      |
|---|------|----------|-------------------------------|--------|
|   | 1.1  | Class I  | List                          | <br>1  |
| 2 | File | Index    |                               | 3      |
|   | 2.1  | File Lis | st                            | <br>3  |
| 3 | Clas | s Docu   | mentation                     | 5      |
|   | 3.1  | full_ad  | lder Entity Reference         | <br>5  |
|   |      | 3.1.1    | Detailed Description          | <br>5  |
|   | 3.2  | half_ad  | dder Entity Reference         | <br>6  |
|   |      | 3.2.1    | Detailed Description          | <br>6  |
|   | 3.3  | overflo  | w_checker Entity Reference    | <br>6  |
|   |      | 3.3.1    | Detailed Description          | <br>7  |
|   |      | 3.3.2    | Member Data Documentation     | <br>7  |
|   |      |          | 3.3.2.1 STD_LOGIC_1164        | <br>7  |
|   | 3.4  | rippleC  | Carry_adder Entity Reference  | <br>7  |
|   |      | 3.4.1    | Detailed Description          | <br>8  |
|   |      | 3.4.2    | Member Data Documentation     | <br>8  |
|   |      |          | 3.4.2.1 c_in                  | <br>8  |
|   |      |          | 3.4.2.2 c_out                 | <br>8  |
|   |      |          | 3.4.2.3 S                     | <br>8  |
|   |      |          | 3.4.2.4 STD_LOGIC_1164        | <br>9  |
|   |      |          | 3.4.2.5 width                 | <br>9  |
|   |      |          | 3.4.2.6 Y                     | <br>9  |
|   | 3.5  | rippleC  | Carry_addsub Entity Reference | <br>9  |
|   |      | 3.5.1    | Detailed Description          | <br>10 |
|   |      | 3.5.2    | Member Data Documentation     | <br>10 |
|   |      |          | 3.5.2.1 B                     | <br>10 |
|   |      |          | 3.5.2.2 overflow              | <br>10 |
|   |      |          | 3.5.2.3 S                     | <br>10 |
|   |      |          | 3.5.2.4 subtract              | 10     |

ii CONTENTS

| 4   | File | e Documentation |                                 |    |  |  |
|-----|------|-----------------|---------------------------------|----|--|--|
|     | 4.1  | full_ad         | der.vhd File Reference          | 11 |  |  |
|     |      | 4.1.1           | Detailed Description            | 11 |  |  |
|     | 4.2  | half_a          | dder.vhd File Reference         | 11 |  |  |
|     |      | 4.2.1           | Detailed Description            | 12 |  |  |
|     | 4.3  | rippleC         | Carry_addsub.vhd File Reference | 12 |  |  |
|     |      | 4.3.1           | Detailed Description            | 12 |  |  |
| Inc | dex  |                 |                                 | 13 |  |  |

# **Class Index**

## 1.1 Class List

Here are the classes, structs, unions and interfaces with brief descriptions:

| entity full_adder                            | 5 |
|----------------------------------------------|---|
| entity half_adder                            |   |
| Definisco il componente e la sua interfaccia | 6 |
| entity overflow_checker                      | 6 |
| entity rippleCarry_adder                     | 7 |
| entity rippleCarry addsub                    | 9 |

2 Class Index

# File Index

## 2.1 File List

Here is a list of all documented files with brief descriptions:

| full_adder.vhd                                                                             |    |
|--------------------------------------------------------------------------------------------|----|
| Implementazione di un full adder in data flow                                              | 11 |
| half_adder.vhd                                                                             |    |
| Implementazione di un half adder dataflow                                                  | 11 |
| rippleCarry_addsub.vhd                                                                     |    |
| Sommatore che effettua sia addizione che sottrazione di due operandi (settando subtract) 1 | 12 |

File Index

## **Class Documentation**

### 3.1 full\_adder Entity Reference

#### Libraries

• IEEE

#### **Use Clauses**

• STD\_LOGIC\_1164

#### **Ports**

x in STD\_LOGIC

full\_adder input : addendo

y in STD\_LOGIC

full\_adder input : addendo

• c\_in in STD\_LOGIC

full\_adder input : carry in ingresso

s out STD\_LOGIC

full\_adder output : somma c\_out out STD\_LOGIC

full\_adder output : carry

#### 3.1.1 Detailed Description

Descrizione Somma i 3 bit in ingresso (2 addendi e 1 carry in ingresso). In uscita abbiamo il risultato della somma sul bit S e il riporto sul bit C.

The documentation for this class was generated from the following file:

· full\_adder.vhd

6 Class Documentation

### 3.2 half\_adder Entity Reference

definisco il componente e la sua interfaccia

#### Libraries

IEEE

architecture dataflow of full\_adder end

#### **Use Clauses**

• STD\_LOGIC\_1164

#### **Ports**

X in STD\_LOGIC

half\_adder input : addendo

Y in STD\_LOGIC

half\_adder input : addendo

C out STD\_LOGIC

half\_adder output : carry

S out STD\_LOGIC

half\_adder output : somma

#### 3.2.1 Detailed Description

definisco il componente e la sua interfaccia

Descrizione Somma i due bit in ingresso.

In uscita abbiamo il risultato della somma sul bit S e il riporto sul bit C.

The documentation for this class was generated from the following file:

• half\_adder.vhd

### 3.3 overflow\_checker Entity Reference

#### Libraries

IEEE

architecture dataflow of half\_adder end

#### **Use Clauses**

• STD\_LOGIC\_1164

#### **Ports**

· a in STD\_LOGIC

bit più significativo (segno) di A

• b in STD\_LOGIC

bit più significativo (segno) di B

subtract in STD\_LOGIC

bit di operazione: 1 se sottrazione, 0 se addizione

• s in STD\_LOGIC

bit più significativo (segno) di S

overflow out STD\_LOGIC

bit alto se ho una condizione di overflow

#### 3.3.1 Detailed Description

Descrizione La macchina controlla se vi è overflow nel risultato confrontando le cifre più significative (segno) dei due operandi e del risultato con subtract. Ho overflow in caso di:

- · somma di due positivi con risultato negativo
- · somma di due negativi con risultato positivo
- · differenza di positivo e negativo con risultato negativo
- · differenza di negativo e positivo con risultato positivo

#### 3.3.2 Member Data Documentation

#### 3.3.2.1 STD\_LOGIC\_1164

```
STD_LOGIC_1164 [Package]
```

#### Dependencies:

full\_adder

The documentation for this class was generated from the following file:

· overflow\_checker.vhd

### 3.4 rippleCarry\_adder Entity Reference

#### Libraries

IEEE

architecture behavioural of overflow\_checker end

8 Class Documentation

#### **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• width NATURAL:= 8

#### **Ports**

```
    X in STD_LOGIC_VECTOR(width - 1 downto 0)
    Y in STD_LOGIC_VECTOR(width - 1 downto 0)
    c_in in STD_LOGIC
    S out STD_LOGIC_VECTOR(width - 1 downto 0)
    c_out out STD_LOGIC
```

rippleCarry\_adder output: carry

#### 3.4.1 Detailed Description

Descrizione Somma le 2 stringe di bit in ingresso (2 addendi) e 1 bit (carry in ingresso). Caratterizzato da una serie di full\_adder in cascata che propagano il riporto.

In uscita abbiamo il risultato della somma sul bit S e il riporto sul bit C.

#### 3.4.2 Member Data Documentation

```
3.4.2.1 c_in
c_in in STD_LOGIC [Port]
rippleCarry_adder input: addendo

3.4.2.2 c_out
c_out out STD_LOGIC [Port]
rippleCarry_adder output: carry
rippleCarry_adder output: somma

3.4.2.3 S
s out STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]
rippleCarry_adder input : carry in ingresso
```

```
3.4.2.4 STD_LOGIC_1164

STD_LOGIC_1164 [Package]

Dependencies:
full_adder

3.4.2.5 width

width NATURAL:= 8 [Generic]

usato per definire il parallelismo del rippleCarry_adder

3.4.2.6 Y

Y in STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]

rippleCarry_adder input: addendo
```

The documentation for this class was generated from the following file:

· rippleCarry\_adder.vhd

#### 3.5 rippleCarry\_addsub Entity Reference

#### Libraries

IEEE

#### **Use Clauses**

• STD\_LOGIC\_1164

#### Generics

• width NATURAL:= 8

usato per definire il parallelismo del sommatore

#### **Ports**

- A in STD\_LOGIC\_VECTOR(width 1 downto 0)
- B in STD\_LOGIC\_VECTOR(width 1 downto 0)
- subtract in STD\_LOGIC
- S out STD\_LOGIC\_VECTOR(width 1 downto 0)
- overflow out STD\_LOGIC

rippleCarry\_addsub output: condizione di overflow

10 Class Documentation

#### 3.5.1 Detailed Description

Descrizione Effettua la somma o la sottrazione di due stringhe di bit (A e B) di lunghezza width in ingresso. Il bit SUBTRACT in ingresso sarà 0 in caso di una somma, 1 in caso di una differenza. Il secondo operando del RCA (Y) è determinato dalla XOR tra SUBTRACT e B: se subtract = 1, ne farà il complemento. Il subtract è portato anche come c\_in del RCA, in modo tale che, se 1, B diventerà !B + 1 = -B, e dunque il RCA farà (A - B). Se subtract è 0, Y sarà B e c\_in sarà 0 (eseguirà A + B). L'overflow è alto se ho una somma di numeri positivi e risultato negativo, somma di numeri negativi e risultato positivo, differenza positivo e negativo con risultato negativo o differenza negativo e positivo con risultato positivo. Usiamo una macchina overflow\_checker che fa tale controllo usando i bit più significativi (segno) di A, B, S e il bit di subtract.

#### 3.5.2 Member Data Documentation

```
3.5.2.1 B

B in STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]

rippleCarry_addsub input: addendo

3.5.2.2 overflow

overflow out STD_LOGIC [Port]

rippleCarry_addsub output: condizione di overflow

rippleCarry_addsub output: risultato

3.5.2.3 S

S out STD_LOGIC_VECTOR(width - 1 downto 0 ) [Port]

rippleCarry_addsub input: subtract sarà 0 per somma, 1 per differenza

3.5.2.4 subtract

subtract in STD_LOGIC [Port]

rippleCarry_addsub input: addendo
```

The documentation for this class was generated from the following file:

• rippleCarry\_addsub.vhd

## **File Documentation**

## 4.1 full\_adder.vhd File Reference

Implementazione di un full adder in data flow.

#### **Entities**

• full\_adder entity

#### 4.1.1 Detailed Description

Implementazione di un full adder in data flow.

Author

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

#### Dependencies:

Nothings

## 4.2 half\_adder.vhd File Reference

Implementazione di un half adder dataflow.

12 File Documentation

#### **Entities**

• half\_adder entity

definisco il componente e la sua interfaccia

#### 4.2.1 Detailed Description

Implementazione di un half adder dataflow.

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

#### Dependencies:

Nothings

### 4.3 rippleCarry\_addsub.vhd File Reference

sommatore che effettua sia addizione che sottrazione di due operandi (settando subtract)

#### **Entities**

• rippleCarry\_addsub entity

#### 4.3.1 Detailed Description

sommatore che effettua sia addizione che sottrazione di due operandi (settando subtract)

**Author** 

Gabriele Previtera, Mirko Pennone, Simone Penna

Date

04/03/2019

Version

0.2

#### Dependencies:

**Nothings** 

## Index

```
В
     rippleCarry_addsub, 10
c_in
    rippleCarry_adder, 8
c_out
    rippleCarry_adder, 8
full_adder, 5
full_adder.vhd, 11
half_adder, 6
half_adder.vhd, 11
overflow
     rippleCarry_addsub, 10
overflow checker, 6
     STD_LOGIC_1164, 7
rippleCarry_adder, 7
    c_in, 8
    c_out, 8
     S, 8
     STD_LOGIC_1164, 8
    width, 9
    Y, 9
rippleCarry_addsub, 9
     B, 10
    overflow, 10
    S, 10
    subtract, 10
rippleCarry_addsub.vhd, 12
S
     rippleCarry_adder, 8
    rippleCarry_addsub, 10
STD_LOGIC_1164
    overflow_checker, 7
    rippleCarry_adder, 8
subtract
     rippleCarry_addsub, 10
width
     rippleCarry_adder, 9
Υ
     rippleCarry_adder, 9
```