## 0.1 Implementazione

L'interfaccia del componente è la seguente:

 $[language=VHDL, caption=Implementazione \ data-flow \ dell'ano \ des \ manager.]$  entity  $scan_chainisgeneric(width: integer:=8; shift_direction: std_logic:='1'); Port(clock: inSTD_LOGIC; en: inSTD_LOGIC; reset_n: inSTD_LOGIC; scan_en: inSTD_LOGIC; d_reg: inSTD_LOGIC_VECTOR(width-1downto0); scan_in: inSTD_LOGIC; q_reg: outSTD_LOGIC_VECTOR(width-1downto0); scan_out: outSTD_LOGIC); endscan_chain;$ 

In ingresso, oltre ai segnali di *clock*, *enable* e *reset*, il componente avrà i seguenti segnali:

- scan\_en: bit di selezione della modalità di funzionamento (1 per modalità normale, 1 per modalità controllo);
- *d\_reg*: valori in ingresso dei flip-flop nel registro;
- scan\_in: valore in ingresso da inserire nel registro in caso di shift;

In uscita, invece,  $q\_reg$  sarà l'uscita del registro, mentre  $scan\_out$  sarà il bit tirato fuori dal registro in caso di shift.

Per quanto riguarda l'implementazione, è stata utilizzata una descrizione di tipo structural. In particolare, è stato generato un numero di flip-flop multiplexati pari al valore generico width, che rappresenta il parallelismo del registro. Tale componente è un tipo particolare di flip-flop D il cui ingresso viene prima selezionato tramite multiplexer. Per generare un registro che effettui shift a destra, si fissa come  $scan\_in$  di ogni flip-flop il valore in uscita del flip-flop precedente (alla sua sinistra), dopodiché si utilizza il multiplexer per decidere quale ingresso portare nel flip-flop. In particolare,  $scan\_en$  sarà il segnale di selezione: se 0 (modalità normale), in ingresso avremo il corrispettivo valore in ingresso di  $d\_reg$ , se 1 (modalità controllo) l'ingresso del flip-flop sarà  $scan\_in$ , e dunque l'uscita di quello precedente. Il discorso è analogo nel caso di shift a sinistra: in base al valore generico  $shift\_direction$  si stabilisce quale tipologia di shift register si vuole generare e dunque come collegare tra loro i flip-flop. L'implementazione completa è consultabile qui:  $run:./esercizio05/design/scan\_chain.vhdscan\_chain.vhd$ .



Figure 1: Architettura del componente scan\_chain.