

## Laboratorio de Fundamentos de Computadores 1 Práctica 5:

## Diseño con VHDL y simulación mediante Modelsim de un banco de 4 registros de 4 bits de anchura

El objetivo de esta práctica es diseñar con VHDL y simular mediante Modelsim un banco de cuatro registros de 4 bits de anchura. Al alumno se le proporcionan los siguientes archivos:

- decodificador2a4.vhd: descripción de comportamiento de un decodificador de 2 a 4.
- biestable.vhd: descripción estructural del biestable ya usada en la práctica 4.
- multiplexor4a1.vhd: descripción estructural del multiplexor4a1 ya usada en la práctica 4.

## Desarrollo de la práctica.

1.-Diseño y simulación de un multiplexor vectorial de 4 a 1 con una anchura de 4 bits. Utilizar el componente incluido en el archivo multiplexor4a1 para diseñar el multiplexor vectorial con buses de 4 bits. Implementar un archivo input\_signals.do para simularlo. En las siguientes imágenes se pude ver su estructura y su símbolo:





2.- Diseño y simulación de un registro de carga paralela de anchura 4 bits. Utiliza como componente el biestable suministrado para implementar la estructura que aparece a continuación:



3.- Utilizando los diseños de los apartados 1 y 2 y el archivo decodificador como componentes, implementar el siguiente banco de registros.





Para las tres partes de la práctica el alumno debe entregar un archivo input\_signals.do que demuestre que los diseños son correctos para todas las posibles entradas. Por ejemplo, para el multiplexor, el input\_signals\_mux.do debe simular un comportamiento en el que la señal de control s selecciona todas y cada una de las entradas y las señales de entrada deben ser diferentes:

| Señal | Valor en t1 | Valor en t2 | Valor en t3 | Valor en t4 |
|-------|-------------|-------------|-------------|-------------|
| S     | 0           | 1           | 2           | 3           |
| a     | 4           | 4           | 4           | 4           |
| b     | 5           | 5           | 5           | 5           |
| С     | 6           | 6           | 6           | 6           |
| d     | 7           | 7           | 7           | 7           |
| Z     | 7           | 6           | 5           | 4           |