### Introducción al Diseño Lógico (E0301)

Ingeniería en Computación

Gerardo E. Sager

Clase 8 curso 2022

### Clase 8

- Temas a tratar
  - Dualidad
  - Algebra Booleana y el mapa de Karnaugh como herramientas para simplificar y diseñar circuitos lógicos II
  - Operación de circuitos OR-Exclusiva y NORexclusiva. Aplicaciones.
  - Circuitos de Habilitación y Deshabilitación.

## Mapas de Karnaugh o K-Maps

- **Dualidad**:Si en una expresión booleana se reemplazan todos las variables por sus expresiones negadas, las operaciones OR por AND y viceversa, la expresión resultante es igual a la expresión original pero negada. A esta propiedad la llamamos DUALIDAD.
  - Basándose en la Dualidad se pueden construir K-Maps, orientados a simplificar las expresiones escribiéndolas como POS. donde las filas y columnas en vez de corresponder al AND de variables, corresponden al OR y ademas se agrupan los valores '0' en vez de los valores '1'.
  - No vamos a profundizar en este tema, porque vamos a utilizar otra manera de construir los K-Maps ya sea a partir de POS o SOP

# Mapas de Karnaugh o K-Maps

- Cómo llenar un mapa K a partir de una expresión Booleana de tipo SOP
  - Si la expresión está expresada como SOP puede llenarse el K-MAP, poniendo '1's en los lugares correspondientes a los Productos y '0's en los restantes
- Cómo llenar un mapa K a partir de una expresión Booleana de tipo POS
  - Si bien se podria aplicar la propiedad de dualidad y construir un K-MAP basado en POS, lo más práctico es negar la expresión propuesta y aplicar deMorgan para convertirla en SOP. Esto describirá la función negada y a partir de alli podremos simplificarla:
  - $F=(A+B)(C+D)=> \overline{F}=\overline{(A+B)(C+D)}=\overline{(A+B)}+\overline{(C+D)}=\overline{A}\overline{B}+\overline{C}\overline{D}$
  - A partir de alli podemos agrupar los valores necesarios, obtener la expresión simplificada y luego volverla a negar y aplicar DeMorgan nuevamente.

# Ejemplo:

- Volvemos al ejemplo de la presentación 7, pagina 7. para el caso de POS
- El enunciado pedía diseñar un circuito lógico de tres entradas, A, B, y C.
   La salida debe ser HIGH cuando la mayoría de las entradas es HIGH.

| Α | В | С | F | F | POS                                      |
|---|---|---|---|---|------------------------------------------|
| 0 | 0 | 0 | 0 | 1 | $\overline{A} \overline{B} \overline{C}$ |
| 0 | 0 | 1 | 0 | 1 | $\overline{A}\overline{B}C$              |
| 0 | 1 | 0 | 0 | 1 | ĀBC                                      |
| 0 | 1 | 1 | 1 | 0 |                                          |
| 1 | 0 | 0 | 0 | 1 | $A\overline{B}\overline{C}$              |
| 1 | 0 | 1 | 1 | 0 |                                          |
| 1 | 1 | 0 | 1 | 0 |                                          |
| 1 | 1 | 1 | 1 | 0 |                                          |

Habíamos obtenido a partir de 
$$\overline{F} = \overline{A} \ \overline{B} \ \overline{C} + \overline{A} \ \overline{B} C + \overline{A} \ \overline{B} C + \overline{A} \ \overline{B} C + \overline{A} \ \overline{B} C$$

$$F = (A + B + C)(A + B + \overline{C})(A + \overline{B} + C)(\overline{A} + B + C)$$

Si aplicamos K-MAP a  $\overline{F}$ 

|   | ВС | 00                         | 01              | 11 | 10  |   |
|---|----|----------------------------|-----------------|----|-----|---|
| Α |    | $\overline{B}\overline{C}$ | $\overline{B}C$ | ВС | ВC  |   |
| 0 | Ā  |                            | 1               | 0  | 1// | 7 |
| 1 | Α  | 1                          | 0               | 0  | 0   |   |

$$\overline{F} = \overline{A} \overline{B} + \overline{B} \overline{C} + \overline{A} \overline{C} = \overline{A+B} + \overline{B+C} + \overline{A+C}$$

$$\overline{F} = \overline{A+B} + \overline{B+C} + \overline{A+C} = (A+B)(B+C)(A+C)$$

Se observa que utilizar el K-MAP nos dá una expresión más simple

### Valores "Don't Care" o "No Importa"

- En algunos casos, cuando escribimos la TdV, hay situaciones en que no nos interesa el valor exacto de la salida cuando se produce cierta combinación de entradas.
- Por ejemplo, si tenemos un circuito de dos entradas, que sabemos que por una restricción externa nunca van a adoptar simultaneamente el valor '1'
- En ese caso, no nos importaría el valor que adopte la salida, y lo marcamos como "don't care" o "No importa" que se marca como X.

### Valores "Don't Care" o "No Importa"



|   | $\overline{B}\overline{C}$ | $B\overline{C}$ | ВС | $\overline{B}C$ |
|---|----------------------------|-----------------|----|-----------------|
| Ā | 0                          | 0               | 1  | 0               |
| Α | 0                          | 1               | X  | X               |

$$F = AB\overline{C} + \overline{A}BC$$
 (X=0; X=0)  
 $F = AB + BC$  (X=1; X=0)

Supongamos un circuito con tres entradas en las cuáles no hay posibilidad de que las tres entradas tengan el mismo valor.

Por ejemplo podria ser una cinta transportadora donde las entradas son sensores que me indican la presencia de un objeto con un '1' y la ausencia con '0',

Si el sistema es como el de la figura, nunca vamos a tener tres sensores activados a la vez. Tampoco se activarán simultáneamente los sensores A y C

Si queremos que la salida valga 1 cuando hay dos sensores activados, escribimos la TdV y el K-Map

Cuando ubicamos la condición X en el K-MAP, depende si le asignamos valor 0 o 1, obtenemos expresiones más simples o más complejas

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | X |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | X |
|   |   |   |   |

## Circuitos XOR y XNOR

#### OR exclusiva (XOR)

|   | TdV |   |  |
|---|-----|---|--|
| Α | В   | Z |  |
| 0 | 0   | 0 |  |
| 0 | 1   | 1 |  |
| 1 | 0   | 1 |  |
| 1 | 1   | 0 |  |

| K-MAP            |   |   |  |
|------------------|---|---|--|
| $\overline{B}$ B |   |   |  |
| Ā                | 0 | 1 |  |
| Α                | 1 | 0 |  |



Implementación

A XOR B = 
$$\overline{A}B+A\overline{B}$$



## Circuitos XOR y XNOR

#### NOR exclusiva (XNOR)

|   | TdV |   |  |
|---|-----|---|--|
| Α | В   | Z |  |
| 0 | 0   | 1 |  |
| 0 | 1   | 0 |  |
| 1 | 0   | 0 |  |
| 1 | 1   | 1 |  |

| K-MAP            |   |   |  |
|------------------|---|---|--|
| $\overline{B}$ B |   |   |  |
| Ā                | 1 | 0 |  |
| Α                | 0 | 1 |  |

Implementación

A XNOR B = 
$$\overline{A}\overline{B} + AB$$



# Circuitos XOR y XNOR

OR exclusiva (XOR) Salida en el tiempo para diferentes entradas





Las entradas son dos señales de la misma frecuencia, pero defasadas 90°

Seguimos con entradas de la misma frecuencia, con distintos defasajes Notar como varía el ancho de los pulsos de salida  $\Delta t = t_1 - t_0$ 







# Generador y Verificador de Paridad



### Circuitos de habilitación y deshabilitación

- Én el diseño de circuitos digitales ocurren frecuentemente situaciones donde se requiere circuitos de habilitación/deshabilitación.
  - Un circuito está habilitado (enabled) cuando permite el paso de la señal de entrada a la salida.
  - Un circuito está deshabilitado (disabled) cuando evita el paso de la señal de entrada a la salida.



### Circuitos de habilitación y deshabilitación



B=1, HABILITA que pase la señal A INVERTIDA a la salida



B=0, HABILITA que pase la señal A a la salida



B=0, HABILITA que pase la señal A INVERTIDA a la salida



B=0, DESHABILITA que pase la señal A a la salida



B=1, DESHABILITA que pase la señal A a la salida



B=1, DESHABILITA que pase la señal A a la salida