# [Aula 14] Hierarquia de memória 1: Introdução

Prof. João F. Mari joaof.mari@ufv.br

# Bibliografia

- 1. PATTERSON, D.A; HENNESSY, J.L. **Organização e Projeto de Computadores: A Interface Hardware/Software**. 3a. Ed. Elsevier, 2005.
  - Capítulo 7.
- 2. Notas de aula do prof. Luciano J. Senger:
  - http://www.ljsenger.net/classroom.html
- 3. Notas de aula da profa. Mary Jane Irwin
  - CSE 331 Computer Organization and Design
  - http://www.cse.psu.edu/research/mdl/mji/mjicourses



 Memórias rápidas são pequenas (porque são caras) e memórias grandes são lentas.

- Como criar a ilusão de uma memória grande, rápida e barata?
  - Hierarquia de memórias.

# Principio da localidade

- Localidade temporal
  - Se um item [da memória] é referenciado, ele tenderá a ser referenciado novamente em breve;
  - [EX] A maioria dos programas contém loops:
    - Instruções e dados são acessados de modo repetitivo.
- Localidade espacial
  - Se um item [da memória] é referenciado, os itens cujos endereços estão próximos tenderão a ser referenciados em breve;
  - [Ex] Instruções são acessadas sequencialmente.

# Principio da localidade

- Principio da localidade
  - Proporcionar ao usuário a *maior* quantidade de memória possível com a tecnologia *mais barata...*
  - Com a velocidade oferecida pela tecnologia mais rápida (e cara).



- Múltiplos níveis de memória com diferentes velocidades e tamanhos
  - Memórias mais rápidas são mais caras por bit
- Tecnologias principais
  - DRAM (Dinamic Random Acess Memory)
    - Memória principal
  - SRAM (Static Random Acess Memory)
    - Níveis mais próximos do processador (caches)
  - Disco Magnético
    - Maior e mais lento nível da hierarquia.
    - Atualmente dividem espaço com os SSDs (Solid State Disks).

- O tempo de acesso e preço por bit variam muito entre as tecnologias de memória.
  - Valores típicos de 2008, quando foi escrita a última versão do livro texto (4 edição).

| Tecnologia de memória | Tempo de acesso típico    | US\$ por GB em 2008 |
|-----------------------|---------------------------|---------------------|
| SRAM                  | 0,5 a 2,5 ns              | 2000 a 5000         |
| DRAM                  | 50 a 70 ns                | 20 a 75             |
| Disco Magnético       | 5.000.000 a 20.000.000 ns | 0,20 a 2            |

- Estrutura básica de uma hierarquia de memória.
  - Implementar o sistema de memória como uma hierarquia faz com que o usuário tenha a ilusão de uma memória que é tão grande quanto o maior nível da hierarquia, mas que pode ser acessada como se fosse construída com a memória mais rápida.



# Organização da hierarquia de memória

- Um nível mais próximo do processador em geral é um subconjunto de qualquer nível mais distante.
- Todos os dados estão armazenados no nível mais distante (mais baixo).
- Conforme nos afastamos do processador, os níveis levam cada vez mais tempo para serem acessados.
- Dados são copiados apenas entre dois níveis ao mesmo tempo:
  - A informação mínima que pode estar presente ou ausente em um hierarquia de dois níveis.

# Estrutura da hierarquia de memória



#### Inclusive -

O que está em L1\$ é um subconjunto de L2\$ que é um subconjunto de MP, que por sua vez é um subconjunto de MS.

# Organização da hierarquia de memória

- Cada par de níveis na hierarquia de memória pode ser imaginado como tendo um nível superior e um nível inferior.
  - Dentro de cada nível, a unidade de informação que está presente ou não é chamada de um bloco ou uma linha.
  - Em geral, transferimos um bloco inteiro quando copiamos algo entre os níveis.



# Organização da hierarquia de memória

#### ACERTO:

 Os dados requisitados pelo processador estão em algum bloco no nível superior.

#### FALHA:

- Os dados não forem encontrados no nível superior;
  - O nível inferior precisa ser acessado para recuperar o bloco com os dados requisitados;
- Taxa de acertos: fração dos acessos a memória encontrados no nível superior
- Taxa de falhas: 1 taxa de acertos
- Tempo de acerto: Tempo necessário para acessar o nível superior da hierarquia
- Penalidade de falta: tempo para substituir um bloco no nível superior pelo bloco correto do nível superior

## Gerenciamento da hierarquia de memória

- Registradores ← Memória:
  - Compilador / Programador.
- Cache ← Memória Principal:
  - Controlador de cache (hardware).
- Memória Principal ↔ Disco Rígido:
  - Sistema Operacional (Memória Virtual);
  - Mapeamento (endereços virtuais → endereços físicos) é assistido pelo hardware (TLB);
  - Programador (arquivos).

Cache: um lugar seguro para esconder ou guardar coisas. Webster's New World Dictionary of the American Language

# PRINCIPIOS BÁSICOS DE CACHE

# Princípios básicos de cache

#### Cache:

- Nível(s) de hierarquia entre o processador (registradores) e a memória principal.
- Como saber se os dados estão no cache e como encontrá-los?
  - Mapeamento direto:
    - Cada local da memória é mapeada diretamente para um local exato do cache:
    - (endereço do bloco) % (número de blocos na cache)
  - Se o número de entradas na cache é potência de 2:
    - Posição na cache = log<sub>2</sub>(tamanho da cache em blocos) bits menos significativos
    - **[EX]** As posições em uma cache com oito blocos são endereçadas com os três (2<sup>3</sup>) bits menos significativos da endereço.

# Princípios básicos de cache

- Uma cache diretamente mapeada com oito entradas mostrando os endereços das palavras de memória entre 0 e 31 que são mapeadas para os mesmos locais de cache.
  - Como há oito palavras na cache, um endereço X é mapeado para a palavra de cache X módulo 8.
  - Ou seja, os log2(8) = 3 bits menos significativos são usados como o índice da cache.
  - Assim, os endereços  $00001_2$ ,  $01001_2$ ,  $10001_2$  e  $11001_2$  são todos mapeados para a entrada  $001_2$  da cache, enquanto os endereços  $00101_2$ ,  $01101_2$ ,  $10101_2$  e  $11101_2$  são todos mapeados para a entrada  $101_2$  da cache.

# Princípios básicos de cache

- Como saber se o dado na cache é o dado solicitado?
  - Incluir tags na cache
    - Tag: os bits do endereço que não foram utilizados como índice para a cache.
- Pode ser que a cache não possua dados válidos
  - No inicio da execução algumas posições da cache podem conter dados inválidos.
    - 1 bit de validade
      - -1:OK
      - 0: posição com dados inválidos

O conteúdo da cache é mostrado para cada requisição de referência que falha, com os campos índice e tag mostrados em binário.

- A cache inicialmente está vazia, com todos os bits de validade (entrada V da cache) inativos (N). (a)
- O processador requisita os seguintes endereços:

| _ | 10110 <sub>2</sub> (falha), | (b) |
|---|-----------------------------|-----|
|---|-----------------------------|-----|

- (c) 11010<sub>2</sub> (falha),
- 10110<sub>2</sub> (acerto),
- 11010<sub>2</sub> (acerto),
- 10000<sub>2</sub> (falha), (d)
- 00011<sub>2</sub> (falha), (e)
- 10000<sub>2</sub> (acerto) e
- 10010<sub>2</sub> (falha).
- As figuras mostram o conteúdo da cache após cada falha na sequência ter sido tratada.
- Quando o endereço 10010<sub>2</sub> (18) é referenciado, a entrada para o endereço 11010<sub>2</sub> (26) precisa ser substituída, e uma referência a 11010, causará uma falha subsequente.
- O campo tag conterá apenas a parte superior do endereço.

| Índice | v | Tag | Data | Index | v | Tag               | Data                       |
|--------|---|-----|------|-------|---|-------------------|----------------------------|
| 000    | N |     |      | 000   | N |                   |                            |
| 001    | N |     |      | 001   | N |                   |                            |
| 010    | N |     |      | 010   | N |                   |                            |
| 011    | N |     |      | 011   | N |                   |                            |
| 100    | N |     |      | 100   | N |                   |                            |
| 101    | N |     |      | 101   | N |                   |                            |
| 110    | N |     |      | 110   | Y | 10 <sub>two</sub> | Memory (10110 <sub>t</sub> |
| 111    | N |     |      | 111   | N |                   |                            |

a. O estado inicial do cache depois de power-on

b. Depois de lidar com uma falta de endereço (10110 two)

| Índice | v | Tag               | Data                           |
|--------|---|-------------------|--------------------------------|
| 000    | N |                   |                                |
| 001    | N |                   |                                |
| 010    | Υ | 11 <sub>two</sub> | Memory (11010 <sub>two</sub>   |
| 011    | N |                   |                                |
| 100    | N |                   |                                |
| 101    | N |                   |                                |
| 110    | Υ | 10 <sub>two</sub> | Memory (10110 <sub>two</sub> ) |
| 111    | N |                   |                                |

|    | Índice | v | Tag               | Data                           |
|----|--------|---|-------------------|--------------------------------|
|    | 000    | Υ | 10 <sub>two</sub> | Memory (10000 <sub>two</sub> ) |
|    | 001    | N |                   |                                |
| ,) | 010    | Υ | 11 <sub>two</sub> | Memory (11010 <sub>two</sub> ) |
|    | 011    | N | 74.00.00          |                                |
|    | 100    | N |                   |                                |
|    | 101    | N |                   |                                |
|    | 110    | Υ | 10 <sub>two</sub> | Memory (10110 <sub>two</sub> ) |
|    | 111    | N |                   |                                |

c. Depois de lidar com uma falta de endereço (11010 two) d. Depois de lidar com uma falta de endereço (10000 two)

Tag

| Índice | V | Tag               | Data                           |
|--------|---|-------------------|--------------------------------|
| 000    | Υ | 10 <sub>two</sub> | Memory (10000 <sub>two</sub> ) |
| 001    | N |                   |                                |
| 010    | Υ | 11 <sub>two</sub> | Memory (11010 <sub>two</sub> ) |
| 011    | Υ | 00 <sub>two</sub> | Memory (00011 <sub>two</sub> ) |
| 100    | N |                   |                                |
| 101    | N |                   |                                |
| 110    | Υ | 10 <sub>two</sub> | Memory (10110 <sub>two</sub> ) |
| 111    | N |                   | 3999                           |

|   | 000 | Y | 10 <sub>two</sub> | Memory (10000 <sub>two</sub> ) |
|---|-----|---|-------------------|--------------------------------|
|   | 001 | N |                   |                                |
|   | 010 | Y | 10 <sub>two</sub> | Memory (10010 <sub>two</sub> ) |
| ) | 011 | Y | 00 <sub>two</sub> | Memory (00011 <sub>two</sub> ) |
|   | 100 | N |                   |                                |
|   | 101 | N |                   |                                |
|   | 110 | Y | 10 <sub>two</sub> | Memory (10110 <sub>two</sub> ) |
|   | 111 | N | 78000             |                                |

e. Depois de lidar com uma falta de endereço (00011 two) f. Depois de lidar com uma falta de endereço (10010 two)

Data

• Ação para cada referência:

| Endereço decimal<br>da referencia | Endereço binário<br>da referência | Acerto ou falha<br>na cache | Bloco de cache atribuído<br>(onde foi encontrado ou inserido) |
|-----------------------------------|-----------------------------------|-----------------------------|---------------------------------------------------------------|
| 22                                | 101102                            | falha                       | (10110 <sub>2</sub> mod 8) = 110 <sub>2</sub>                 |
| 26                                | 110102                            | falha                       | (11010 <sub>2</sub> mod 8) = 010 <sub>2</sub>                 |
| 22                                | 101102                            | acerto                      | (10110 <sub>2</sub> mod 8) = 110 <sub>2</sub>                 |
| 26                                | 110102                            | acerto                      | (11010 <sub>2</sub> mod 8) = 010 <sub>2</sub>                 |
| 16                                | 100002                            | falha                       | $(10000_2 \text{ mod } 8) = 000_2$                            |
| 3                                 | 000112                            | falha                       | (00011 <sub>2</sub> mod 8) = 011 <sub>2</sub>                 |
| 16                                | 100002                            | acerto                      | $(10000_2 \text{ mod } 8) = 000_2$                            |
| 18                                | 100102                            | falha                       | $(10010_2 \text{ mod } 8) = 010_2$                            |

A cache possui  $2^{10}$  (1024) palavras e o tamanho de bloco é de 1 palavra. Dessa forma, 10 bits são usados para indexar a cache, deixando 20 bits (32 -10-2) para serem comparados com a tag.



- Para esta cache, a parte inferior do endereço é usada para selecionar uma entrada da cache consistindo em uma palavra de dados e uma tag.
- A tag da cache é comparada com a parte superior do endereço para determinar se a entrada na cache corresponde ao endereço requisitado.
- A cache tem 2<sup>10</sup> (1024) palavras e um tamanho de bloco de 1 palavra:
  - 10 bits são usados para indexar a cache
  - Deixando 32 10 2 = 20 bits para serem comparados com a tag.
- Se a tag e os 20 bits superiores de endereço forem iguais e o bit de validade estiver ligado
  - Então, a requisição é um acerto na cache e a palavra é fornecida para o processador.
  - Caso contrário, ocorre uma falha.



### Exercício

- Considere a cache do exemplo anterior:
  - Palavras de 32 bits;
  - 1024 palavras;
  - 1 palavra por bloco;
    - 1024 blocos.
- 1) Explique por que o índice possui 10 bits.
- 2) Explique por que a Tag possui 20 bits.
- 3) Simule (conforme o exemplo da pag. 19) as seguintes solicitações:
  - #1) 0101 1010 0110 0111 1000 1111 1010 0001
  - #2) 0001 0101 0011 0101 0110 0001 0000 1010
  - #3) 0101 0101 0110 0111 1000 1111 1010 0001
  - #4) 0001 0101 0011 0101 0110 0001 0000 1010
  - #5) 0101 1010 1110 0001 0001 1110 0101 1100
  - #6) 0101 0101 0110 0111 1000 1111 1010 0001
  - Desenhe a cache após cada solicitação.
  - Informe se ocorreu um acerto ou falha.



# Bibliografia

- 1. PATTERSON, D.A; HENNESSY, J.L. Organização e Projeto de Computadores: A Interface Hardware/Software. 3a. Ed. Elsevier, 2005.
  - Capítulo 7.
- 2. Notas de aula do prof. Luciano J. Senger:
  - http://www.ljsenger.net/classroom.html
- 3. Notas de aula da profa. Mary Jane Irwin
  - CSE 331 Computer Organization and Design
  - http://www.cse.psu.edu/research/mdl/mji/mjicourses



#### **FIM**

- FIM:
  - Aula 14 Hierarquia de memória 1.
- Próxima aula:
  - Aula 15 Hierarquia de memória 2 Memória cache.