# Guia 4

# 12C: Interface com EEPROM e encriptação de dados

## Trabalho realizado por:

- → João Peixoto nº 91960
- → João Rocha nº 91936

### 1. Breve Introdução

Neste trabalho pretende-se ler e escrever mensagens de texto encriptadas num periférico I2C (memória E2PROM). As mensagens antes de serem armazenadas na memória EEPROM devem ser previamente encriptadas com uma chave de encriptação de 4 bytes e o seu conteúdo só estará legível depois da sua desencriptação, impedindo assim que os dados transmitidos possam ser interpretados por terceiros.

### 2. Desafio

Fomos desafiados a implementar um programa para o microprocessador C8051F388 que permita ler e escrever dados encriptados numa memória EEPROM da família 24CXX (24C01/2/4/8/16), recebidos pela porta série.

Apesar de existir um periférico two-wire interface TWI (que implementa o protocolo I2C) no microprocessador C8051F388, este não é suportado pelo simulador do Keil, pelo que o programa a desenvolver deve fazer uso dos pinos de GPIO para implementar protocolo através de software, usando uma técnica conhecida como bit banging.

Desta forma é possível a implementação e debug do protocolo através do ambiente de simulação do Keil onde, e com o auxílio da ferramenta "logic analyzer", torna-se mais fácil a interpretação e visualização das tramas enviadas para a memória através dos pinos GPIO selecionados, bem como a manipulação e simulação dos dados recebidos.

## 3. Configuração de Periféricos

```
55
  // ****
66
                      OSCILATOR INIT
   88
9
   void Oscilator_init(void)
10 🖃 (
            -0x90;
11
      FLSCL
      CLESEL
                     // SYSCLK a 48MHz
1.2
             -0x03;
   ) I
1.3
1.4
   1.55
   // ----
                       TIMER INIT
1.6
   1.7
1.8
1.9
   void Timer init (void)
20 🗐 (
            -0x02;
-0x02;
      TMOD
                     // Timer 0 Sbit auto-reload
22
     CECON
                     // Prescaled Clock Input -> SYSCLK / 48
23
24
     THO = (-25);
22.5%
     TL0 = (-25);
                      // T overflow = 25uS -> f = 40KHz
26
  1
27
  28
   // ----
2.9
                       UART INIT
30
31.
32
   void UART Init()
33 🖃 (
      SBRLL1 - 0 \times 30 z
                     // BaudRate a 115200 bps
35
      SBRLH1 - 0xff;
36
      SCONI = 0 \times 10 x
                     // Enable UART1 reception -> REN1
      SBCON1 - 0 \times 43;
37
      EIE2 | - 0 \times 0 2;
                     // Enable UART1 Interrupt
78.90
  1
20.00
40
41.
42:
  // ----
43
                      PCA INIT
44
4.5
46
   void PCA_init(void)
47 🖃 (
48
      PCAOMD = 0 z
                     // Disable Watch-Dog Timer
4.9
5540
   // -----
51.
                      PORT_IO INIT
55-28
   53
5-4
55.5
   void Port IO init (void)
56 🗏 (
      POSKIP = 0x0F;
- 0x40;
                     // TxD e RxD a P0_4 e P0 5
57
                     // CrossBar Enable
                     // UART1 Enable on CrossBar
            -0 \times 01;
      XBB2
55/59
  1 p
60
61.
   62
                      DEVICE INIT
63
   64
655
   void Device init (void)
66
67 🗐 (
      Oscilator init();
                     // Call Oscilator Init
68
69
     UART_Init();
                      // Call UART Init
                      // Call PCA Init
     PCA init();
     Port_IO_init();
                     // Call Port IO Init
72
     Timer init();
                      // Call Timer Init
7/3
77.4
```

## 4. Conjunto de Variáveis

Tal como podemos ver abaixo, para a implementação do bitbang, seguimos uma abordagem modelar e fizemos uma State Machine. Para tal, criamos um enumerado, para representar todos os Estados possíveis.

Cada transferência (Escrita ou Leitura) está representada numa estrutura de dados própria (I2C\_TRANSFER) e, de forma a abstrair o utilizador e a implementar uma 'stack' para o I2C de 2 níveis, todas as transferências realizadas encontram-se guardadas num buffer, podendo assim controlar quantas transferências foram realizadas até ao momento, buscar uma determinada transferência ou até mesmo eliminar uma do seu histórico.

A sua estrutura de denomina-se I2C\_TRANSFER\_BUFFER.

```
// ****
                        STATES ENUMERATION
   // ***********************************
8
9
   typedef enum STATES
10 □ {
11
      Idle = 0,
                                                             // Start State's
12
      Start L, Start H,
13
      Byte0 L, Byte0 H,
                                                             // Byte0 State's
      RecvACKO_L, RecvACKO_H,
                                                             // Receive ACKO State's
14
15
     RecvByte_L, RecvByte_H,
                                                             // Receive Byte State's
     SendByte L, SendByte H,
16
                                                             // Send Byte State's
17
     SendACK_L, SendACK_H,
                                                             // Send ACK State's
      RecvACK_L, RecvACK_H,
                                                             // Receive ACK State's
18
19
      SendNACK_L, SendNACK_H,
                                                             // Send NACK State's
20
                                                             // Stop State's
      Stop L, Stop H
21 } states_t;
22
23
   // **********************************
24
               I2C_TRANSFER STRUCT
25
   26
27
28 typedef struct I2C_TRANSFER
29 🗦 {
                                                             // Slave ADDR
30
      unsigned char byte0;
31
      unsigned char len;
                                                             // Number of Bytes to Read/Write
32
      unsigned char byte_count;
                                                             // For Bytes iteration
33
      unsigned char xdata *payload;
                                                             // Buffer: Write - read from here to write | Read - save here
34 | } i2c_transfer_t;
35
36
   // *********************************
37
   // **** I2C_TRANSFER_BUFFER STRUCT
38
   // ********************
39
41 typedef struct I2C_TRANSFER_BUFFER
42 □ {
43
      i2c_transfer_t xdata* buffer[I2C_TRANSFER_LEN];
                                                             // I2C Transfers Buffer
      unsigned char start;
                                                             // Start Buffer
44
45
                                                             // End Buffer
      unsigned char end;
      unsigned char len;
                                                             // Buffer Length
47 | } i2c_transfer_buffer_t;
```

## 5. Fluxogramas

Como dito atrás, implementamos o BitBang recorrendo a uma máquina de Estados.

De forma a explicar e entender melhor como esta Máquina de Estados funciona, em baixo, poderemos observar todos os princípios de funcionamento de cada estado, bem como o fluxo de uma, ou várias, transferência(s).











### 6. Funções EEPROM

Nesta fase, depois de implementar o 'grau mais baixo', isto é, o bitbang para o I2C, criamos duas funções

(Escrita e Leitura), que nos permitisse, no caso da escrita, receber 3 parâmetros (o array / caracteres que queiramos escrever), o número de elementos que queremos escrever e o endereço onde queremos escrever.

No caso da leitura, também recebemos 3 parâmetros, mas em que neste caso é passado um array onde os dados lidos vão ser alojados, o número de elementos que vamos querer ler e o endereço onde queremos ler.

Ambas as funções retornam um valor, em que se este for positivo, corresponde ao número de bytes escritos / lidos com sucesso, emitindo via aporta série este número bem como (no caso da leitura), os bytes lidos.

Caso o número seja negativo, é emitida uma mensagem de erro via porta série.

```
1 □#ifndef
         EEPROM I2C
  #define EEPROM I2C
3
  // *********************
  // ***
5
                       EEPROM DEFINES
  // *********************
7
8
  #define EEPROM WR 0xA0
9
  #define EEPROM RD 0xA1
  #define PAGE SIZE 16
10
  #define PAGE NUMBER 256
11
  #define MAX LENGTH 64
13
  #define CYPHER LEN 4
14
15
  extern char xdata cypher[CYPHER LEN];
16
17
  // *********************
18
19
  // ****
                       EEPROM WRITE FUNCTION
  // ********************
20
21
  int eeprom write (char xdata* wdata, unsigned char len, unsigned char addr);
22
23
  // **********************
24
  // ****
25
                      EEPROM READ FUNCTION
  // *********************
26
  int eeprom_read(char xdata* rdata, unsigned char len, unsigned char addr);
27
28
29
30 L#endif
```

## 7. Encriptação de Dados

Como dito no enunciado, a mensagem em texto limpo deverá ser recebida através da interface série, previamente desenvolvido nos guias anteriores, e uma vez armazenada na memória interna do microcontrolador, deve ser encriptada aplicando a chave de encriptação ao array de memória correspondente, antes de ser posteriormente enviada via I2C para armazenamento na memória EEPROM.

Após uma sequência de leitura de uma mensagem armazenada na memória EEPROM, é necessário voltar a aplicar a chave de encriptação de forma a ser possível obter-se novamente a mensagem em texto limpo.

A chave de encriptação é normalmente negociada, de forma segura, numa etapa de handshake da comunicação, mas por questões de simplicidade a respetiva chave deve ser recebida via porta série e ficar armazenada na memória interna do microcontrolador, e com o tamanho predefinido de 4 bytes.

Exemplo de execução e codificação:

```
char xdata cypher[CYPHER LEN] = {'A', 'A', 'A', 'A'};  // Default Cypher Key
   // *************************
   // ***
                            CYPHER ALGORITHM
11
12
  void encrypt msg(char xdata* buf, unsigned char buf len)
14 ⊟ {
15
      unsigned char i;
      for (i = 0; i < buf len; i++)
16
          buf[i] ^= cypher[i % CYPHER LEN];
17
                                                         // Fill and encrypt the buffer with the cypher key
18
19
```

## Termite 3.1 (by CompuPhase)

#### COM4 115200 bps, 8N1, no handshake

```
Insert the new Cypher Key:
1 Byte: 1
2 Byte: 2
3 Byte: 3
4 Byte: 4
Cypher key has been updated!
```

## 8. Fase de Experimentação / Testes

Na fase final, e como objetivo final, a comunicação com uma memória (EEPROM) através do protocolo série I2C, decidimos testar com uma memória (24LC08B), realizando, com sucesso, todas as escritas e leituras realizadas.

Abaixo mostramos algumas imagens dos testes realizados:



Termite 3.1 (by CompuPhase)

#### COM4 115200 bps, 8N1, no handshake

```
ADDR to write: 0
Insert the number of bytes you are going to write: 2
1º byte: 8
2º byte: 9
2 bytes written successfully!
2
ADDR to read: 0
Insert the number of bytes you are going to read: 2
8
```

## 磕 Termite 3.1 (by CompuPhase)

### COM4 115200 bps, 8N1, no handshake

3 Insert the new Cypher Key: 1 Byte: 1 2 Byte: 2 3 Byte: 3 4 Byte: 4

Cypher key has been updated!

# João Peixoto nº 91960 João Rocha nº 91936

### 🚾 Termite 3.1 (by CompuPhase)

#### COM4 115200 bps, 8N1, no handshake

ADDR to write: 14 Insert the number of bytes you are going to write: 12 1º byte: 1 2º byte: 2 3º byte: 3 4º byte: 4 5º byte: 5 6º byte: 6 7º byte: 7 8º byte: 8 9º byte: 9 10º byte: 10 11º byte: 11 12º byte: 12 12 bytes written successfully! ADDR to read: 14 Insert the number of bytes you are going to read: 12 1 2 3 4 5 6 7 8 9 11 12

