## Übersicht

(1. Allgemeine Grundlagen)

- 2. Spezielle Grundlagen
- 3. Vorversuche
- 4. Versuche



## Übersicht

- (1. Allgemeine Grundlagen)
- 2. Spezielle Grundlagen
- 3. Vorversuche
- 4. Versuche



## Übersicht

- (1. Allgemeine Grundlagen)
- 2. Spezielle Grundlagen
- 3. Vorversuche
- 4. Versuche



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE

RVERSUCHE VERSUCHE



• Vorgabe: Abarbeitung von Maschinenbefehlen



- Vorgabe: Abarbeitung von Maschinenbefehlen
- Notwendig:
  - 1. Befehlsunabhängige Schritte



**VERSUCHE** 



- Vorgabe: Abarbeitung von Maschinenbefehlen
- Notwendig:
  - 1. Befehlsunabhängige Schritte
  - 2. Befehlsabhängige Schritte



- Vorgabe: Abarbeitung von Maschinenbefehlen
- Notwendig:
  - 1. Befehlsunabhängige Schritte
  - 2. Befehlsabhängige Schritte
- → 3 Zyklen für jeden Maschinenbefehl:
  - 1. Befehl holen (1 Takt)



- Vorgabe: Abarbeitung von Maschinenbefehlen
- Notwendig:
  - 1. Befehlsunabhängige Schritte
  - 2. Befehlsabhängige Schritte
- → 3 Zyklen für jeden Maschinenbefehl:
  - 1. Befehl holen (1 Takt)
  - 2. Operand holen (1 Takt)





- Vorgabe: Abarbeitung von Maschinenbefehlen
- Notwendig:
  - 1. Befehlsunabhängige Schritte
  - 2. Befehlsabhängige Schritte
- → 3 Zyklen für jeden Maschinenbefehl:
  - 1. Befehl holen (1 Takt)
  - 2. Operand holen (1 Takt)
  - 3. Befehl ausführen (1-2 Takte)





**DEP: CPU-Architektur\*** 

(\*: Vorschlag)



# **DEP: CPU-Architektur**\*









| Instruction Word | CCR:Z,C |   | CCR:Z,C |   | CCR:Z,C |   | CCR:Z,C |   | MSR out | MSR in | IWR | OPR | MuxAB | MuxPC | AccR | CCR | PCR | RAM | ROM | ĪO | R/W | AluOp |
|------------------|---------|---|---------|---|---------|---|---------|---|---------|--------|-----|-----|-------|-------|------|-----|-----|-----|-----|----|-----|-------|
| _                | _       | _ | 0       | 1 | 1       | 0 | 1       | 0 | 0       | 0      | 1   | 1   | 0     | 1     | 1    | _   |     |     |     |    |     |       |
| _                | _       | _ | 1       | 2 | 0       | 1 | 1       | 0 | 0       | 0      | 1   | 1   | 0     | 1     | 1    | -   |     |     |     |    |     |       |



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE 17

**DEP: Instruktionssatz** 



Gruppierung der Befehle nach Funktion:



Gruppierung der Befehle nach Funktion:

• Transferbefehle: LDA, LDAI, STA, STAX, IN, OUT



Gruppierung der Befehle nach Funktion:

- Transferbefehle: LDA, LDAI, STA, STAX, IN, OUT
- Arithmetikbefehle: ADD, OR, SBC, XOR, ADC, AND, SETF, ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI



Gruppierung der Befehle nach Funktion:

- Transferbefehle: LDA, LDAI, STA, STAX, IN, OUT
- Arithmetikbefehle: ADD, OR, SBC, XOR, ADC, AND, SETF,
   ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI
- Sprungbefehle: BCS, BEQ, JMP, JMPI



Gruppierung der Befehle nach Adressierungsart:



Gruppierung der Befehle nach Adressierungsart:

• Unmittelbar (Immediate): LDAI, ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI, JMPI, BCS, BEQ, (STA, OUT)



Gruppierung der Befehle nach Adressierungsart:

- Unmittelbar (Immediate): LDAI, ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI, JMPI, BCS, BEQ, (STA, OUT)
- Direkt: (STA, OUT,) LDA, IN, ADD, OR, SBC, XOR, ADC, AND, SETF, JMP



Gruppierung der Befehle nach Adressierungsart:

• Unmittelbar (Immediate): LDAI, ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI, JMPI, BCS, BEQ, (STA, OUT)

• Direkt: (STA, OUT,) LDA, IN, ADD, OR, SBC, XOR, ADC, AND, SETF, JMP

Indirekt: STAX



Gruppierung der Befehle nach Adressierungsart:

- Unmittelbar (Immediate): LDAI, ADDI, ORI, SBCI, XORI, ADCI, ANDI, SETFI, JMPI, BCS, BEQ, (STA, OUT)
- Direkt: (STA, OUT,) LDA, IN, ADD, OR, SBC, XOR, ADC, AND, SETF, JMP
- Indirekt: STAX
- Keine Register-basierten Adressierungsarten ("registered indirect").



| _ 5      | Sede                               | ezimalcode                            | Befehlsl                                             | kürzel                                 | Funktion                                                                                                                                                                                                                                | beeinflusste Flags                                      |  |  |  |  |
|----------|------------------------------------|---------------------------------------|------------------------------------------------------|----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|--|--|--|--|
| <i>F</i> | Spei<br>80<br>80<br>80<br>80<br>88 | chertransferl<br>xx<br>zz<br>xx<br>yy | oefehle<br>STA<br>STAX<br>LDA<br>LDAI                | xx<br>zz<br>xx<br>yy                   | Speichere Inhalt von A an Adresse xx<br>Speichere Inhalt von A an Adresse xx, die an Adresse zz steht<br>Lade A mit Inhalt an Adresse xx<br>Lade A mit Konstante yy                                                                     | Z<br>Z                                                  |  |  |  |  |
| 1 3      | Spru<br>28<br>8<br>80<br>88        | ingbefehle<br>dd<br>dd<br>xx<br>dd    | BCS<br>BEQ<br>JMP<br>JMPI                            | dd<br>dd<br>xx<br>dd                   | Wenn Carry-Flag gesetzt: PCR:=dd Wenn Zero-Flag gesetzt: PCR:=dd Setze PCR auf den Inhalt an Adresse xx Setze PCR auf dd                                                                                                                |                                                         |  |  |  |  |
| 5        | Ein-/<br>50<br>90                  | /Ausgabe-Be<br>xx<br>xx               | fehle<br>IN<br>OUT                                   | XX<br>XX                               | Lade A mit Inhalt an Portadresse xx<br>Schreibe Inhalt von A an Portadresse xx                                                                                                                                                          | Z                                                       |  |  |  |  |
|          |                                    | nenwerksbef                           | ehle (Spe                                            | eicher)                                |                                                                                                                                                                                                                                         |                                                         |  |  |  |  |
| 4        | 11<br>12<br>13<br>14               | XX<br>XX<br>XX<br>XX<br>XX<br>XX      | ADD<br>OR<br>SBC<br>XOR<br>ADC<br>AND<br>SETF        | XX<br>XX<br>XX<br>XX<br>XX<br>XX<br>XX | Addiere A zu Inhalt von xx Bitweises Oder von A und [xx] A := A - [xx] - C Bitweises ExOder von A und [xx] A := A + [xx] + C Bitweises Und von A und [xx] Setze C und Z entsprechend Bit 6 und 7 von [xx] und behalte A unverändert bei | C und Z<br>Z<br>C und Z<br>Z<br>C und Z<br>Z<br>C und Z |  |  |  |  |
| F        | Rech                               | nenwerksbef                           | ehle (Imn                                            | nediate                                | , also konstanter Operand)                                                                                                                                                                                                              |                                                         |  |  |  |  |
| 4        | I9<br>IA<br>IB<br>IC               | yy<br>yy<br>yy<br>yy<br>yy<br>yy      | ADDI<br>ORI<br>SBCI<br>XORI<br>ADCI<br>ANDI<br>SETFI | yy<br>yy<br>yy<br>yy<br>yy<br>yy       | Addiere A zu yy Bitweises Oder von A und yy A := A - yy - C Bitweises ExOder von A und yy A := A + yy + C Bitweises Und von A und yy Setze C und Z entsprechend Bit 6 und 7 von yy                                                      | C und Z Z C und Z Z C und Z Z C und Z Z C und Z         |  |  |  |  |
|          |                                    |                                       |                                                      | ,,                                     | und behalte A unverändert bei                                                                                                                                                                                                           |                                                         |  |  |  |  |

EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE

90

XX

OUT

XX

#### **DEP: Instruktionssatz**

beeinflusste Sedezimalcode Befehlskürzel Funktion Flags Speichertransferbefehle 80 STA Speichere Inhalt von A an Adresse xx XX XX Speichere Inhalt von A an Adresse xx, STAX zz A0 ZZ die an Adresse zz steht Lade A mit Inhalt an Adresse xx 40 LDA XX XX Lade A mit Konstante yy 48 LDAI уу уу Ein-/Ausgabe-Befehle Lade A mit Inhalt an Portadresse xx 7 50 IN XX XX

Schreibe Inhalt von A an Portadresse xx



**VERSUCHE** 

EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

### **DEP: Instruktionssatz**

Sedezimalcode Befehlskürzel Funktion Flags

| Spru | ngbefehle |      |    |                                        |
|------|-----------|------|----|----------------------------------------|
| 28   | dd        | BCS  | dd | Wenn Carry-Flag gesetzt: PCR:=dd       |
| 18   | dd        | BEQ  | dd | Wenn Zero-Flag gesetzt: PCR:=dd        |
| 30   | XX        | JMP  | XX | Setze PCR auf den Inhalt an Adresse xx |
| 38   | dd        | JMPI | dd | Setze PCR auf dd                       |



| Sedezimalcode                                      | Befehlskür                                                               | zel Funktion                                                                                                                 | beeinflusste<br>Flags                        |
|----------------------------------------------------|--------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------|
| Rechenwerksber 41 xx 42 xx 43 xx 44 xx 45 xx 46 xx | efehle (Speid<br>ADD XX<br>OR XX<br>SBC XX<br>XOR XX<br>ADC XX<br>AND XX | Addiere A zu Inhalt von xx Bitweises Oder von A und [xx] A := A - [xx] - C Bitweises ExOder von A und [xx] A := A + [xx] + C | C und Z<br>Z<br>C und Z<br>Z<br>C und Z<br>Z |
| 47 xx                                              | SETF XX                                                                  |                                                                                                                              |                                              |
|                                                    |                                                                          |                                                                                                                              |                                              |
| 49 yy<br>4A yy                                     | ADDÌ yy<br>ORI yy                                                        | Bitweises Oder von A und yy                                                                                                  | C und Z                                      |
| 4B yy                                              | SBCI yy                                                                  |                                                                                                                              | C und Z                                      |
| 4C yy                                              | XORI yy                                                                  |                                                                                                                              | Z                                            |
| 4D yy                                              | ADCI yy                                                                  |                                                                                                                              | C und Z                                      |
| 4E yy<br>4F yy                                     | ANDI yy<br>SETFI yy                                                      | Bitweises Und von A und yy Setze C und Z entsprechend Bit 6/7 von yy und behalte A unverändert bei                           | Z<br>C und Z                                 |
|                                                    |                                                                          |                                                                                                                              |                                              |

EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

**Dekodertabelle** 



### Dekodertabelle

| Inst. | Instruction Word |    |     |     |     |     |     |     | CCR MSR |   | MSR | IWR | OPR | Mux | Mux | AccR | CCR | PCR | RAM | ROM | ĪŌ | R/W | Alu- |    |
|-------|------------------|----|-----|-----|-----|-----|-----|-----|---------|---|-----|-----|-----|-----|-----|------|-----|-----|-----|-----|----|-----|------|----|
|       | ST               | LD | BCS | BEQ | IMM | Al2 | Al1 | AI0 | Z       | С | out | in  |     |     | AB  | PC   |     |     |     |     |    |     |      | Ор |
|       | _                | _  | _   | _   | _   | _   | _   | _   | _       | _ | 0   | 1   | 1   | 0   | 1   | 0    | 0   | 0   | 1   | 1   | 0  | 1   | 1    | -  |
|       | _                | _  | -   | _   | _   | _   | _   | _   | _       | _ | 1   | 2   | 0   | 1   | 1   | 0    | 0   | 0   | 1   | 1   | 0  | 1   | 1    | _  |
| STA   | 1                | 0  | 0   | 0   | 0   | 0   | 0   | 0   | _       | _ | 2   | 0   | 0   | 0   | 0   | _    | 0   | 0   | 0   | 0   | 1  | 1   | 0    | _  |
| STAX  | 1                | 0  | 1   | 0   | 0   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 1                | 0  | 1   | 0   | 0   | 0   | 0   | 0   | _       | _ | 3   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| LDA   | 0                | 1  | 0   | 0   | 0   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 1  | 0   | 0   | 0   | 0   | 0   | 0   | _       | _ | 3   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| LDAI  | 0                | 1  | 0   | 0   | 1   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| BCS   | 0                | 0  | 1   | 0   | 1   | 0   | 0   | 0   | _       | 0 | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 0  | 1   | 0   | 1   | 0   | 0   | 0   | _       | 1 | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| BEQ   | 0                | 0  | 0   | 1   | 1   | 0   | 0   | 0   | 0       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 0  | 0   | 1   | 1   | 0   | 0   | 0   | 1       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| JMP   | 0                | 0  | 1   | 1   | 0   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 0  | 1   | 1   | 0   | 0   | 0   | 0   | _       | _ | 3   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| JMPI  | 0                | 0  | 1   | 1   | 1   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| IN    | 0                | 1  | 0   | 1   | 0   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 1  | 0   | 1   | 0   | 0   | 0   | 0   | _       | _ | 3   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| OUT   | 1                | 0  | 0   | 1   | 0   | 0   | 0   | 0   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| Alu   | 0                | 1  | 0   | 0   | 0   | а   | b   | С   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       | 0                | 1  | 0   | 0   | 0   | а   | b   | С   | _       | _ | 3   |     |     |     |     |      |     |     |     |     |    |     |      |    |
| Alul  | 0                | 1  | 0   | 0   | 1   | а   | b   | С   | _       | _ | 2   |     |     |     |     |      |     |     |     |     |    |     |      |    |
|       |                  |    |     |     |     |     |     |     |         |   |     |     |     | •   |     |      |     |     |     |     |    |     |      |    |



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

Assembler-Aufgaben I



1.: Bit x von I/O-Port y abfragen (x=6, y=0x42):



1.: Bit x von I/O-Port y abfragen (x = 6, y = 0x42):

0x42in



1.: Bit x von I/O-Port y abfragen (x = 6, y = 0x42):

in 0x42

andi 0x40



1.: Bit x von I/O-Port y abfragen (x = 6, y = 0x42):

in 0x42

0x40andi

beq weitweg



1.: Bit x von I/O-Port y abfragen (x = 6, y = 0x42):

:schleife

EINLEITUNG

0x42in

0x40andi

schleife beq

:weitweg



2.: Bit  $x_1$  und  $x_2$  von I/O-Port y setzen ( $x_1 = 6$ ,  $x_2 = 0$ , y = 0x2A):



2.: Bit  $x_1$  und  $x_2$  von I/O-Port y setzen ( $x_1 = 6$ ,  $x_2 = 0$ , y = 0x2A):

out 0x2A



2.: Bit  $x_1$  und  $x_2$  von I/O-Port y setzen ( $x_1 = 6$ ,  $x_2 = 0$ , y = 0x2A):

ldai 0x41

out 0x2A



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

## **DepAssemblerEditor**



## **DepAssemblerEditor**



## **DepAssemblerEditor**



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

# **Assembler-Aufgaben II**



3.: Bit-Operationen / Bit-Masken:



3.: Bit-Operationen / Bit-Masken:

andi 0x40 (einzelne Bits abfragen)





3.: Bit-Operationen / Bit-Masken:

andi 0x40 (einzelne Bits abfragen)

andi 0xF5 (einzelne Bits löschen)



48

3.: Bit-Operationen / Bit-Masken:

(einzelne Bits abfragen) andi

andi 0xF5 (einzelne Bits löschen)

ori  $0 \times 18$  (einzelne Bits setzen)



3.: Bit-Operationen / Bit-Masken:

andi (einzelne Bits abfragen)

andi 0xF5 (einzelne Bits löschen)

ori 0x18 (einzelne Bits setzen)

xori  $0 \times 24$  (einzelne Bits umkehren)



4.: Vergleichsoperationen:



4.: Vergleichsoperationen:

0x40andi

> beq ziel (einzelne Bits abfragen)



#### 4.: Vergleichsoperationen:

```
andi
      0x40
```

ziel (einzelne Bits abfragen) beq

setfi 0x00

sbci 0x23

beq ziel (bestimmten Wert abfragen)



#### 4.: Vergleichsoperationen:

EINLEITUNG

```
0x40
andi
```

beq ziel (einzelne Bits abfragen)

setfi 0x00

sbci 0x23

beq (bestimmten Wert abfragen) ziel

setfi 0x00

sbci 23

unter23 (Wertebereich abfragen) bcs



#### 4.: Vergleichsoperationen:

```
andi 0x40
```

beq ziel (einzelne Bits abfragen)

setfi 0x00

sbci 0x23

beq ziel (bestimmten Wert abfragen)

setfi 0x00

sbci 23

bcs unter23 (Wertebereich abfragen)

ightarrow setfi 0x00

adci 23

bcs ueber232 (Wertebereich abfragen)



#### 4.: Vergleichsoperationen:

EINLEITUNG

```
0 \times 40
andi
```

beq ziel (einzelne Bits abfragen)

setfi 0x00

sbci 0x23

beq ziel (bestimmten Wert abfragen)

setfi 0x00

sbci 23

bcs unter23 (Wertebereich abfragen)

addi 23

> bcs ueber 232 (Wertebereich abfragen)



#### 4.: Vergleichsoperationen:

EINLEITUNG

```
andi
      0x40
```

beq ziel (einzelne Bits abfragen)

setfi 0x00

sbci 0x23

beq ziel (bestimmten Wert abfragen)

setfi 0x00

sbci 23

unter23 (Wertebereich abfragen) bcs

23 addi

bcs ueber232 (Wertebereich abfragen)

xori  $0 \times 24$ 

> beq ziel (bestimmten Wert abfragen ohne Carry)

5.: Zwischenspeicher:



5.: Zwischenspeicher:

. . .

sta 0x00

. . .

lda 0x00

. . .



59

6.: Addition 16 Bit:



#### 6.: Addition 16 Bit:

Die 16 Bit-Zahl in den RAM-Zellen 0x03 und 0x04 (LSB in 0x03, MSB in 0x04) soll zu der Zahl in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) addiert werden. Das Ergebnis soll in den Zellen 0x07 und 0x08 gespeichert werden.



#### 6.: Addition 16 Bit:

Die 16 Bit-Zahl in den RAM-Zellen 0x03 und 0x04 (LSB in 0x03, MSB in 0x04) soll zu der Zahl in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) addiert werden. Das Ergebnis soll in den Zellen 0x07 und 0x08 gespeichert werden.

> lda  $0 \times 03$

add 0x05(adc falls gewünscht)

 $0 \times 07$ sta



#### 6.: Addition 16 Bit:

EINLEITUNG

Die 16 Bit-Zahl in den RAM-Zellen 0x03 und 0x04 (LSB in 0x03, MSB in 0x04) soll zu der Zahl in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) addiert werden. Das Ergebnis soll in den Zellen 0x07 und 0x08 gespeichert werden.

| lda | $0 \times 03$ |                       |
|-----|---------------|-----------------------|
| add | $0 \times 05$ | (adc falls gewünscht) |
| sta | $0 \times 07$ |                       |
| lda | $0 \times 04$ |                       |
| adc | 0x06          | (adc notwendig!)      |
| sta | $0 \times 08$ |                       |



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

## **Assembler-Aufgaben II**

7.: Multiplikation:



#### 7.: Multiplikation:

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.



65

#### 7.: Multiplikation:

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.

> ldai 0x00

0x05sta

0x06sta



### 7.: Multiplikation:

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.

> ldai 0x00

0x05sta

0x06sta

0x03lda

(evtl. Original unverändert lassen)  $0 \times 00$ sta



### 7.: Multiplikation:

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.

| :schleife | beq  | Ende                     |
|-----------|------|--------------------------|
|           | lda  | $0 \times 04$            |
|           | add  | $0 \times 05$ (kein adc) |
|           | sta  | $0 \times 05$            |
|           | bcs  | ueberlauf                |
| :weiter   | lda  | $0 \times 00$            |
|           | sbci | 0x01                     |
|           | sta  | $0 \times 00$            |
|           | jmpi | schleife                 |
| :Ende     | jmpi | Ende                     |

**VORVERSUCHE** 

## **Assembler-Aufgaben II**

### 7.: Multiplikation:

EINLEITUNG

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.

:ueberlauf ldai 0x010x06add 0x06sta setfi  $0 \times 00$ jmpi weiter



#### 7.: Multiplikation:

Die 8 Bit-Zahl in der RAM-Zelle 0x03 soll mit dem Wert in Zelle 0x04 multipliziert werden. Das Ergebnis soll in den Zellen 0x05 und 0x06 (LSB in 0x05, MSB in 0x06) gespeichert werden.

:ueberlauf ldai 0x01
 add 0x06
 sta 0x06
 jmpi weiter



8.: Division:



8.: Division:

??? (ähnlich wie Multiplikation!)



9.: Links-Schieben:



73

9.: Links-Schieben:

 $\rightarrow$  Multiplikation mit 2  $\rightarrow$  Addition



74

10.: Links-Rotieren:



75

10.: Links-Rotieren:

→ Carry auswerten (bcs), ggf. 1 addieren



11.: Rechts-Rotieren:



11.: Rechts-Rotieren:

1. Variante: Bits einzeln abfragen



78

11.: Rechts-Rotieren:

1. Variante: Bits einzeln abfragen

2. Variante: 8-n Bits nach links rotieren



**VERSUCHE** 

79

12.: Rechts-Schieben:



12.: Rechts-Schieben:

1. Variante: Bits einzeln abfragen



12.: Rechts-Schieben:

1. Variante: Bits einzeln abfragen

2. Variante: Nach rechts rotieren und MSBs maskieren



12.: Rechts-Schieben:

- 1. Variante: Bits einzeln abfragen
- 2. Variante: Nach rechts rotieren und MSBs maskieren
- 3. Variante: Rechts-Schieben = Division durch 2 → DIV-Algorithmus



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE 8



13.: Zur Übung einfache Aufgaben selbst lösen:



13.: Zur Übung einfache Aufgaben selbst lösen:

• Inhalt der RAM-Zelle 0x03 mit Inhalt der RAM-Zelle 0x05 vergleichen. Ist der Wert an Adresse 0x03 größer oder gleich dem Wert an Adresse 0x05, dann eine 1 in RAM-Zelle 0x07 schreiben, andernfalls eine 2.



- 13.: Zur Übung einfache Aufgaben selbst lösen:
- Inhalt der RAM-Zelle 0x03 mit Inhalt der RAM-Zelle 0x05 vergleichen. Ist der Wert an Adresse 0x03 größer oder gleich dem Wert an Adresse 0x05, dann eine 1 in RAM-Zelle 0x07 schreiben, andernfalls eine 2.
- Den selben Vergleich auf I/O-Ports durchführen



- 13.: Zur Übung einfache Aufgaben selbst lösen:
- Inhalt der RAM-Zelle 0x03 mit Inhalt der RAM-Zelle 0x05 vergleichen. Ist der Wert an Adresse 0x03 größer oder gleich dem Wert an Adresse 0x05, dann eine 1 in RAM-Zelle 0x07 schreiben, andernfalls eine 2.
- Den selben Vergleich auf I/O-Ports durchführen
- Ein Operationsergebnis auf Adresse 0x07 ausgeben (SBC, ADD, MUL,...).



EINLEITUNG

- 13.: Zur Übung einfache Aufgaben selbst lösen:
- Inhalt der RAM-Zelle 0x03 mit Inhalt der RAM-Zelle 0x05 vergleichen. Ist der Wert an Adresse 0x03 größer oder gleich dem Wert an Adresse 0x05, dann eine 1 in RAM-Zelle 0x07 schreiben, andernfalls eine 2.
- Den selben Vergleich auf I/O-Ports durchführen
- Ein Operationsergebnis auf Adresse 0x07 ausgeben (SBC, ADD, MUL,...).
- Füllen Sie die RAM-Zellen 3 bis 90 mit den Zahlen 3 bis 90
   ("3" → 0x03, "4" → 0x04,...)



#### 13.: Zur Übung einfache Aufgaben selbst lösen:

ALLGEMEINE GRUNDLAGEN

- Inhalt der RAM-Zelle 0x03 mit Inhalt der RAM-Zelle 0x05 vergleichen. Ist der Wert an Adresse 0x03 größer oder gleich dem Wert an Adresse 0x05, dann eine 1 in RAM-Zelle 0x07 schreiben, andernfalls eine 2.
- Den selben Vergleich auf I/O-Ports durchführen
- Ein Operationsergebnis auf Adresse 0x07 ausgeben (SBC, ADD, MUL,...).
- Füllen Sie die RAM-Zellen 3 bis 90 mit den Zahlen 3 bis 90 ("3"  $\rightarrow$  0x03 , "4"  $\rightarrow$  0x04 , ...)
- Die Zahl in einer RAM-Zelle um n Bit nach links schieben.



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE 91

Vorversuche



#### Vorversuche

#### Vorbereitungsaufgabe: Vorbereitung der DEP-CPU-Entwicklung

- 1. Machen Sie sich durch Studium des Theorieteils mit der Architektur und dem Befehlssatz der DEP-CPU vertraut.
- 2. Ergänzen Sie die Decodertabelle.
- 3. Entwerfen Sie zur Übung den Inkrementer "Inc + 1" (falls noch nicht in Versuch 5 geschehen) mit möglichst geringem Ressourcen-Verbrauch. Sie können die von Ihnen bereits entwickelten Blöcke "Halbaddierer" und "Volladdierer" wiederverwenden. Erstellen Sie den Entwurf zunächst auf Papier.



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE

Versuche



#### Versuche

#### Praktikumsaufgabe: Entwicklung und Test der DEP-CPU

- 1. Machen Sie sich durch Studium der Unterlagen (im Praktikumsraum vorhanden) mit dem FPGA-Board und der Software "Quartus II" vertraut.
- 2. Entwerfen und testen Sie den gesamten Prozessor. Beginnen Sie zur Übung zweckmäßig mit dem Inkrementer "Inc + 1", erstellen Sie danach die weiteren kleinen Baugruppen (Multiplexer, Register) sofern dies noch nicht in Versuch 5 geschehen ist. Dann können Sie sich die ALU vornehmen und schließlich den Decoder. Sie erhalten als Basis wieder eine Projektdatei von Ihrem Tutor.
  - Erstellen Sie Ihre CPU dabei nur innerhalb der "CPU"-Schematic-Datei bzw. in darin eingefügten Blöcken (= Dateien).
- 3. Zum Test können Sie wieder den Simulator in der Entwicklungsumgebung "Quartus II" verwenden. Sollte Ihr Design im Simulator fehlerfrei sein, nicht jedoch auf dem FPGA-Board laufen, so achten Sie auf die Einstellung "Timing"-Simulation im "Simulator-Tool" (siehe Quartus-Kurzbeschreibung). Diese Simulation ist zuverlässiger als die einfache "Functional"-Simulation.
- 4. Um die Funktionsfähigkeit Ihres Prozessors nachzuweisen, wird Ihnen von Ihrem Tutor ein Beispielprogramm vorgegeben, welches fehlerfrei abgearbeitet werden muss.



VERSUCHE

5. Schreiben Sie ein Assembler-Programm, das – ähnlich der Modelleisenbahn-Automaten-Aufgabe aus dem letzten Versuch – einen Zug mit drei Waggons zum Entkuppler zieht und dann nacheinander die Waggons abkuppelt und auf die Gleise 1 bis 3 verteilt.

Sie können über einen IN-Befehl an Adresse 80 (hexadezimal) die Reed-Kontakte abfragen und über einen OUT-Befehl (gleiche Adresse) Fahrstrom, Fahrtrichtung, den Entkuppler und die Weiche steuern. Lesen Sie hierzu nochmals die Beschreibung zum letzten Versuch.

Die Bits sind folgendermaßen angeordnet:

| D7   | D6   | D5   | D4 | D3 | D2 | D1 | D0 |  |
|------|------|------|----|----|----|----|----|--|
| res. | res. | R345 | R5 | R4 | R3 | R2 | R1 |  |

Lesen

| D7   | D6   | D5   | D4 | D3 | D2   | D1   | D0 |  |  |
|------|------|------|----|----|------|------|----|--|--|
| res. | res. | res. | W2 | W1 | ENTK | RICH | FS |  |  |

Schreiben

(res. = reserviert: Sowohl "High" als auch "Low" möglich)

6. Fragen Sie zum Erstellen und Übersetzen des Assembler-Programms Ihren Tutor. Er wird das Programm auch prüfen und mit Ihnen zusammen die Kompilierung Ihrer CPU und Konfiguration des FPGA-Boards vornehmen.

- 7. Bauen Sie die Eisenbahn in Absprache mit dem Tutor auf und testen Sie Ihr Programm.
- 8. Welche Modifikationen sind beim Entwurf einer 16-Bit CPU im Blockschaltbild der 8-Bit CPU bei Beibehaltung des 8-Bit Datenbusses und des Instruktionssatzes notwendigerweise vorzunehmen? Geben Sie sinnvolle Ergänzungen des Instruktionssatzes und die dafür benötigten Erweiterungen der zuvor modifizierten CPU-Stuktur an.



EINLEITUNG ALLGEMEINE GRUNDLAGEN SPEZIELLE GRUNDLAGEN VORVERSUCHE VERSUCHE 97

| Inst. | t. Instruction Word |    |     |     |     |     | CC  | CR  | MSR | MSR | IWR | OPR | Mux | Mux | AccR | CCR | PCR | ¬RAM | ¬ROM | ¬IO | R/¬W | Alu- |   |    |
|-------|---------------------|----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|------|-----|-----|------|------|-----|------|------|---|----|
|       | ST                  | LD | BCS | BEQ | IMM | Al2 | Al1 | AlO | Z   | С   | out | in  |     |     | AB   | PC  |     |      |      |     |      |      |   | Ор |
|       | _                   | _  | _   | _   | _   | _   | _   | _   | _   | -   | 0   | 1   | 1   | 0   | 1    | 0   | 0   | 0    | 1    | 1   | 0    | 1    | 1 | _  |
|       | _                   | _  | _   | _   | -   | _   | -   | _   | _   | -   | 1   | 2   | 0   | 1   | 1    | 0   | 0   | 0    | 1    | 1   | 0    | 1    | 1 | _  |
| STA   | 1                   | 0  | 0   | 0   | 0   | 0   | 0   | 0   | -   | -   | 2   | 0   | 0   | 0   | 0    | _   | 0   | 0    | 0    | 0   | 1    | 1    | 0 | _  |
| STAX  | 1                   | 0  | 1   | 0   | 0   | 0   | 0   | 0   | ı   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 1                   | 0  | 1   | 0   | 0   | 0   | 0   | 0   | -   | -   | 3   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| LDA   | 0                   | 1  | 0   | 0   | 0   | 0   | 0   | 0   | 1   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 1  | 0   | 0   | 0   | 0   | 0   | 0   | -   | -   | 3   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| LDAI  | 0                   | 1  | 0   | 0   | 1   | 0   | 0   | 0   | ı   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| BCS   | 0                   | 0  | 1   | 0   | 1   | 0   | 0   | 0   | ı   | 0   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 0  | 1   | 0   | 1   | 0   | 0   | 0   | _   | 1   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| BEQ   | 0                   | 0  | 0   | 1   | 1   | 0   | 0   | 0   | 0   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 0  | 0   | 1   | 1   | 0   | 0   | 0   | 1   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| JMP   | 0                   | 0  | 1   | 1   | 0   | 0   | 0   | 0   | _   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 0  | 1   | 1   | 0   | 0   | 0   | 0   | _   | -   | 3   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| JMPI  | 0                   | 0  | 1   | 1   | 1   | 0   | 0   | 0   | _   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| IN    | 0                   | 1  | 0   | 1   | 0   | 0   | 0   | 0   | _   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 1  | 0   | 1   | 0   | 0   | 0   | 0   | _   | -   | 3   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| OUT   | 1                   | 0  | 0   | 1   | 0   | 0   | 0   | 0   | _   | _   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| Alu   | 0                   | 1  | 0   | 0   | 0   | а   | b   | С   | _   | -   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |
|       | 0                   | 1  | 0   | 0   | 0   | а   | b   | С   | _   | _   | 3   |     |     |     |      |     |     |      |      |     |      |      |   |    |
| Alul  | 0                   | 1  | 0   | 0   | 1   | а   | b   | С   | _   | _   | 2   |     |     |     |      |     |     |      |      |     |      |      |   |    |