# Ψηφιακή Σχεδιάση 2

2<sup>η</sup> Εργαστηριακή Άσκηση

Γκότσης Βασίλης 3206

Πρίφτη Ιωάννης 3321

Στην παρακάτω εικόνα φαίνεται το κύκλωμα του πλήρη αθροιστή με εξισώσεις:

S=(Cin xor (A xor B))

Cout=(A\*B+A\*Cin+B\*Cin)



Εκτελώντας την χρονική εξομοίωση, το κύκλωμα παίρνει όλες τις δυνατές τιμές(βάζοντας τις αντίστοιχες τιμές στο countValue που δίνονται στην εκφώνηση στα αντίστοιχα σήματα εισόδου)για τις οποίες λειτουργεί σωστά με μέγιστη καθυστέρηση 9.282ns από την είσοδο Cin στην έξοδο Cout, όπως φαίνεται στις παρακάτω εικόνες:



Στην παρακάτω εικόνα φαίνεται το κύκλωμα του ήμι-αθροιστή με εξισώσεις:

S=(A xor B)

#### C=A\*B



Εκτελώντας την χρονική εξομοίωση, το κύκλωμα παίρνει όλες τις δυνατές τιμές(βάζοντας τις αντίστοιχες τιμές στο countValue που δίνονται στην εκφώνηση στα αντίστοιχα σήματα εισόδου)για τις οποίες λειτουργεί σωστά με μέγιστη καθυστέρηση 5.431ns από την είσοδο B στην έξοδο C, όπως φαίνεται στις παρακάτω εικόνες:





Αφού πακετάραμε τα επιμέρους κυκλώματα(πλήρης και ημι-αθροιστές) σχεδιάσαμε όπως φαίνεται στην παρακάτω εικόνα το κύκλωμα του πλήρη αθροιστή 8 με 4 bits:





Ακολουθώντας τα βήματα για την σχεδίαση του συσσωρευτή σχεδιάσαμε το κύκλωμα όπως φαίνεται στην παρακάτω εικόνα με Restricted FMax=375.52MHz(σχετικά κοντά στο 420.17MHz)





Εκτελώντας Functional Simulation και στη συνέχεια Timing Simulation παρατηρούμε ότι το κύκλωμα δουλεύει σωστά όπως φαίνεται στις παρακάτω εικόνες αντίστοιχα:





#### Υλοποίηση στο board

Τοποθετήσαμε τα pins ακολουθώντας την εκφώνηση όπως φαίνεται στην παρακάτω εικόνα:



#### Χρονικοί Περιορισμοί με Στατική Χρονική Ανάλυση

Εκτελώντας τα βήματα στην εκφώνηση(με περίοδο ρολογιού ίση με 10ns) είχαμε τα ακόλουθα αποτελέσματα όπως φαίνονται στην παρακάτω εικόνα:



Το αποτέλεσμα που πήραμε(Restricted Fmax=272.85 MHz) είναι αρκετά κοντά το 281.53 MHz.

Αντίστοιχα, εκτελώντας τα βήματα στην εκφώνηση(με περίοδο ρολογιού ίση με 2ns) είχαμε τα ακόλουθα αποτελέσματα όπως φαίνονται στην παρακάτω εικόνα:



Το αποτέλεσμα που πήραμε(Restricted Fmax=441.11 MHz) είναι αρκετά κοντά το 450.05 MHz.

Αυτήν την φορά βάζοντας για περίοδο ρολογιού την τιμή 1/441.11 που είναι περίπου 2.27 ns παρατηρούμε ότι δεν βγάζει πια το Warning.



#### Τροποποίηση Συσσωρευτή

Για να μπορέσουμε να κάνουμε τον συσσωρευτή να πηγαίνει και προς τα κάτω:

Τροποποιήσουμε τον αθροιστή 8 σε 4, πιο συγκεκριμένα αντικαταστήσαμε τους 4 ημιαθροιστές που υπολογίζουν τα λιγότερο σημαντικά ψηφία με πλήρης αθροιστές διότι όταν γίνεται η πρόσθεση του αριθμού των 8bit με τον αριθμό των 4bit είναι σαν να συμπληρώνουμε μπροστά από τον 4bit τέσσερα μηδενικά ώστε να είναι και αυτός 8bit. Για μπορέσει να γίνει η αφαίρεση πρέπει αρχικά να βρούμε το συμπλήρωμα ως προς 2 του αριθμού των 4bit. Αυτό το κάνουμε αντιστρέφοντας τα ψηφία του και προσθέτοντας 1 στο τέλος του, δηλαδή από 00001[3]1[2]1[1]1[0] γίνεται 11111[3]'1[2]'1[1]'1[0]'+1.

Επιπλέον, εκμεταλλευόμενοι τις διαφάνειες της ψηφιακής σχεδίασης 1(αθροιστής-αφαιρέτης) υλοποιήσαμε και εδώ με παρόμοιο τρόπο απλά με 8bit αντί για 4bit που είναι στις παραπάνω διαφάνειες, δηλαδή προσθέσαμε μια επιπλέον είσοδο στον αθροιστή των 8bit ώστε αν βάλουμε το ADD\_SUB=0 να γίνεται η πρόσθεση ενώ αν βάλουμε ADD\_SUB=1 να γίνεται η αφαίρεση.

Εν ολίγοις, προσθέτουμε το συμπλήρωμα ως προς 2 των εισόδων Ι[3..0]όταν είναι να κάνουμε αφαίρεση.

Το κύκλωμα φαίνεται στην παρακάτω εικόνα



# Το τελικό κύκλωμα του συσσωρευτή φαίνεται στην παρακάτω εικόνα:



### Εκτελώντας Functional Simulation παρατηρούμε:

Για ADD\_SUB=0(πρόσθεση) παρατηρούμε στην παρακάτω εικόνα ότι το κύκλωμα δουλεύει σωστά:



## Για ADD\_SUB=1(αφαίρεση) παρατηρούμε στην παρακάτω εικόνα ότι το κύκλωμα δουλεύει σωστά:

