# PROJETO E IMPLEMENTAÇÃO DE UM PROCESSADOR COM CONJUNTO DE INSTRUÇÕES UTILIZANDO VHDL

Universidade Federal do Ceará - Campus Quixadá

Jonas Bezerra da Costa Máximo<sup>1</sup>

**Resumo:** Este trabalho possui como objetivo central a implementação de instruções em VHDL para o processador desenvolvido em sala de aula. As instruções implementada pela equipe serão push, pop, jumpers, in e out.

Palavras-chave: vhdl, processador e instruções.

#### 1 PROCESSADOR ORIGINAL



<sup>&</sup>lt;sup>1</sup> UFC, jonasbezz@alu.ufc.br

#### 2 PILHA

São estruturas de dados do tipo LIFO (last-in first-out), onde o último elemento a ser inserido, será o primeiro a ser retirado. Assim, uma pilha permite acesso a apenas um item de dados - o último inserido. Para processar o penúltimo item inserido, deve-se remover o último.

#### 2.1 POP

O POP e a instrução de enviar da mamória para um registrador POP R(numero do registrador)



Possui um estado que é a anterior ao do pop (espera\_pop) na qual ele seta(1) no *mux\_sp\_is* para selecionar a soma e o *ld\_sp* para habilitar a gravação no registrador da pilha (*reg\_sp*) no qual é

utilizado para diminuir o ponteiro da pilha para ele possa decrementar para o endereço que tenha dados, caso não existisse esse estado iria desempilhar o endereço errado pois a pilha aponta sempre para o próximo endereço vazio. O próximo estado será  $sp\_pop$  no qual será tratado os sinais.

Deste estado de espera do pop o próximo estado será o  $sp\_pop$ , no qual seleciona o registrador de instrução e seta(1)  $sp\_mux$  o qual fará o chaveamento para o endereço da ram, desabilita o  $ld\_sp$  pois como o ponteiro da pilha já foi decrementado no estado anterior não e necessário o fazê-lo novamente, habilito a gravação no RF  $rd\_wr$  em (1), e feito o chaveamento na saída da RAM com o  $rf\_sel$  em (01) e o mux  $mux\_in$  no qual fará a entrada no RF onde no  $rd\_sel$  foi selecionado o registrador referente a posição dos bits (10 ao 8) da instrução. após isso o próximo estado será a busca de uma nova instrução.

#### 2.2 PSH

O PSH e uma instrução que emvia o dado do registrador para memória PSH R(numero do registrador



Funcionamento do PSH se da pelo  $sp\_push$  que e o estado que vai enviar os dados do registrador e vai empilhar na memória, com isso e necessário enviar os sinais  $Rn\_sel$  para o RF na qual vai selecionar o registrador que será indicado com os bits (4 ao 2) da instrução . e necessário também habilitar a escrita na ram  $RAM\_we(1)$ , enviando o sinal (0) para o  $ram\_sel$  o qual chavear o sinal do rn do RF para a entrada de dados da RAM, selecionará (o) no  $mux\_sp\_is$ 

para que o endereço possa ser decrementado após o dado ser enviado e o  $ld\_sp(1)$  tem que ser habilitado para que possa ser gravada a decrementarão do

#### 3 I/O

I/O e a entrada é saída de dados, foi implementada com três estados, um para entrada IN e dois para a saída, registrador RM e a do Imediato IM



#### 3.1 IN

A entrada será feita através dos 4 switch presentes na placa e salvo no registrador de destino. no controller\_FSM temos o estado  $d\_io\_in$  referente a entrada no qual ele seleciona o registrador de destino  $rd\_sel$  com os bits (10 ao 8) da instrução, habilitando a gravação no RF com o  $rd\_wr(1)$ , foi feito um chaveamento com mux do  $RF\_sel$  o  $mux\_in(1)$  para possibilitar a entrada do dado no RD do RF.

#### 3.2 OUT

Para a saída do registrador temos no controller\_FSM o estado *d\_io\_out\_rm* que vai tratar os seguintes sinais  $mux\_rm\_im(0)$  que fará o chaveamento com o imediato.  $rd\_sel$  com os bits (7 ao 5) da instrução selecionarão o registrador que irá para a saída.

Para a saída do imediato temos no controller\_FSM o estado *d\_io\_out\_im* que vai tratar os seguintes sinais *mux\_rm\_im*(1) que fará o chaveamento com o registrador, e o sinal de saída

*immed* x"00"concatenado com os bits (10 ao 8) e os bits (4 ao 0) da instrução. Temos também um registrador(RF\_VGA) para poder controlar a saa do OUT, caso contrário, sempre vai haver saída no OUT

#### 4 JMP

o jump serve para para pular para uma determinada parte do código podendo usar uma comparação

#### 4.1 CMP

No ciclo de instrução se a instrução decodificada for uma comparação então ela é do tipo ULA, será enviada para o estado *exec\_ula*. E na *ULA* acontece ativação das flags.

As flags são ativadas comparando valores dos registradores isso ocorre na *ULA* onde as flags  $s\_flag\_z$  e ativada quando o valor de um registrador e igual ao outro e a  $s\_flag\_c$  e ativada quando o primeiro registrador tem valor menor que o segundo com essa informação podemos manipular os jumps. Elas são iniciadas com zero, e se nada for ativado o sinal continua a anterior.

#### 4.2 JUMPERS

No processo de decodificação, temos que se o bit dez da instrução vier em um (o bit mais significativo do imediato) o número está todo negativo, então tivemos que "1111111" concatenado com os bits do 10 ao 2 para que conseguíssemos os 16 bits idem para o número positivo só que com zeros.

Temos que o sinal  $s\_jmp\_op$  são os bits 1 ao 0 da instrução os quais são usados para decodificarmos qual o tipo de JMP

temos o mux  $s\_pc\_ctrl$  no qual se for 0 o pc incrementa normalmente se for 1 temos que o  $s\_pc\_dout$  e somado com o *imediato* menos 1 pois o estado do  $ROM\_en(1)$  está ativado no estado  $espera\_rom$  para que o pc não incemente 1 posição a mais

#### 4.2.1 JMP

 $(s\_jmp\_op "00")$  para tratarmos esse JMP apenas incrementamos o pc com  $s\_pc\_ctrl(1)$  que funciona como já citado. Após isso o próximo estado e  $espera\_rom$  e habilitado o  $PC\_inc(1)$  o qual e usado para incrementa o pc e o sincroniza, pois caso não existisse o pc estaria em instruções posteriores e nesse estado e habilitado também o  $ROM\_en(1)$  para a próxima instrução.

#### 4.2.2 **JEQ**

 $(s\_jmp\_op "01")$  com o acionamento das flags  $flag\_z(1)$  e  $flag\_c(0)$  o  $s\_pc\_ctrl(1)$  e funciona como já citado. caso as flags estejam diferentes  $PC\_inc(0)$  não e ativado e  $s\_pc\_ctrl(0)$  também não e ativado o pc não e incrementado e ocorrerá uma nova busca.

#### 4.2.3 JLT

 $(s\_jmp\_op "10")$  com o acionamento das flags  $flag\_z(0)$  e  $flag\_c(1)$  e funciona como já citado. caso as flags estejam diferentes  $PC\_inc(0)$  não e ativado e  $s\_pc\_ctrl(0)$  também não e

ativado o pc não e incrementado e ocorrerá uma nova busca.

#### 4.2.4 **JGT**

 $(s\_jmp\_op "11")$  com o acionamento das flags  $flag\_z(0)$  e  $flag\_c(0)$  e funciona como já citado. caso as flags estejam diferentes  $PC\_inc(0)$  não e ativado e  $s\_pc\_ctrl(0)$  também não e ativado o pc não e incrementado e ocorrerá uma nova busca.

# 5 INSTRUÇÕES

| Grupo | Instrução                                                                       | Operação                              | Tipo   | 15 | 14 | 13 | 12 | 11 | 10              | 9               | 8               | 7                           | 6               | 5               | 4                    | 3               | 2               | 1               | 0      |
|-------|---------------------------------------------------------------------------------|---------------------------------------|--------|----|----|----|----|----|-----------------|-----------------|-----------------|-----------------------------|-----------------|-----------------|----------------------|-----------------|-----------------|-----------------|--------|
| 0     | PSH Rn                                                                          | [SP] = Rn; SP                         | PILHA  | 0  | 0  | 0  | 0  | 0  | -               | -               | -               | -                           | -               |                 | Rn <sub>2</sub>      | $Rn_{i}$        | Rn <sub>o</sub> | 0               | 1      |
|       | POP Rd                                                                          | SP++; Rd = [SP]                       |        | 0  | 0  | 0  | 0  | 0  | Rd <sub>2</sub> | Rd <sub>1</sub> | $Rd_{o}$        |                             |                 |                 | -                    | -               |                 | 1               | 0      |
|       | CMP Rm, Rn                                                                      | Z = (Rm = Rn)? 1:0; C = (Rm < Rn)?1:0 | ULA    | 0  | 0  | 0  | 0  | 0  | -               | -               | -               | Rm <sub>2</sub>             | Rm <sub>1</sub> | Rm,             | Rn <sub>2</sub>      | $Rn_{i}$        | Rn <sub>o</sub> | 1               | 1      |
|       | JMP #Im PC = PC + #Im                                                           |                                       | DESVIO | 0  | 0  | 0  | 0  | 1  | lm <sub>e</sub> | lm,             | lm,             | lm <sub>c</sub>             | Im              | lm <sub>2</sub> | lm <sub>2</sub>      | lm <sub>1</sub> | Im <sub>o</sub> | 0               | 0      |
| 1     | JEQ #lm                                                                         | PC = PC + #Im, se Z = 1 e C = 0       |        | 0  | 0  | 0  | 0  | 1  | $lm_e$          | lm,             | lm <sub>e</sub> | lm <sub>s</sub>             | Im <sub>2</sub> | lm <sub>2</sub> | $lm_2$               | $lm_i$          | Im <sub>o</sub> | 0               | 1      |
|       | JLT #Im PC = PC + #Im, se Z = 0 e C = 1  JGT#Im PC = PC + #Im, se Z = 0 e C = 0 |                                       | DESVIO | 0  | 0  | 0  | 0  | 1  | lm <sub>e</sub> | lm,             | lm,             | lm <sub>c</sub>             | Im              | lm <sub>2</sub> | lm <sub>2</sub>      | lm <sub>1</sub> | Im <sub>o</sub> | 1               | 0      |
|       |                                                                                 |                                       | DESVIO | 0  | 0  | 0  | 0  | 1  | $lm_e$          | lm,             | lm <sub>e</sub> | lm <sub>s</sub>             | Im <sub>2</sub> | lm <sub>2</sub> | $\mathrm{Im}_{_{2}}$ | $lm_i$          | Im <sub>o</sub> | 1               | 1      |
|       | IN Rd                                                                           | Rd = IO_read(7 0)                     | E/S    | 1  | 1  | 1  | 1  |    | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | -                           | -               |                 | -                    |                 |                 | 0               | 1      |
| 2     | 2 OUT Rm IO_write = Rm                                                          |                                       | E/S    | 1  | 1  | 1  | 1  | 0  | -               | -               | -               | Rm,                         | $Rm_i$          | Rm <sub>b</sub> | -                    | -               | -               | 1               | 0      |
|       | OUT #Im IO_write = #Im                                                          |                                       | E/S    | 1  | 1  | 1  | 1  | 1  | lm,             | lm <sub>6</sub> | lm <sub>s</sub> | 0                           | 0               | 0               | lm,                  | lm <sub>2</sub> | Im <sub>2</sub> | lm <sub>i</sub> | $Im_o$ |
|       | SHR Rd, Rm, #Im                                                                 | Rd = Rm >> #Im                        | ULA    | 1  | 0  | 1  | 1  |    | Rd <sub>2</sub> | $Rd_i$          | $Rd_o$          | Rm <sub>2</sub>             | $Rm_i$          | $Rm_b$          | lm,                  | lm <sub>2</sub> | Im <sub>2</sub> | lm <sub>1</sub> | $Im_o$ |
| 3     | SHLRd, Rm, #Im                                                                  | Rd = Rm << #Im                        | ULA    | 1  | 1  | 0  | 0  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | Rm,                         | $Rm_{i}$        | Rm,             | lm,                  | lm <sub>2</sub> | Im <sub>2</sub> | lm <sub>1</sub> | $Im_o$ |
| 3     | ROR Rd, Rm                                                                      | Rd = Rm >> 1; $Rd(MSB) = Rm(LSB)$     | ULA    | 1  | 1  | 0  | 1  |    | $Rd_2$          | $Rd_i$          | $Rd_o$          | $Rm_{\scriptscriptstyle 2}$ | $Rm_i$          | $Rm_b$          | -                    | -               | -               | -               | -      |
|       | ROL Rd, Rm Rd = Rm $<<$ 1; Rd(LSB) = Rm(MSB)                                    |                                       | ULA    | 1  | 1  | 1  | 0  |    | Rd <sub>2</sub> | Rd <sub>i</sub> | Rd <sub>o</sub> | Rm,                         | Rm <sub>1</sub> | Rm <sub>b</sub> | -                    | -               |                 | -               | -      |

| 16 Bits | 8 Registradores |
|---------|-----------------|
| TO DIES | o Registradores |

| Instrução      | Operação       | Tipo  | 15 | 14 | 13 | 12 | 11 | 10              | 9               | 8               | 7               | 6               | 5                           | 4               | 3               | 2               | 1               | 0               |
|----------------|----------------|-------|----|----|----|----|----|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------------------|-----------------|-----------------|-----------------|-----------------|-----------------|
| NOP            | nop            | NOP   | 0  | 0  | 0  | 0  | 0  | 0               | 0               | 0               | 0               | 0               | 0                           | 0               | 0               | 0               | 0               | 0               |
| HALT           | halt           | HALT  | 1  | 1  | 1  | 1  | 1  | 1               | 1               | 1               | 1               | 1               | 1                           | 1               | 1               | 1               | 1               | 1               |
| MOV Rd, Rm     | Rd = Rm        | MOV   | 0  | 0  | 0  | 1  | 0  | Rd <sub>2</sub> | $Rd_1$          | Rd₀             | $Rm_2$          | $Rm_1$          | Rm₀                         | -               | -               | -               | -               | -               |
| MOV Rd, #Im    | Rd = #Im       | MOV   | 0  | 0  | 0  | 1  | 1  | Rd <sub>2</sub> | $Rd_1$          | Rd₀             | Im <sub>7</sub> | Im <sub>e</sub> | lm₅                         | Im <sub>4</sub> | Im <sub>3</sub> | Im <sub>2</sub> | lm <sub>1</sub> | Im <sub>o</sub> |
| STR [Rm], Rn   | [Rm] = Rn      | STORE | 0  | 0  | 1  | 0  | 0  | -               | -               | -               | $Rm_2$          | $Rm_{_1}$       | $Rm_0$                      | $Rn_2$          | $Rn_{_1}$       | Rn₀             | -               | -               |
| STR [Rm], #Im  | [Rm] = #Im     | STORE | 0  | 0  | 1  | 0  | 1  | Im <sub>7</sub> | Im <sub>6</sub> | lm <sub>s</sub> | $Rm_2$          | $Rm_{_1}$       | $Rm_0$                      | lm₄             | Im <sub>3</sub> | Im <sub>2</sub> | lm <sub>1</sub> | Im <sub>o</sub> |
| LDR Rd, [Rm]   | Rd =[Rm]       | LOAD  | 0  | 0  | 1  | 1  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd₀             | $Rm_2$          | $Rm_1$          | Rm₀                         | -               | -               | -               | -               | -               |
| ADD Rd, Rm, Rn | Rd = Rm + Rn   | ULA   | 0  | 1  | 0  | 0  | -  | Rd <sub>2</sub> | $Rd_1$          | Rd₀             | $Rm_2$          | $Rm_1$          | $Rm_0$                      | $Rn_2$          | $Rn_1$          | Rn₀             | -               | -               |
| SUB Rd, Rm, Rn | Rd = Rm - Rn   | ULA   | 0  | 1  | 0  | 1  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | $Rm_2$          | $Rm_{_1}$       | $Rm_0$                      | Rn <sub>2</sub> | Rn <sub>1</sub> | Rn₀             | -               | -               |
| MUL Rd, Rm, Rn | Rd = Rm * Rn   | ULA   | 0  | 1  | 1  | 0  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | $Rm_2$          | Rm <sub>1</sub> | Rm₀                         | Rn <sub>2</sub> | Rn <sub>1</sub> | Rn₀             | -               | -               |
| AND Rd, Rm, Rn | Rd = Rm and Rn | ULA   | 0  | 1  | 1  | 1  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | $Rm_2$          | $Rm_{_1}$       | Rm₀                         | $Rn_2$          | Rn <sub>1</sub> | Rn₀             | -               | -               |
| ORR Rd, Rm, Rn | Rd = Rm or Rn  | ULA   | 1  | 0  | 0  | 0  | -  | Rd <sub>2</sub> | $Rd_1$          | Rd₀             | $Rm_2$          | $Rm_1$          | $Rm_0$                      | $Rn_2$          | $Rn_1$          | Rn₀             | -               | -               |
| NOT Rd, Rm     | Rd = ¬Rm       | ULA   | 1  | 0  | 0  | 1  | -  | Rd <sub>2</sub> | $Rd_1$          | $Rd_0$          | $Rm_2$          | $Rm_1$          | $Rm_{\scriptscriptstyle 0}$ | -               | -               | -               | -               | -               |
| XOR Rd, Rm, Rn | Rd = Rm xor Rn | ULA   | 1  | 0  | 1  | 0  | -  | Rd <sub>2</sub> | Rd <sub>1</sub> | Rd <sub>o</sub> | Rm <sub>2</sub> | $Rm_{_1}$       | Rm₀                         | Rn <sub>2</sub> | Rn <sub>1</sub> | Rn₀             | -               | -               |

## 6 PROJECT SUMMARY

tempo e consumo de energia

| Timing                                               |                 | Setup   Hold   Pulse Width |
|------------------------------------------------------|-----------------|----------------------------|
|                                                      | 11.794 ns       |                            |
| · · · · · · · · · · · · · · · · ·                    | 0 ns            |                            |
| Number of Failing Endpoints:                         | 0               |                            |
| Total Number of Endpoints: Implemented Timing Report | 84              |                            |
| Power                                                |                 | Summary   On-Chip          |
| Total On-Chip Power:                                 | 0.105 W         |                            |
| Junction Temperature:                                | 26,2 °C         |                            |
| Thermal Margin:                                      | 58,8 °C (5,0 W) |                            |
| Effective θJA:                                       | 11,5 °C/W       |                            |
| Power supplied to off-chip devices                   | : 0 W           |                            |
| Confidence level:                                    | Low             |                            |
| Implemented Power Report                             |                 |                            |

### componentes utilizados

1.png 1.png



