

Αριστοτέλειο Πανεπιστήμιο Θεσσαλονίκης Πολυτεχνική Σχολή Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Τομέας Ηλεκτρονικής και Υπολογιστών

# ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΣΕ ΧΑΜΗΛΑ ΕΠΙΠΕΔΑ ΛΟΓΙΚΗΣ ΙΙ

ΑΝΑΦΟΡΑ ΕΡΓΑΣΙΑΣ

Εαρινό εξάμηνο 2023/24

Δεϊρμεντζόγλου Ιωάννης

A.E.M.: 10015

Email: <u>deirmentz@ece.auth.gr</u>

# Περιεχόμενα

| 1. | Εισαγωγή                  | 3  |
|----|---------------------------|----|
| 2. | Normalization Module      | 4  |
| 3. | Rounding Module           | 5  |
| 4. | Exception Handling Module | 7  |
| 5. | Main Module               | 10 |
| 6. | Testbench                 | 11 |
| 7. | Assertions module         | 14 |
| 2  | Αποτελέσματα              | 15 |

# 1. Εισαγωγή

Στην παρούσα εργασία στο πλαίσιο του μαθήματος αντικείμενο είναι η υλοποίηση ενός πολλαπλασιαστή κινητής υποδιαστολής με βάση το πρότυπο IEEE-754.

Η "floating-point" αριθμητική χρησιμοποιείται ευρέως σε πολλούς τομείς, και ειδικά για επιστημονικούς υπολογισμούς καθώς και για επεξεργασία σημάτων. Με το πέρασμα των χρόνων έχουν αναπτυχθεί πολλές προσεγγίσεις σε αριθμούς. Η "floating-point" αριθμητική είναι η πιο αποτελεσματική αναπαράσταση πραγματικών αριθμών, και ειδικά στον τομέα των υπολογιστών, γιατί δίνει τη δυνατότητα να αναπαρασταθούν πολύ μικροί και πολλοί μεγάλοι αριθμοί. Ο όρος "floating-point" αναφέρεται στο γεγονός ότι η υποδιαστολή ενός αριθμού μπορεί να τοποθετηθεί σε οποιαδήποτε θέση του αριθμού. Η μετατόπιση της υποδιαστολής μεταβάλλει και τον εκθέτη που περιλαμβάνεται στον αριθμό.

Η σημαντικότερη αναπαράσταση αριθμητικής κινητής υποδιαστολής ορίζεται στην IEEE Standard 754. Το standard αυτό ,έχει υιοθετηθεί και χρησιμοποιείται ευρέως.

Όλοι οι αριθμοί κινητής υποδιαστολής αποτελούνται από τρία μέρη:

- **1**. Το πρόσημο sign : Υποδεικνύει εάν ο αριθμός είναι θετικός (sign = 0) ή αρνητικός (sign = 1).
- 2. Τον εκθέτη **exponent** : Αυτή είναι η δύναμη του 2 (δυαδική) με την οποία πολλαπλασιάζεται η mantissa για να ληφθεί η πραγματική τιμή. Η τιμή του εκθέτη αποθηκεύεται στα bit 1 έως 8 . Η παράσταση που χρησιμοποιείται για τον εκθέτη , είναι γνωστή και ως biased αναπαράσταση : μια σταθερή τιμή , ορισμένη ως bias σταθερά, αφαιρείται από το πεδίο τιμών του εκθέτη , για να πάρει ο εκθέτης την πραγματική του τιμή . Σ 'αυτήν την περίπτωση , το πεδίο των 8 bits αποδίδει τους αριθμούς μεταξύ 0 και 255 . Με bias σταθερά ίση με 128 , οι τιμές του εκθέτη βρίσκονται στο διάστημα από -128 έως +127 .
- **3**. Το κλάσμα **mantissa**: Το «κλασματικό» τμήμα του αριθμού με το πιο αριστερό ψηφίο της mantissa θα πρέπει να είναι το 1. Επομένως δεν χρειάζεται να το αποθηκευτεί στον υπολογιστή. Για αυτό τον λόγο το πεδίο των 23 bit αποθηκεύει μια 24-bit mantissa με μια τιμή μεταξύ του 0,5 και του 1,0. Τα μεγέθη του εκθέτη και της mantissa μπορεί να διαφέρουν ανάλογα με την ακρίβεια που χρησιμοποιείται.



Σχήμα 1.1 : Format των floating point numbers

### 2. Normalization Module

Το 1° module που πρέπει να υλοποιηθεί για τον floating point multiplier είναι το normalization module που είναι υπεύθυνο για την κανονικοποίηση της μάντισσας του αριθμού κινητής υποδιαστολής και τον υπολογισμό των guard και sticky bits. Το guard\_bit είναι ένα bit που χρησιμοποιείται στις αποφάσεις στρογγυλοποίησης κατά τη διάρκεια των πράξεων κινητής υποδιαστολής. Το sticky\_bit είναι ένα bit που υποδεικνύει αν κάποιο από τα bits χαμηλότερης ακρίβειας είναι ενεργοποιημένα, χρησιμοποιούμενο στις αποφάσεις στρογγυλοποίησης.

Οι είσοδοι του module είναι το αποτέλεσμα πολλαπλασιασμού μήκους 48 bit mult\_result\_P και το άθροισμα εκθετών μήκους 10 bit από το οποίο αφαιρείται το bias. Οι έξοδοι της μονάδας είναι τα sticky bit και guard bit, η κανονικοποιημένη mantissa μήκους 23 bit norm\_mantissa και ο κανονικοποιημένος εκθέτης 10 bit norm\_exponent.

Με ένα always\_comb block και με μια unique if/ else συνθήκη ελέγχεται το MSB της mult\_mantissa (input) και ανάλογα με την τιμή του υπολογίζονται η norm-mantissa, ο norm\_exponent και το guard bit όπως υποδεικνύεται από το figure 6 της εκφώνησης. Στο ίδιο procedural block στην συνέχεια, υπολογίζεται και το sticky bit με έναν for βρόγχο. Η μεταβλητή size\_st χρησιμοποιείται για να καθορίσει το εύρος των bits που θα ελεγχθούν, το οποίο είναι 22 αν το MSB είναι 0, ή 23 αν το MSB είναι 1. Ο κώδικας διατρέχει τα bits από 0 μέχρι το size\_st και χρησιμοποιεί το bitwise OR για να θέσει το sticky bit αν κάποιο από τα bits εντός αυτού του εύρους είναι 1.

# 3. Rounding Module

Το 2ο module που απαιτείται να υλοποιηθεί είναι το rounding module, το οποίο είναι υπεύθυνο για τη στρογγυλοποίηση της μάντισσας μετά την κανονικοποίηση με βάση την είσοδο 'round'.

Το αποτέλεσμα κάθε πράξης μεταξύ των mantissa γενικά αποθηκεύεται σε ένα μεγαλύτερου μήκους καταχωρητή (μνήμης). Όταν το αποτέλεσμα 'επιστρέφει' σε format κινητής υποδιαστολής θα πρέπει να απαλλαχθεί από τα επιπλέον ψηφία. Στην εργασία χρησιμοποιείται η είσοδος round και ανάλογα με την τιμή της υποδεικνύει την μέθοδο rounding. Το πρότυπο ΙΕΕΕ-754 προτείνει κάποιες μεθόδους στρογγυλοποίησης. Οι 3 πρώτες στρογγυλοποιούν στην κοντινότερη τιμή ενώ οι υπόλοιπες τρεις είναι κατευθυνόμενες. Η στρογγυλοποίηση στο κοντινότερο ζυγό (round to nearest even) επικρατεί μεταξύ των μεθόδων και επιλέγεται ως η προκαθορισμένη μέθοδος στην πλειοψηφία των μονάδων κινητής υποδιαστολής (Floating Point Units (FPU)) καθώς οι στρογγυλοποιήσεις που δίνει είναι αρκετά κοντά στο πραγματικό αποτέλεσμα.

## Στρογγυλοποιήσεις στον κοντινότερο αριθμό:

- Στρογγυλοποίηση στον κοντινότερο, ισοψηφία στο ζυγό (round to nearest, ties to even ή round to nearest even). Η μέθοδος αυτή στρογγυλοποιεί το αποτέλεσμα της πράξης στον κοντινότερο αριθμό που μπορεί να αναπαρασταθεί. Αν το αποτέλεσμα είναι ακριβώς στη μέση, τότε επιλέγεται ο αριθμός που είναι ζυγός.
- Στρογγυλοποίηση στον κοντινότερο, ισοψηφία στο μακριά από το μηδέν (round to nearest, ties away from zero). Η μέθοδος αυτή στρογγυλοποιεί το αποτέλεσμα της πράξης στον κοντινότερο αριθμό που μπορεί να αναπαρασταθεί. Αν το αποτέλεσμα είναι ακριβώς στη μέση, τότε επιλέγεται ο αριθμός που είναι πιο μακριά από το μηδέν.
- Στρογγυλοποίηση προς τα πάνω όταν είναι κοντά (near\_up). Αυτό σημαίνει ότι αν η τελική τιμή είναι κοντά σε μια ακέραια τιμή, τότε θα στρογγυλοποιηθεί προς την επόμενη μεγαλύτερη ακέραια τιμή.

# Κατευθυντικές στρογγυλοποιήσεις:

- Προς το μηδέν (IEEE round to zero) IEEE zero
- Προς το θετικό άπειρο (IEEE round to positive infinity) IEEE pinf
- Προς το αρνητικό άπειρο (IEEE round to negative infinity) IEEE ninf

Οι είσοδοι του module είναι : το πρόσημο του αριθμού - **sign** μήκους 1 bit, η είσοδος **round** μήκους 3 bit που αναφέρθηκε προηγουμένως και είναι η παράμετρος που καθορίζει τον τρόπο στρογγυλοποίησης, ο κανονικοποιημένος

εκθέτης - norm\_exponent μήκους 10 bits, το guard και το sticky bit που υπολογίζεται στο normalization module και η κανονικοποιημένη mantissa – norm\_mantissa μήκους 23 bit (χωρίς το leading 1). Από την άλλη, οι έξοδοι θα είναι ο εκθέτης μετα την στρογγυλοποίηση – post\_exponent μήκους 10 bits, η mantissa μετα το rounding (24 bits)- post\_mantissa και το inexact bit που δείχνει αν το αποτέλεσμα της πράξης είναι ακριβές ή όχι. Σημειώνεται πως όπως και στο προηγούμενο module όλες οι είσοδοι και έξοδοι είναι τύπου logic.

Αρχικά, δημιουργείται ένα enumerate type που χρησιμοποιείται για να αποθηκεύσει την τιμή του τρόπου στρογγυλοποίησης, μετατρέποντας την τιμή round στον τύπο round\_input. Η μετατροπή αυτή γίνεται χρησιμοποιώντας casting round\_input'(round), που σημαίνει ότι η τιμή του round μετατρέπεται στον enumerated τύπο round\_input. Τα labels του round\_input ουσιαστικά περιέχουν τον πίνακα figure 6 της εκφώνησης με την παρακάτω αντιστοίχιση:

- IEEE zero = 3'b001 : Στρογγυλοποίηση προς το μηδέν.
- IEEE\_pinf = 3'b010 : Στρογγυλοποίηση προς το συν άπειρο.
- IEEE\_ninf = 3'b011 : Στρογγυλοποίηση προς το πλην άπειρο.
- IEEE near = 3'b100 : Στρογγυλοποίηση προς τον πλησιέστερο ακέραιο.
- away zero = 3'b101 : Στρογγυλοποίηση μακριά από το μηδέν.
- near up = 3'b110 : Στρογγυλοποίηση προς τα πάνω.

Με ένα always\_comb block υλοποιείται το υπόλοιπο κομμάτι του module. Αρχικά, το inexact\_bit υπολογίζεται ως το NOT του OR των sticky\_bit και guard\_bit. Αυτό δείχνει αν το αποτέλεσμα της στρογγυλοποίησης είναι ακριβές ή όχι. Αν οποιοδήποτε από τα sticky\_bit ή guard\_bit είναι 1, τότε το αποτέλεσμα δεν είναι ακριβές. Στην συνέχεια, ο υπολογισμός του round\_bit γίνεται βάσει της τιμής του round\_v και της κατάστασης των sign, guard\_bit, και sticky\_bit. Χρησιμοποιείται μια δομή unique case με το round\_v για να προσδιοριστεί η κατάλληλη τιμή του round\_bit. Πιο συγκεκριμένα:

- IEEE zero: Στρογγυλοποίηση προς το μηδέν, οπότε round bit = 0.
- ΙΕΕΕ\_pinf: Στρογγυλοποίηση προς το συν άπειρο. Αν το πρόσημο (sign) είναι
   0 (δηλαδή, ο αριθμός είναι θετικός), τότε round\_bit = 1, αλλιώς round\_bit =
- IEEE\_ninf: Στρογγυλοποίηση προς το πλην άπειρο. Αν το πρόσημο (sign) είναι 0, τότε round bit = 0, αλλιώς round bit = 1.
- away\_zero: Στρογγυλοποίηση μακριά από το μηδέν, οπότε round\_bit = 1
- IEEE\_near και near\_up: Στρογγυλοποίηση προς τον πλησιέστερο ακέραιο και στρογγυλοποίηση προς τα πάνω. Av το guard\_bit είναι 0, τότε round\_bit = 0, αλλιώς round\_bit = 1.

Η post\_round\_mantissa υπολογίζεται προσθέτοντας την τιμή του round\_bit στη post\_mantissa. Στην συνεχεια, άν το bit 24 της post\_round\_mantissa είναι 1, αυτό σημαίνει ότι η mantissa έχει υπερχειλίσει και απαιτείται επιπλέον

κανονικοποίηση. Σε αυτή την περίπτωση, η mantissa μετατοπίζεται δεξιά κατά μία θέση και ο εκθέτης αυξάνεται κατά 1. Αν δεν υπάρχει υπερχείλιση, mantissa και ο εκθέτης παραμένουν αμετάβλητοι.

# 4. Exception Handling Module

Το 3° κατά σειρά module που πρέπει να υλοποιηθεί είναι υπεύθυνο για τον χειρισμό εξαιρέσεων, όπως ο πολλαπλασιασμός δύο μεγάλων αριθμών που οδηγούν σε υπερχείλιση ή ο πολλαπλασιασμός των άπειρων.

Πέρα από τη στρογγυλοποίηση, η αριθμητική κινητής υποδιαστολής επιβάλλει και την ύπαρξη τυποποίησης στο χειρισμό εξαιρέσεων (exception handling), δηλαδή αριθμητικών πράξεων που εμφανίζουν κάποια ιδιαιτερότητα. Το πρότυπο προβλέπει συγκεκριμένες εξαιρέσεις, οι οποίες σηματοδοτούνται στα περισσότερα κυκλώματα κινητής υποδιαστολής από κατάλληλες σημαίες καταστάσεις (status flags). Κάποιες από τις εξαιρέσεις αυτές είναι η διαίρεση με το μηδέν (division by zero), η μη έγκυρη πράξη (invalid operation) που προκύπτει, για παράδειγμα, κατά τον υπολογισμό τετραγωνικής ρίζας αρνητικού αριθμού. Άλλες εξαιρέσεις αποτελούν η υπερχείλιση (overflow) και η υποχείληση (underflow) που προκύπτουν όταν το αποτέλεσμα είναι πολύ μεγάλο, ή πολύ μικρό αντίστοιχα, για να αναπαρασταθεί με ακρίβεια. Στην περίπτωση της υπερχείλισης, ως αποτέλεσμα επιστρέφεται κάποιο άπειρο ή ο μέγιστος, σε απόλυτη τιμή, κανονικοποιημένος αριθμός. Αντίστοιχα, στην περίπτωση της υποχείλισης επιστρέφεται μηδέν, ο ελάχιστος, σε απόλυτη τιμή, κανονικοποιημένος αριθμός, ή κάποιος denormal. Ένα ακόμα status flag που ορίζει το πρότυπο IEEE-754 είναι αυτό του ανακριβούς αποτελέσματος (inexact) που σηματοδοτεί ότι το τελικό αποτέλεσμα διαφέρει από αυτό που προκύπτει από την αριθμητική πράξη άπειρης ακρίβειας.

Οι είσοδοι του module παρουσιαζονται παρακάτω:

- **a, b**: Δύο 32-bit ακέραιοι αριθμοί κινητής υποδιαστολής που θα πολλαπλασιαστούν.
- **z\_calc** (32 bit): Το αποτέλεσμα του πολλαπλασιασμού πριν την επεξεργασία των εξαιρέσεων.
- **overflow** (1 bit): Σήμα που δηλώνει υπερχείλιση.
- **underflow** (1 bit): Σήμα που δηλώνει υποχείλιση.
- inexact\_bit (1 bit): Σήμα που δηλώνει αν το αποτέλεσμα δεν είναι ακριβές.
- round (3 bit): Η μέθοδος στρογγυλοποίησης που θα χρησιμοποιηθεί.
- sign (1 bit): Το πρόσημο του αποτελέσματος.

#### Ακολουθουν οι έξοδοι :

• z (32 bit): Το τελικό αποτέλεσμα μετά την επεξεργασία των εξαιρέσεων.

• zero\_f, inf\_f, nan\_f, tiny\_f, huge\_f, inexact\_f (1 bit): Flags κατάστασης που δηλώνουν αν το αποτέλεσμα είναι μηδέν, άπειρο, NaN, μικρό, μεγάλο ή μη ακριβές αντίστοιχα.

# Συναρτηση num interp

Αρχικά, στο module υλοποιείται η συναρτηση num\_interp όπως ζητείται από την εκφώνηση. Η συναρτηση δέχεται ως είσοδο ένα 32-bit σήμα (είσοδοι a, b, z\_calc) και χωρίζει την είσοδο σε δυο μέρη: τον εκθέτη και την mantissa. Στην συνεχεια, με if/else δομή:

- Αν ο εκθέτης είναι 0, επιστρέφει ZERO, προσδιορίζοντας ότι ο αριθμός είναι μηδέν.
- Αν ο εκθέτης είναι όλα 1, επιστρέφει INF, προσδιορίζοντας ότι ο αριθμός είναι άπειρος.
- Αν ο εκθέτης είναι 254 (11111110 στο δυαδικό) και η mantissa είναι όλα 1, επιστρέφει MAX\_NORM, προσδιορίζοντας ότι ο αριθμός είναι ο μέγιστος κανονικοποιημένος αριθμός.
- Αν ο εκθέτης είναι 1 (00000001 στο δυαδικό) και η mantissa είναι όλα μηδέν, επιστρέφει ΜΙΝ\_ΝΟRΜ, προσδιορίζοντας ότι ο αριθμός είναι ο ελάχιστος κανονικοποιημένος αριθμός.
- Σε όλες τις άλλες περιπτώσεις, επιστρέφει NORM, προσδιορίζοντας ότι ο αριθμός είναι κανονικός (δηλαδή όχι μηδέν, άπειρος, μέγιστος ή ελάχιστος κανονικοποιημένος).

# Συναρτηση interp\_t

Στην συνεχεια, στο module υλοποιείται η συναρτηση interp\_t όπως ζητείται από την εκφώνηση. Η συναρτηση δέχεται ως είσοδο ένα enum interp\_t και επιστρέφει ένα 32-bit σήμα που αντιστοιχεί στην τιμή του enum της εισόδου. Στην συνεχεια, με if/else δομή:

- Αν η τιμή είναι INF, επιστρέφει έναν αριθμό με εκθέτη όλα 1 και mantissa όλα
   0.
- Αν η τιμή είναι MAX\_NORM, επιστρέφει έναν αριθμό με εκθέτη 254 (11111110) και mantissa όλα 1.
- Αν η τιμή είναι MIN\_NORM, επιστρέφει τον ελάχιστο κανονικοποιημένο αριθμό, δηλαδή έναν αριθμό με εκθέτη 1 (00000001) και mantissa όλα 0.
- Σε όλες τις άλλες περιπτώσεις, επιστρέφει μηδέν.

Αρχικά, στο module δημιουργείται το enum interp\_t με τα labels όπως ζητούνται από την εκφώνηση. Μετά τις συναρτήσεις που αναφέρθηκαν παραπάνω χρησιμοποιείται ένα combinational procedural block. Μέσα στο block

αρχικοποιουνται στο μηδέν τα 6/8 του status σήματος δηλαδή τα zero\_f, inf\_f, nan\_f, tiny\_f, huge\_f, inexact\_f. Έπειτα χρησιμοποιείται η συναρτηση num\_interp για να προσδιοριστεί ο τύπος των σημάτων εισόδου. Ανάλογα με τον τύπο τους με μια if/else δομή (με εμφωλευμενες if/else και case εντολές) γίνεται χειρισμός των ακραίων περιπτώσεων. Πιο συγκεκριμένα:

#### Διαχείριση Ειδικών Περιπτώσεων (Corner Cases):

- <u>Περίπτωση 1</u>: Αν a ή b είναι μηδέν **ZERO** και το άλλο είναι άπειρο **INF**, τότε το αποτέλεσμα (z) είναι άπειρο **INF** και τα σήματα inf f και nan f γίνονται 1.
- <u>Περίπτωση 2</u>: Αν a ή b είναι άπειρο **INF**, τότε το αποτέλεσμα (z) είναι άπειρο **INF** με το πρόσημο να προκύπτει ως εξής: **z[31] = a[31] ^ b[31]**, και το σήμα inf\_f γίνεται 1.
- <u>Περίπτωση 3</u>: Av a ή b είναι μηδέν **ZERO**, τότε το αποτέλεσμα (z) είναι μηδέν **ZERO** με το πρόσημο να προκύπτει ως εξής: **z[31] = a[31] ^ b[31]**, και το σήμα zero\_f γίνεται 1.
- <u>Περίπτωση 4</u>: Αν τόσο a όσο και b είναι κανονικοί **NORMAL: MAX NORM/MIN NORM** αριθμοί, τότε έχω τις εξής περιπτώσεις :
  - **Α. Υπερχείλιση (Overflow)**: Αν το σήμα overflow είναι 1, τότε το αποτέλεσμα προκύπτει σύμφωνα με την παράμετρο στρογγυλοποίησης (**round**). Χρησιμοποιείται μια case εντολή. Ανάλογα με την τιμή του round, το αποτέλεσμα (z) γίνεται **MAX\_NORM** ή **INF** με το σωστό πρόσημο, και τα σήματα inf\_f και huge\_f γίνονται 1.

#### Overflow == 1

#### Case → Round

**3'b001**: Θέτει το αποτέλεσμα στο MAX NORM.

**3'b010**: Αν το sign είναι 0, θέτει το αποτέλεσμα στο INF και ενεργοποιεί το σήμα inf\_f. Αν το sign είναι 1, θέτει το αποτέλεσμα στο MAX\_NORM.

**3'b011**: Αν το sign είναι 1, θέτει το αποτέλεσμα στο INF και ενεργοποιεί το σήμα inf\_f. Αν το sign είναι 0, θέτει το αποτέλεσμα στο MAX\_NORM.

**Default**: Θέτει το αποτέλεσμα στο INF και ενεργοποιεί το σήμα inf\_f.

**B. Υποχείλιση (Underflow)**: Ομοίως αν το σήμα underflow είναι 1, τότε το αποτέλεσμα προκύπτει σύμφωνα με την παράμετρο στρογγυλοποίησης (**round**). Ανάλογα με την τιμή του round, το αποτέλεσμα (z) γίνεται **MIN\_NORM** ή **ZERO** με το σωστό πρόσημο, και τα σήματα zero\_f και tiny\_f γίνονται 1.

#### **Underflow == 1**

# Case → Round

**3'b010**: Av το sign είναι 0, θέτει το αποτέλεσμα στο MIN\_NORM. Av το sign είναι 1, θέτει το αποτέλεσμα στο ZERO και ενεργοποιεί το σήμα zero\_f.

**3'b011**: Αν το sign είναι 1, θέτει το αποτέλεσμα στο MIN\_NORM. Αν το sign είναι 0, θέτει το αποτέλεσμα στο ZERO και ενεργοποιεί το σήμα zero\_f.

**3'b101**: Θέτει το αποτέλεσμα στο ΜΙΝ NORM.

**Default**: Θέτει το αποτέλεσμα στο ZERO και ενεργοποιεί το σήμα zero\_f.

**Γ. Κανονική Περίπτωση**: Αν δεν υπάρχει ούτε υπερχείλιση ούτε υποχείλιση, το αποτέλεσμα είναι το z\_calc, και το σήμα inexact\_f να γίνεται 1 αν το αποτέλεσμα δεν είναι ακριβές.

# 5. Main Module

Το 4° κατά σειρά module που πρέπει να υλοποιηθεί είναι το main module που απεικονίζεται στα σχήματα της εκφώνησης.

Το βασικό module κάνει instanciate τα module που αναλυθήκαν παραπάνω και έχει τις ακόλουθες εισόδους και εξόδους.

#### Είσοδοι:

- a (32 bits): Ο 1ος αριθμός κινητής υποδιαστολής που πρόκειται να πολλαπλασιαστεί.
- **b** (32 bits): Ο 2ος αριθμός κινητής υποδιαστολής που πρόκειται να πολλαπλασιαστεί.
- round (3 bit): Το σήμα εισόδου που καθορίζει τη μέθοδο στρογγυλοποίησης που θα χρησιμοποιηθεί.

#### Έξοδοι:

- z (32 bits): Το αποτέλεσμα του πολλαπλασιασμού των δύο τιμών κινητής υποδιαστολής.
- status (8 bits): Status flag που δείχνει διάφορες καταστάσεις και εξαιρέσεις κατά τη διάρκεια του πολλαπλασιασμού. Τα bits του είναι τα εξής: status[0]: zero\_f (Δείχνει αν το αποτέλεσμα είναι μηδέν), status[1]: inf\_f (Δείχνει αν το αποτέλεσμα είναι άπειρο), status[2]: nan\_f (Δείχνει αν το αποτέλεσμα είναι NaN), status[3]: tiny\_f Δείχνει αν το αποτέλεσμα είναι πολύ μικρό , status[4]: huge\_f (Δείχνει αν το αποτέλεσμα είναι πολύ μεγάλο), status[5]: inexact\_f (Δείχνει αν το αποτέλεσμα δεν είναι ακριβές) και status[6] και status[7]: Δεν χρησιμοποιούνται, ορίζονται ως 0.

Αρχικά, γίνεται ο υπολογισμός του προσήμου του αποτελέσματος (sign) που προκύπτει από το XOR των προσημων των εισόδων a και b. Στην συνεχεια, o υπολογισμός των εκθετών των a και b, οι οποίοι εξάγονται από τα bits [30:23] των αντίστοιχων τιμών. Ο υπολογισμός του αθροίσματος των εκθετών και η αφαίρεση του bias (127) γίνεται για να προκύψει ο τελικός εκθέτης. Ακολουθεί ο υπολογισμός των mantissas των a και b που επεκτείνονται με έναν εμπρόσθιο 1 (leading 1) και πολλαπλασιασμός των mantissas πραγματοποιείται και το αποτέλεσμα αποθηκεύεται στο mult result P. Τα στάδια της κανονικοποίησης και της στρογγυλοποίησης πραγματοποιούνται μέσω των nested modules normalize mult και round mult. To module exception mult χρησιμοποιείται για τη διαχείριση εξαιρέσεων όπως υπερχείλιση, υποχείλιση, ΝαΝ, άπειρο, κ.λπ. Τέλος, με ένα combinational procedural block που εξασφαλίζει ότι το αποτέλεσμα του πολλαπλασιασμού (z calc) υπολογίζεται σωστά, ενώ ταυτόχρονα ρυθμίζονται τα σήματα overflow και underflow με βάση την τιμή του κανονικοποιημένου εκθέτη. Πιο συγκεκριμένα : Αν το bit 9 του κανονικοποιημένου εκθέτη (norm exponent) είναι 1 ή ο εκθέτης είναι μηδέν, τότε underflow είναι 1 ενώ αν το bit 8 του κανονικοποιημένου εκθέτη είναι 1 ή ο εκθέτης είναι 255, τότε overflow είναι 1.

# 6. Testbench

Για την υλοποίηση του clock χρησιμοποιήθηκε ένα μπλοκ always για την παραγωγή σήματος ρολογιού με περίοδο 15 ns (χρόνος μετάβασης 7.5 ns).

Μέσα στο testbench υλοποιήθηκε και η συναρτηση conrner case generator() με σκοπό να δημιουργεί ανάλογα με την παράμετρο εισόδου corner την ανάλογη corner case. Η είσοδος corner είναι type corner type δηλαδή ενός enumerated τύπου που δημιουργήθηκε για την αναπαράσταση όλων των ακραίων περιπτώσεων. Επιστρέφει τον κατάλληλο αριθμό. Πιο συγκεκριμένα, πιθανά 12 corner cases positive zero(=1), είναι negative zero(=2)positive inf(=3), negative inf(=4), positive snan(=5), negative\_snan(=6), positive\_qnan(=7), negative\_qnan(=8), positive\_norm(=9), negative norm(=10), positive denorm(=11), negative denorm(=12).

#### Γωνιακές Περιπτώσεις

Με μια unique case εντολή με βάση την είσοδο corner η συναρτηση παράγει τον σωστό αριθμό. Σημειώνεται ότι για κάποιες ακραίες περιπτώσεις που είναι διαστήματα αριθμών (όχι μια τιμή συγκεκριμένη όπως πχ. positive Zero) χρησιμοποιείται η \$urandom και μια do-while loop.

11

Η συνάρτηση υποστηρίζει τις ακόλουθες γωνιακές περιπτώσεις:

### 1. Θετικό Μηδέν (Positive Zero):

#### 2. Αρνητικό Μηδέν (Negative Zero):

# 3. Θετικό Άπειρο (Positive Infinity):

# 4. Αρνητικό Άπειρο (Negative Infinity):

### 5. Θετικό Signaling NaN (Positive Signaling NaN):

```
corner_sign = 0
corner_exponent = 11111111
corner_mantissa = 0XXXX...XXXX (τυχαία mantissa όπου το MSB =0)
```

### 6. Αρνητικό Signaling NaN (Negative Signaling NaN):

```
corner_sign = 1
corner_exponent = 11111111
corner_mantissa = 0XXXX...XXXX (τυχαία mantissa όπου το MSB =0)
```

#### 7. Θετικό Quiet NaN (Positive Quiet NaN):

```
corner_sign = 0
corner_exponent = 11111111
corner_mantissa = 1XXXX...XXXX (τυχαία mantissa όπου το MSB =1)
```

## 8. Αρνητικό Quiet NaN (Negative Quiet NaN):

```
corner_sign = 1
corner_exponent = 11111111
corner_mantissa = 1XXXX...XXXX (τυχαία mantissa όπου το MSB =1)
```

#### 9. Θετικός Denormal Αριθμός (Positive Denormal Number):

```
corner sign = 0
```

```
corner_exponent = 00000000
corner_mantissa = XXXX...XXXX (τυχαία μη μηδενική mantissa)
```

# 10. Αρνητικός Denormal Αριθμός (Negative Denormal Number):

```
corner_sign = 1
corner_exponent = 00000000
corner_mantissa = XXXX...XXXX (τυχαία μη μηδενική mantissa)
```

# 11. Θετικός Κανονικός Αριθμός (Positive Normal Number):

```
corner_sign = 0
corner_exponent = XXXX...XXXX (τυχαίος εκθέτης μεταξύ 00000001 και
11111110)
corner_mantissa = XXXX...XXXX (τυχαία μη μηδενική mantissa)
```

### 12. Αρνητικός Κανονικός Αριθμός (Negative Normal Number):

```
corner_sign = 1
corner_exponent = XXXX...XXXX (τυχαίος εκθέτης μεταξύ 00000001 και
11111110)
corner_mantissa = XXXX...XXXX (τυχαία μη μηδενική mantissa)
```

Στην συνέχεια, με ένα initial block δημιουργούνται τα 12 corner cases καλώντας την συναρτηση που ζητούνται από την εκφώνηση και γίνεται reset του συστηματος με το σήμα reset. Έπειτα, με ένα always\_comb block ελέγχεται εάν τα δύο αποτελέσματα είναι ίδια. Εάν τα αποτελέσματα z και z\_check είναι ίσα, η μεταβλητή diaf τίθεται σε 1, δηλώνοντας ότι δεν υπάρχει απόκλιση. Σε διαφορετική περίπτωση, η μεταβλητή diaf τίθεται σε 0 και εμφανίζεται ένα μήνυμα σφάλματος μέσω της συνάρτησης \$display.

Τέλος, υλοποιείται ένα always sequential block (always\_ff) που εκτελεί τις διάφορες δοκιμές που ζητούνται από την εκφώνηση. Με τη χρήση της συνάρτησης \$display, εμφανίζονται οι τιμές των μεταβλητών κατά την κάθε φορά εκτέλεσης, συμπεριλαμβανομένων του ρολογιού (clk), της κατάστασης (status), των μεταβλητών a, b,z και z\_check (μαζί με ένα μήνυμα ότι ο πολλαπλασιασμός υπολογίστηκε σωστά ή λάθος) . Για το πρώτο μέρος των δοκιμών εάν η μεταβλητή part\_select είναι 0, τότε εκτελείται το πρώτο μέρος των δοκιμών, όπου οι μεταβλητές a και b παίρνουν τυχαίες τιμές. Για το δεύτερο μέρος των δοκιμών εάν η part\_select είναι 1, τότε εκτελείται το δεύτερο μέρος των δοκιμών, όπου οι μεταβλητές a και b παίρνουν τιμές από τα corner cases. Αυτά τα cases διατίθενται μέσω του πίνακα corner\_cases. Εάν το σημα reset είναι 1, οι μετρητές counter\_a και counter\_b τίθενται στο 0 και οι μεταβλητές a και b παίρνουν την τιμή του πρώτου corner case. Σε διαφορετική περίπτωση, οι μετρητές αυξάνονται, και οι μεταβλητές a και b παίρνουν τις

τιμές των corner cases που αντιστοιχούν στις τρέχουσες τιμές των counter\_a και counter\_b.

# 7. Assertions module

#### **Immediate Assertions Module**

Το module test\_status\_bits υλοποιείται με σκοπό να ελεγχθούν ποιοι συνδυασμοί των δύο από τα bit κατάστασης δεν πρέπει ποτέ να κάνουν assert ταυτόχρονα. Το module status\_bits\_combinations\_test έχει τρεις εισόδους: την λογική μεταβλητή 8-bit status, το clock, το σημα reset. Μέσα στο module υλοποιείται ένα always\_ff block με ασύγχρονο reset. Εάν το σημα rst είναι 0, δηλαδή αν το σύστημα δεν είναι σε κατάσταση επαναφοράς, τότε εκτελείται ο έλεγχος μέσω της δήλωσης assert. Η συνθήκη του assert ελέγχει ότι οι ακόλουθοι συνδυασμοί των bit κατάστασης δεν ισχύουν: Εάν το status[0] ή το status[3] είναι 1 και ταυτόχρονα κάποιο από τα status[1], status[2], ή status[4] είναι 1. Ή εάν το status[5] είναι ενεργό και ταυτόχρονα κάποιο από τα status[0], status[1], status[2], status[3], ή status[4] είναι 1. Αν η συνθήκη αυτή ικανοποιείται, τότε εμφανίζεται το μήνυμα επιτυχίας status test PASS. Αν η συνθήκη αποτύχει, εμφανίζεται το μήνυμα αποτυχίας status test FAIL.

#### **Concurrent Assertions Module**

Το module test\_status\_z\_combinations υλοποιεί τα concurrent assertions που ζητούνται από την εκφώνηση για να ελέγξει τη συμπεριφορά και τις καταστάσεις των σημάτων σε έναν κύκλο ρολογιού. Αυτές οι δηλώσεις χρησιμοποιούνται για να διασφαλίσουν ότι οι συνδυασμοί των bits κατάστασης και τα αποτελέσματα τηρούν ορισμένες ιδιότητες σε σχέση με τα σήματα εισόδου.

Το 1ο property (p1) δηλώνει ότι, σε κάθε θετική ακμή του σήματος ρολογιού, αν το status[0] είναι 1, τότε τα bits 30-23 του z πρέπει να είναι όλα μηδενικά. Ο έλεγχος γίνεται με την δήλωση assertP1: assert property (p1), η οποία εμφανίζει "p1 PASS" αν η ιδιότητα ισχύει και "p1 FAIL" αν δεν ισχύει.

Το 2ο property (p2) δηλώνει ότι, σε κάθε θετική ακμή του σήματος ρολογιού, αν το status[1] είναι 1, τότε τα bits 30-23 του z πρέπει να είναι όλα 1, δηλαδή ίσα με 255. Ο έλεγχος γίνεται με την δήλωση assertP2: assert property (p2), η οποία εμφανίζει "p2 PASS" αν η ιδιότητα ισχύει και "p2 FAIL" αν δεν ισχύει.

Το 3ο property (p3) δηλώνει ότι, σε κάθε θετική ακμή του σήματος ρολογιού, αν το status[2] είναι 1, τότε πρέπει να ήταν αλήθεια πριν από δύο κύκλους ( χρήση \$past) ότι είτε τα bits 30-23 του a ήταν 255 και του b 0, είτε το αντίστροφο. Ο

έλεγχος γίνεται με την δήλωση assertP3: assert property (p3), η οποία εμφανίζει "p3 PASS" αν η ιδιότητα ισχύει και "p3 FAIL" αν δεν ισχύει.

Το 4ο property (p4) δηλώνει ότι, σε κάθε θετική ακμή του σήματος ρολογιού, αν το status[4] είναι 1, τότε τα bits 30-23 του z πρέπει να είναι είτε 255 είτε 254 και τα bits 22-0 του z πρέπει να είναι 8388607. Ο έλεγχος γίνεται με την δήλωση assertP4: assert property (p4), η οποία εμφανίζει "p4 PASS" αν η ιδιότητα ισχύει και "p4 FAIL" αν δεν ισχύει.

Το 5ο property (p5) δηλώνει ότι, σε κάθε θετική ακμή του σήματος ρολογιού, αν το status[3] είναι 1, τότε τα bits 30-23 του z πρέπει να είναι είτε 0 είτε 1 και τα bits 22-0 του z πρέπει να είναι 0. Ο έλεγχος γίνεται με την δήλωση aP5: assert property (p5), η οποία εμφανίζει "p5 PASS" αν η ιδιότητα ισχύει και "p5 FAIL" αν δεν ισχύει.

# 8. Αποτελέσματα

Παρακατω παρατίθενται ενδεικτικά κάποια αποτελέσματα από σήματα του testbench. Σημειώνεται ότι η εργασία υλοποιήθηκε στο EDA -playground και το εργαλείο που χρησιμοποιήθηκε είναι το siemens Questa. Επίσης, πέρα από τα ενδεικτικά screenshots που θα επισυναφθούν παρακάτω μαζί με τα υπόλοιπα αρχεία θα υπάρχουν και τα 2 qrun.log αρχεία (για το κάθε part αποτελεσμάτων που ελέγχεται μέσω της μεταβλητής **part\_select** του testbench) , για περισσότερη πληρότητα (εμφανίζονται όλα τα αποτελέσματα).

#### Σημείωση

Για να είναι δυνατό να συγκριθεί η τιμή του z με το αποτέλεσμα που δίνει η συναρτηση της multiplication() της εκφώνησης υλοποιήθηκε το module check\_mult() που είναι παρόμοιο με το fp\_mult\_top που δίνεται. Οι είσοδοι του module είναι οι 2 αριθμοί κινητής υποδιαστολής a, b το σήμα ρολογιού clk, το rst και το round. Η έξοδος είναι το σήμα z\_check (logic [31:0]): Το αποτέλεσμα του πολλαπλασιασμού, υπολογισμένο με τη συνάρτηση multiplication. Εσωτερικά, δημιουργείται το string roundString που αναπαριστά τη μέθοδο στρογγυλοποίησης και αρχικοποιείται μέσω ενός initial block. Κατά την αρχικοποίηση, το roundString καθορίζεται με βάση την παράμετρο round: 1: "IEEE\_zero" , 2: "IEEE\_pinf" ,3: "IEEE\_ninf" ,6: "near\_up" , 5: "away\_zero" , default: "IEEE\_near". Μέσα σε ένα always\_ff block που ενεργοποιείται με την θετική ακμή του σήματος ρολογιού (posedge clk): Αν το σήμα επαναφοράς (rst) είναι ενεργό (1), τα a\_num, b\_num, και z\_check αρχικοποιουνται σε 0. Αν δεν είναι ενεργό, τα a\_num και b\_num παίρνουν τις τιμές των εισόδων a και b αντίστοιχα. Το z\_check υπολογίζεται με τη συνάρτηση multiplication

χρησιμοποιώντας το roundString, και τα εσωτερικά σήματα a\_num και b\_num. Η λειτουργία αυτή διασφαλίζει ότι κάθε φορά που υπάρχει θετική ακμή στο σήμα ρολογιού, εάν το σήμα επαναφοράς δεν είναι ενεργό, οι αριθμοί κινητής υποδιαστολής a και b καταχωρούνται και πολλαπλασιάζονται σύμφωνα με την καθορισμένη μέθοδο στρογγυλοποίησης, αποθηκεύοντας το αποτέλεσμα στο z check. Το συγκεκριμένο module βρίσκεται στο αρχείο multiplication.sv

Για το 1° μέρος οπου δημιουργήθηκαν τυχαίοι αριθμοί για τα a,b για τους υπολογισμούς τα αποτελέσματα παρατίθενται παρακάτω.

# 1° μέρος/ a,b random values



Σχήμα 7.1 : Ενδεικτικά αποτελέσματα προσομοιώσεων για round = "IEEE\_near"



Σχήμα 7.2 : Ενδεικτικά αποτελέσματα προσομοιώσεων για round = "IEEE\_zero"

# 2° μέρος

Για το  $2^{\circ}$  μέρος με τα corner cases επιλέχθηκε αντί για δεκαεξαδικο τα αποτελέσματα να είναι στο δυαδικό. Επίσης, για περισσότερη πληρότητα παρατίθενται και κάποια screenshots από το log.



Σχήμα 7.3 : Ενδεικτικά αποτελέσματα προσομοιώσεων για round = "IEEE near"

```
z result failed
z result calculated correct
32
status test PASS
32
p1 PASS
48
p1 PASS
64
z result calculated correct
80
status test PASS
z result calculated correct
80 pl PASS
p3 PASS
112
status test PASS
112
p2 PASS
```

```
1200
p3 PASS
p2 PASS
1216
 status test PASS
1216
p2 PASS
status test PASS
1232
p3 PASS
p2 PASS
1232
1248
 status test PASS
z result calculated correct
1248 p2 PASS
1264
1264
1264
z result calculated correct
 status test PASS
1280
1280 p2 PASS
4720 status test PASS
4720 p2 PASS
4736
4752
 status test PASS
4752
 p2 PASS
4768
4784
 status test PASS
4784 p3 PASS
4784 p2 PASS
 status test PASS
```

Αποτελέσματα από Log του EDA Playground

Το project υλοποιήθηκε στο περιβάλλον του EDA playground καθώς αντιμετώπισα πρόβλημα και δεν κατάφερα να δουλέψω με το Quartus. Τα log αρχεία και για τα 2 μέρη του testbench για περισσότερη πληρότητα και δυνατότητα σύγκρισης αποτελεσμάτων.

## **Project**

https://www.edaplayground.com/x/qBta