

Bei der Arbeit mit verschiedenen Tools auf den gleichen Quelldateien ist es wichtig, den Überblick zu behalten. Ein häufiger Fehler ist es, für die Simulation und die Hardwaresynthese unterschiedliche Versionen der Quelldateien zu verwenden. Dies vermeidet man, in dem man beim Anlegen eines Vivado-Projektes die Dateien nur referenziert und nicht kopiert.

## Erzeugung eines neuen Projektes

→ Starten Sie Vivado . Es erscheint das Startfenster.



→ Erzeugen Sie ein neues Projekt (Create Project)



→ Tragen Sie den Projektnamen ein und wählen Sie ihr Arbeitsverzeichnis als "Project Location" aus. Der Haken bei "Create project subdirectory" sollte gesetzt sein, damit das Vivado-Projekt in einem Unterverzeichnis erstellt wird.



→ Fügen Sie die benötigten Quelldateien dem Projekt hinzu (Add Files)





→ Der Haken bei "Copy sources into project" sollte **nicht** gesetzt sein, um die Erstellung von Kopien zu vermeiden



→ Fügen Sie die benötigten Constraints-Dateien dem Projekt hinzu (Add Files)





→ Der Haken bei "Copy constraints files into project" sollte **nicht** gesetzt sein.



→ Wählen Sie das im Praktikum verwendete Board (Cmod A7-35t) aus.





## Erzeugung einer Bitstream-Datei

→ Im "PROJECT MANAGER" wird die Hierarchie des Systems dargestellt.



- → Lassen Sie Vivado eine Bitstream-Datei erzeugen (Generate Bitstream).
- ▼ PROGRAM AND DEBUG
  - Generate Bitstream
  - > Open Hardware Manager
- $\rightarrow$  Dieser Vorgang dauert ca. 2 Minuten. Sie können den Fortschritt in der rechten oberen Ecke des Fensters mitverfolgen.



## Programmierung des FPGAs

→ Um mit der Bitstream-Datei das FPGA auf dem Board zu programmieren, rufen Sie zunächst "Open Target" und dann "Auto Connect" auf.



→ Zum Programmieren verwenden Sie nun "Program Device" und wählen dann den Namen des FPGAs (xc7a35t\_0) aus.



→ Als "Bitstream file" ist bereits das soeben erstellte Bit-File mit dem Bitstream eingetragen. Das Feld "Debug probes file" bleibt frei.





→ Die nun in der TCL Console angezeigte Warnung können Sie ignorieren

