## Elektronika pro informační technologie (IEL), ak. r. 2024/2025

## Zadání laboratoře č. 5

"Integrovaný obvod a logická hradla"

Cíle: Seznámit se s významem logických úrovní/hodnot (log.0, log.1) v dané realizaci a s konkrétním IO (integrovaným obvodem), prakticky ověřit funkčnost hradel z IO a využít hradla z IO ke konstrukci vybraných praktických obvodů.

(1) MOTIVACE ANEB "PROČ TOMU VĚNOVAT ČAS A JAKÉ KOMPETENCE LZE ZÍSKAT ?"

Na základě sady experimentů budete moci ověřit, pochopit a objasnit význam vývodů konkrétního IO a logických úrovní/hodnot, činnost NAND hradla dané realizace a jeho vybraných aplikací.

(2) Výstup a způsob jeho hodnocení aneb "Co se ode mne očekává a co za to ?"

Za záznam výsledků měření do tabulky, předvedení a objasnění činnosti bistabilního klopného obvodu (KO) a za ověření a objasnění činnosti astabilního popř. monostabilního KO lze získat až **3 body**.

(3) Prostředky aneb "Co je k dispozici?"



Zdroj ss. napětí s omezením proudu, nepájivé pole, krabička s konstrukčními prvky (rezistory, diody, kondenzátory, tlačítko, IO s NAND hradly, vodiče), měřicí přístroje. Integrovaný obvod (IO) nevyjímejte z nepájivého pole!

(4) Základní schéma(ta) aneb "Z čeho se bude vycházet ?"



|    | Vstupy   |                   | Výstup                  | <b>Napěťové úrovně</b> pro log.0/1<br>na v(ý)stupech TTL logických hradel                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                          |  |
|----|----------|-------------------|-------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|--|
| d) | x        | y                 | $\overline{x \wedge y}$ | Acceptable TTL gate input signal levels                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Acceptable TTL gate output signal levels |  |
|    | $\log.0$ | $\log.0$          | $\log.1$                | High — high-level noise margin  2 V  Noise Margin  2 V  Noise Margin  2 V  Noise Margin  2 V  Noise Margin  Noise | Low — I II OV                            |  |
|    | $\log.0$ | $\log.1$ $\log.0$ | $\log.1$ $\log.1$       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                          |  |
|    | $\log.1$ | $\log.1$          | $\log.0$                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                          |  |

**Obrázek 1:** Varianty schematické značky 2vstup. hradla NAND (a, b), vývody a rozmístění hradel v IO s NAND hradly (c), očekávané vlastnosti 2vstupového hradla realizovaného v TTL logice (d)

## (5) Postup samostatných činností aneb "Co dělat a na co si dát pozor ?"



Obrázek 2: Schémata klopných obvodů (KO) k zapojení (volitelné části jsou zbarveny červeně): a) bistabilní KO typu RS, b) astabilní KO, c) monostabilní KO; ①, ② jsou uzly, jejichž sledování by mělo přispět k objasněn dějů v obvodech

Experiment 1: i) Prostudujte rozmístění vývodů IO (viz Obr. 1c) a připojte na IO napájecí napětí, tj. 7. vývod IO k 0 V (GND) a 14. vývod IO k +5 V (Vcc).

ii) S využitím tab. z Obr. 1c **identifikujte** v IO alespoň dvě funkční NAND hradla. Funkčnost hradla je nutno ověřit pro každou vstupní kombinaci !!!

iii) Z funkčních NAND hradel **zapojte** obvod dle Obr. 2a a analyzujte jeho chování pro kombinace předepsané v Tab. 1. **Odměřte** log. hodnoty a hodnoty napětí chybějící v Tab. 1, **předveďte** a **objasněte** činnost obvodu vyučující(mu).

| $ \begin{array}{c c} \textbf{vstupy} & \textbf{výstupy/stav} \\ \hline \overline{S}_t & \overline{R}_t & Q_t & Q_{t+1} \\ \hline \end{array} $ |   |   |                  |     | komentář                                                                                                                                                                                 |  |
|------------------------------------------------------------------------------------------------------------------------------------------------|---|---|------------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| [logická hodnota] [V]                                                                                                                          |   |   | ota <sub>l</sub> | [V] | $S_t = 1$ při $R_t = 0$ ("Set"): <b>zapiš</b> log. <b>1</b> ( $Q_{t+1} = \log.1$ )                                                                                                       |  |
| 1                                                                                                                                              | 0 | X |                  |     | $S_t = 1 \text{ pir } R_t = 0 \text{ (Set ). } \mathbf{Zapis } \log.1  (Q_{t+1} = \log.1)$ $R_t = 1 \text{ při } S_t = 0 \text{ ("Reset"): } \mathbf{zapiš } \log.0  (Q_{t+1} = \log.0)$ |  |
| 1                                                                                                                                              | 1 | 0 |                  |     | $S_t = R_t = 0$ ("pamatuj si"), <b>zachovej</b> uloženou log. hodnotu $(Q_{t+1} = Q_t)$                                                                                                  |  |
| 1                                                                                                                                              | 1 | 1 |                  |     | $S_t - R_t = 0$ ( painatuj si ), <b>zacnovej</b> tilozenou log. nodnotu ( $Q_{t+1} = 0$ )                                                                                                |  |
| 0                                                                                                                                              | 0 | X |                  |     | $S_t = R_t = 1$ (současný požadavek na "Set" i "Reset"); neplatí $\overline{Q} = \text{not } Q$ "                                                                                        |  |

**Tabulka 1:** Pravdivostní tabulka RS-KO; t resp. t+1 označuje stávající resp. následující úsek času,  $\overline{S}_t$  resp.  $\overline{R}_t$  negaci řídicích vstupů  $S_t$  (Set) resp.  $R_t$  (Reset) v t a  $Q_t$  resp.  $Q_{t+1}$  výchozí resp. následný obsah paměťové buňky v t resp. t+1

**Experiment 2:** i) V rámci zvolené studentské skupiny **zapojte** některý z obvodů z Obr. 2b,c.

ii) Ve skupině **sledujte** (alespoň) průběh napětí mezi uzly 1 resp. 2 a zemí; vyučující(mu) **objasněte** děje způsobující sledovaný průběh pro dané hodnoty R, C a vliv změny R, C na děje v obvodu a na průběh sledovaných napětí.

(6) Shrnutí, vyhodnocení a interpretace výsledků aneb "Jaká jsou zjištění ?"

Předpokladem správné funkce IO je připojení IO na napájecí napětí, log.0/1 na v(ý)stupu logického hradla představuje napětí z určitého rozsahu<sup>1</sup>. Bistabilní KO má dva klidové stavy (log.0 nebo log.1); změna jeho stavu není samovolná<sup>2</sup>. Monostab. KO má jeden klid. stav, jehož dočasnou změnu lze vyvolat příslušným vstupním podnětem<sup>3</sup>. Astab. KO mění stav samovolně, tj. klid. stav nemá.

7 K zamyšlení/zapamatování aneb "Něco do dalšího studia a života."

Nezapojený vstup logického hradla nemusí vždy představovat vstupní log.0/1. RS KO je základem 1bitové statické paměťové buňky a dalších sekvenčních obvodů<sup>4</sup> – zkuste některé z nich najít. Astab. KO lze využít např. ke generování obdélníkového (hodinového) signálu s požadovanou periodou/frekvencí a střídou – zkuste přijít na to, jak tyto požadované parametry zajistit<sup>5</sup>. Monostab. KO lze využít např. pro generování log. impulsu požadované šířky – zkuste vypočítat hodnoty R, C pro její zajištění.

¹napětí mimo tento rozsah může vést k nestabilitě chování hradla a jeho nesprávné logické funkci

<sup>&</sup>lt;sup>2</sup>každý ze jeho stavů lze nastavit a uchovat až do explicitního požadavku na jeho změnu, což je chování odpovídající požadavkům kladeným na paměťovou buňku

<sup>&</sup>lt;sup>3</sup>např. stiskem tlačítka; po uplynutí předem daného času obvod samovolně změní svůj stav na klidový

<sup>&</sup>lt;sup>4</sup>např. KO typu D, registrů či paměti cache

<sup>&</sup>lt;sup>5</sup>např. pomocí vhodné volby hodnot R, C