# INSTITUTO TECNOLÓGICO DE COSTA RICA ÁREA ACADÉMICA DE INGENIERÍA MECATRÓNICA

MT 4001 - Electrónica Digital

Tarea de diseño 3:

**Contador de Pulsos** 

Adrián Dittel Retana – 2019007945

Gabriel González Rodríguez – 2019057548

Jose Fabio Navarro Naranjo – 2019049626

**Profesora:** Ana María Murillo Morgan

Semestre II – 2021

## Tabla de contenido

| 1) | Dise  | ño propuesto3           |
|----|-------|-------------------------|
| 1  | .1.   | Primer nivel3           |
| 1  | .2.   | Segundo nivel3          |
|    |       | Tercer nivel4           |
|    | 1.3.1 | . Detector de 4 arriba4 |
|    | 1.3.2 | . Control de Reset      |
|    | 1.3.3 | . Contador8             |
|    | 1.3.4 | . Traductor BCD11       |
| 2. | Anex  | os14                    |

## 1) Diseño propuesto

#### 1.1. Primer nivel

A continuación, en la Figura 1, se presenta el diagrama de primer nivel para el contador de pulsos.



Figura 1. Diagrama de primer nivel para un contador de pulsos.

### 1.2. Segundo nivel

A continuación, en la Figura 2, se presenta el diagrama de segundo nivel para el contador de pulsos.



Figura 2. Diagrama de segundo nivel para un contador de pulsos.

Para el diseño de este diagrama se pensó en una división en 4 módulos, una máquina de estados que detecta si un pulso es válido, un módulo que controla el reset de la máquina de estados, un contador de pulsos válidos, y finalmente, un traductor que convierte los datos del contador al tipo de salida solicitada. El diseño de cada módulo se especifica en la siguiente sección.

#### 1.3. Tercer nivel

#### 1.3.1. Detector de 4 arriba

Este módulo es una máquina de estados que verifica si un pulso es válido, es decir, si se mantiene mínimo por 4 periodos de reloj completos arriba, y si este es el caso, envía un pulso que es tomado por el contador, a manera de clock, de modo que provoca que el contador aumente su número. Es importante mencionar que se tuvo que añadir un estado inicial por el cual la máquina pasa una sola vez, el cual tiene como salida un valor en alto, que tiene como funcionalidad activar el contador, y definir su valor inicial en 0, para que éste esté listo para contabilizar los pulsos que llegarán después. El proceso de diseño e implementación de esta máquina se detalla a continuación.

**A)** Primero se creó el diagrama de estados que se muestra en la Figura 3, haciendo una transición de estados siempre que el pulso se mantenga en alto, de modo que la máquina pueda verificar la validez del pulso.



Figura 3. Diagrama de estados para el detector de 4 pulsos arriba.

**B**) Ahora bien, siguiendo el diagrama de estados anterior, se creó la tabla de estados (Tabla 1) con la finalidad de implementar dicha máquina de estados en un circuito digital. Es importante mencionar que para la implementación de dicha máquina de estados se decidió utilizar flip flops del tipo T.

| Estado | <b>Q</b> A | QB | QC | P | QA+ | QB+ | QC+ | A | В | C | TA | TB | TC |
|--------|------------|----|----|---|-----|-----|-----|---|---|---|----|----|----|
| 0      | 0          | 0  | 0  | 0 | 0   | 0   | 1   | 0 | 0 | α | 0  | 0  | 1  |
|        | 0          | 0  | 0  | 1 | 0   | 0   | 1   | 0 | 0 | α | 0  | 0  | 1  |
| 1      | 0          | 0  | 1  | 0 | 0   | 0   | 1   | 0 | 0 | 1 | 0  | 0  | 0  |
|        | 0          | 0  | 1  | 1 | 0   | 1   | 0   | 0 | α | β | 0  | 1  | 1  |
| 2      | 0          | 1  | 0  | 0 | 0   | 0   | 1   | 0 | β | α | 0  | 1  | 1  |
|        | 0          | 1  | 0  | 1 | 0   | 1   | 1   | 0 | 1 | α | 0  | 0  | 1  |
| 3      | 0          | 1  | 1  | 0 | 0   | 0   | 1   | 0 | β | 1 | 0  | 1  | 0  |
|        | 0          | 1  | 1  | 1 | 1   | 0   | 0   | α | β | β | 1  | 1  | 1  |
| 4      | 1          | 0  | 0  | 0 | 0   | 0   | 1   | β | 0 | α | 1  | 0  | 1  |
|        | 1          | 0  | 0  | 1 | 1   | 0   | 1   | 1 | 0 | α | 0  | 0  | 1  |
| 5      | 1          | 0  | 1  | 0 | 0   | 0   | 1   | β | 0 | 1 | 1  | 0  | 0  |
|        | 1          | 0  | 1  | 1 | 1   | 1   | 0   | 1 | α | β | 0  | 1  | 1  |
| 6      | 1          | 1  | 0  | 0 | 1   | 1   | 1   | 1 | 1 | α | 0  | 0  | 1  |
|        | 1          | 1  | 0  | 1 | 1   | 1   | 1   | 1 | 1 | α | 0  | 0  | 1  |
| 7      | 1          | 1  | 1  | 0 | 0   | 0   | 1   | β | β | 1 | 1  | 1  | 0  |
|        | 1          | 1  | 1  | 1 | 1   | 1   | 1   | 1 | 1 | 1 | 0  | 0  | 0  |

C) Luego, con la tabla anterior se realizaron los mapas K que se muestran en las siguientes figuras, con el fin de obtener las ecuaciones para la entrada de cada flip flops, donde la variable D representa al Pulso, y las variables A, B y C la salida de cada flip flop.



Figura 4. Mapa K para la entrada del flip flop A.

$$TA = (\sim C)(D)(A) + (\sim D)(A)(\sim B) + (C)(D)(\sim A)(B)$$
 (1)



Figura 5. Mapa K para la entrada del flip flop B.

$$TB = (C)(D)(\sim A) + (C)(D)(\sim B) + (C)(\sim D)(B) + (\sim A)(B)(\sim D)$$
 (2)



Figura 6. Mapa K para la entrada del flip flop C.

$$TC = \sim C + (D)(\sim A) + (D)(\sim B)$$
 (3)

**D**) Luego de esto, para la lógica de salida de la máquina de estados, se creó la Tabla 2, para la cual se tomaron únicamente en cuenta las salidas de cada flip flop, ya que la máquina diseñada corresponde a una máquina de Moore. Al observar la tabla, se puede notar que la función lógica para la salida se puede obtener sumando únicamente los mintérminos 0 y 6, ya que dichos mintérminos no producen ninguna simplificación a la hora de implementar un mapa K. Con esto, se obtuvo la ecuación 4, para configurar la salida de la máquina de estados.

$$S = (\sim A)(\sim B)(\sim C) + (A)(B)(\sim C) \quad (4)$$

| QA | QB | QC | S |
|----|----|----|---|
| 0  | 0  | 0  | 1 |
| 0  | 0  | 1  | 0 |
| 0  | 1  | 0  | 0 |
| 0  | 1  | 1  | 0 |
| 1  | 0  | 0  | 0 |
| 1  | 0  | 1  | 0 |
| 1  | 1  | 0  | 1 |
| 1  | 1  | 1  | 0 |

**E**) Finalmente, con todo lo anterior, se obtuvo el circuito lógico que se muestra en la Figura 7. Es importante mencionar que todas las figuras se muestran con mayor detalle en los Anexos.



Figura 7. Circuito lógico para la implementación de la máquina de estados para la detección de un pulso válido.

#### 1.3.2. Control de Reset

Este módulo lo que hace es resetear el pulso que ingresa al circuito de modo, que cuando se aplica el reset, el pulso de entrada también se fija en cero. Para esto, se utiliza una compuerta AND con la entrada del reset negada.



Figura 8. Módulo de circuito para el control de reset.

#### 1.3.3. Contador

Este contador lo que va a hacer es que va a llevar la cuenta hasta 20 de los pulsos que se registren con el detector, una vez llegue a 20 este se reinicia a 0. Para la confección de este módulo se realizaron los pasos que se detallan a continuación.

**A)** Lo primero que se hace es la tabla de los estados, descrita en la Tabla 3, para averiguar qué ecuación se ocupa en cada Flip-Flop. Para este caso se usaron flip flops T.

Tabla 3. Tabla de estados para el contador.

| Estados Actuales |    |    |    |    |    |     | Estados Siguientes |     |    |    |    |    | Flip-Flop |    |    |  |  |
|------------------|----|----|----|----|----|-----|--------------------|-----|----|----|----|----|-----------|----|----|--|--|
| Mintérmino       | Q5 | Q4 | Q3 | Q2 | Q1 | Q'5 | Q'4                | Q'3 | Q2 | Q1 | T5 | T4 | <i>T3</i> | T2 | T1 |  |  |
| 0                | 0  | 0  | 0  | 0  | 0  | 0   | 0                  | 0   | 0  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 1                | 0  | 0  | 0  | 0  | 1  | 0   | 0                  | 0   | 1  | 0  | 0  | 0  | 0         | 1  | 1  |  |  |
| 2                | 0  | 0  | 0  | 1  | 0  | 0   | 0                  | 0   | 1  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 3                | 0  | 0  | 0  | 1  | 1  | 0   | 0                  | 1   | 0  | 0  | 0  | 0  | 1         | 1  | 1  |  |  |
| 4                | 0  | 0  | 1  | 0  | 0  | 0   | 0                  | 1   | 0  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 5                | 0  | 0  | 1  | 0  | 1  | 0   | 0                  | 1   | 1  | 0  | 0  | 0  | 0         | 1  | 1  |  |  |
| 6                | 0  | 0  | 1  | 1  | 0  | 0   | 0                  | 1   | 1  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 7                | 0  | 0  | 1  | 1  | 1  | 0   | 1                  | 0   | 0  | 0  | 0  | 1  | 1         | 1  | 1  |  |  |
| 8                | 0  | 1  | 0  | 0  | 0  | 0   | 1                  | 0   | 0  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 9                | 0  | 1  | 0  | 0  | 1  | 0   | 1                  | 0   | 1  | 0  | 0  | 0  | 0         | 1  | 1  |  |  |
| 10               | 0  | 1  | 0  | 1  | 0  | 0   | 1                  | 0   | 1  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 11               | 0  | 1  | 0  | 1  | 1  | 0   | 1                  | 1   | 0  | 0  | 0  | 0  | 1         | 1  | 1  |  |  |
| 12               | 0  | 1  | 1  | 0  | 0  | 0   | 1                  | 1   | 0  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 13               | 0  | 1  | 1  | 0  | 1  | 0   | 1                  | 1   | 1  | 0  | 0  | 0  | 0         | 1  | 1  |  |  |
| 14               | 0  | 1  | 1  | 1  | 0  | 0   | 1                  | 1   | 1  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 15               | 0  | 1  | 1  | 1  | 1  | 1   | 0                  | 0   | 0  | 0  | 1  | 1  | 1         | 1  | 1  |  |  |
| 16               | 1  | 0  | 0  | 0  | 0  | 1   | 0                  | 0   | 0  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 17               | 1  | 0  | 0  | 0  | 1  | 1   | 0                  | 0   | 1  | 0  | 0  | 0  | 0         | 1  | 1  |  |  |
| 18               | 1  | 0  | 0  | 1  | 0  | 1   | 0                  | 0   | 1  | 1  | 0  | 0  | 0         | 0  | 1  |  |  |
| 19               | 1  | 0  | 0  | 1  | 1  | 1   | 0                  | 1   | 0  | 0  | 0  | 0  | 1         | 1  | 1  |  |  |
| 20               | 1  | 0  | 1  | 0  | 0  | 0   | 0                  | 0   | 0  | 0  | 1  | 0  | 1         | 0  | 0  |  |  |

**B)** Una vez realizada la tabla anterior, se obtienen los mapas K, y su correspondiente ecuación, los cuales se muestran en las figuras siguientes. Se debe considerar que:

$$E = Q1$$

$$D = Q2$$

$$C = Q3$$

$$B = Q4$$

$$A = Q5$$



Figura 9. Mapa K para T1.

$$T1 = \sim Q5 + (\sim Q4)(\sim Q3)$$
 (5)



Figura 10. Mapa K para T2.

$$T2 = Q1$$
 (6)



Figura 11. Mapa K para T3.

$$T3 = (Q2)(Q1) + (Q5)(Q3)$$
 (7)



Figura 12. Mapa K para T4.

$$T4 = (\sim Q5)(Q3)(Q2)(Q1)$$
 (8)



Figura 13. Mapa K para T5.

$$T5 = (\sim Q5)(Q4)(Q3)(Q2)(Q1) + (Q5)(Q3)$$
 (9)

C) Por último, de acuerdo a la ecuaciones se planteó el diagrama que se muestra en la Figura 14.



Figura 14. Circuito lógico para la implementación del contador.

#### 1.3.4. Traductor BCD

Para convertir el número binario dado por el contador a código BCD se siguió el procedimiento que se muestra a continuación.

**A)** Se realizó la tabla de comportamiento del sistema (Tabla 4), donde Q representa la Cuenta, T las decenas (Tens) y U las unidades (Units), además, A representa el bit más significativo y D (o E, a como corresponda) el menos significativo.

Tabla 4. Tabla de comportamiento del Traductor BCD.

|    | $\boldsymbol{E}$ | ntrada | Se | alidas | (Tens | s) | Salidas (Units) |    |    |    |    |    |
|----|------------------|--------|----|--------|-------|----|-----------------|----|----|----|----|----|
| QA | QB               | QC     | QD | QE     | TA    | TB | TC              | TD | UA | UB | UC | UD |
| 0  | 0                | 0      | 0  | 0      | 0     | 0  | 0               | 0  | 0  | 0  | 0  | 0  |
| 0  | 0                | 0      | 0  | 1      | 0     | 0  | 0               | 0  | 0  | 0  | 0  | 1  |
| 0  | 0                | 0      | 1  | 0      | 0     | 0  | 0               | 0  | 0  | 0  | 1  | 0  |
| 0  | 0                | 0      | 1  | 1      | 0     | 0  | 0               | 0  | 0  | 0  | 1  | 1  |
| 0  | 0                | 1      | 0  | 0      | 0     | 0  | 0               | 0  | 0  | 1  | 0  | 0  |
| 0  | 0                | 1      | 0  | 1      | 0     | 0  | 0               | 0  | 0  | 1  | 0  | 1  |
| 0  | 0                | 1      | 1  | 0      | 0     | 0  | 0               | 0  | 0  | 1  | 1  | 0  |
| 0  | 0                | 1      | 1  | 1      | 0     | 0  | 0               | 0  | 0  | 1  | 1  | 1  |
| 0  | 1                | 0      | 0  | 0      | 0     | 0  | 0               | 0  | 1  | 0  | 0  | 0  |
| 0  | 1                | 0      | 0  | 1      | 0     | 0  | 0               | 0  | 1  | 0  | 0  | 1  |
| 0  | 1                | 0      | 1  | 0      | 0     | 0  | 0               | 1  | 0  | 0  | 0  | 0  |
| 0  | 1                | 0      | 1  | 1      | 0     | 0  | 0               | 1  | 0  | 0  | 0  | 1  |
| 0  | 1                | 1      | 0  | 0      | 0     | 0  | 0               | 1  | 0  | 0  | 1  | 0  |
| 0  | 1                | 1      | 0  | 1      | 0     | 0  | 0               | 1  | 0  | 0  | 1  | 1  |
| 0  | 1                | 1      | 1  | 0      | 0     | 0  | 0               | 1  | 0  | 1  | 0  | 0  |
| 0  | 1                | 1      | 1  | 1      | 0     | 0  | 0               | 1  | 0  | 1  | 0  | 1  |
| 1  | 0                | 0      | 0  | 0      | 0     | 0  | 0               | 1  | 0  | 1  | 1  | 0  |
| 1  | 0                | 0      | 0  | 1      | 0     | 0  | 0               | 1  | 0  | 1  | 1  | 1  |
| 1  | 0                | 0      | 1  | 0      | 0     | 0  | 0               | 1  | 1  | 0  | 0  | 0  |
| 1  | 0                | 0      | 1  | 1      | 0     | 0  | 0               | 1  | 1  | 0  | 0  | 1  |
| 1  | 0                | 1      | 0  | 0      | 0     | 0  | 1               | 0  | 0  | 0  | 0  | 0  |

**B**) Luego, se realizaron los mapas K necesarios para determinar las ecuaciones de cada uno de los dígitos/bits tanto de las unidades como de las decenas, los cuales se muestran a continuación.

$$TA = 0$$
 (10)

$$TB = 0$$
 (11)

$$TC = AC$$
 (12)

Tabla 5. Mapa K para TD.

|      |      | TD  |    |     |  |      |      |     |    |     |  |  |
|------|------|-----|----|-----|--|------|------|-----|----|-----|--|--|
|      |      | ~A  |    |     |  |      |      | A   | A  |     |  |  |
|      | ~D~E | ~DE | DE | D~E |  |      | ~D~E | ~DE | DE | D~E |  |  |
| ~B~C | 0    | 0   | 0  | 0   |  | ~B~C | 1    | 1   | 1  | 1   |  |  |
| ~BC  | 0    | 0   | 0  | 0   |  | ~BC  | 0    | X   | X  | X   |  |  |
| BC   | 1    | 1   | 1  | 1   |  | ВС   | X    | X   | X  | X   |  |  |
| B~C  | 0    | 0   | 1  | 1   |  | B~C  | X    | X   | X  | X   |  |  |

$$TD = BC + BD + (A)(\sim B)(\sim C) \quad (13)$$

Tabla 6. Mapa K para UA.

|      |      | UA  |    |     |  |      |      |     |    |     |  |
|------|------|-----|----|-----|--|------|------|-----|----|-----|--|
|      |      | ~/  | 4  |     |  |      |      | A   | A  |     |  |
|      | ~D~E | ~DE | DE | D~E |  |      | ~D~E | ~DE | DE | D~E |  |
| ~B~C | 0    | 0   | 0  | 0   |  | ~B~C | 0    | 0   | 1  | 1   |  |
| ~BC  | 0    | 0   | 0  | 0   |  | ~BC  | 0    | X   | X  | X   |  |
| BC   | 0    | 0   | 0  | 0   |  | ВС   | X    | X   | X  | X   |  |
| B~C  | 1    | 1   | 0  | 0   |  | B~C  | X    | X   | X  | X   |  |

$$UA = (B)(\sim C)(\sim D) + AD \quad \textbf{(14)}$$

Tabla 7. Mapa K para UB.

|      |      | UB  |    |     |  |      |      |     |    |     |  |  |
|------|------|-----|----|-----|--|------|------|-----|----|-----|--|--|
|      |      | ~/  | A  |     |  |      |      | A   | A  |     |  |  |
|      | ~D~E | ~DE | DE | D~E |  |      | ~D~E | ~DE | DE | D~E |  |  |
| ~B~C | 0    | 0   | 0  | 0   |  | ~B~C | 1    | 1   | 0  | 0   |  |  |
| ~BC  | 1    | 1   | 1  | 1   |  | ~BC  | 0    | X   | X  | X   |  |  |
| BC   | 0    | 0   | 1  | 1   |  | ВС   | X    | X   | X  | X   |  |  |
| B~C  | 0    | 0   | 0  | 0   |  | B~C  | X    | X   | X  | X   |  |  |

$$UB = (\sim A)(\sim B)(C) + CD + (A)(\sim B)(\sim C)(\sim D)$$

Tabla 8. Mapa K para UC

|      |      | UC  |    |     |  |      |      |     |    |     |  |  |  |
|------|------|-----|----|-----|--|------|------|-----|----|-----|--|--|--|
|      |      | ~/  | 4  |     |  |      |      | A   | A  |     |  |  |  |
|      | ~D~E | ~DE | DE | D~E |  |      | ~D~E | ~DE | DE | D~E |  |  |  |
| ~B~C | 0    | 0   | 1  | 1   |  | ~B~C | 1    | 1   | 0  | 0   |  |  |  |
| ~BC  | 0    | 0   | 1  | 1   |  | ~BC  | 0    | X   | X  | X   |  |  |  |
| ВС   | 1    | 1   | 0  | 0   |  | ВС   | X    | X   | X  | X   |  |  |  |
| B~C  | 0    | 0   | 0  | 0   |  | B~C  | X    | X   | X  | X   |  |  |  |

$$UC = (B)(C)(\sim D) + (\sim A)(\sim B)(D) + (A)(\sim B)(\sim C)(\sim D)$$
$$UD = E$$

C) Finalmente, según las ecuaciones anteriores, el diagrama de tercer nivel del Traductor BCD se muestra en la Figura 15.



## 2. Anexos

Los anexos se presentan en las siguientes páginas.

6



### PRODUCED BY AN AUTODESK STUDENT VERSION

**CONTADOR DE PULSOS:** 

**DIAGRAMA DE ESTADOS** 

ADRIÁN DITTEL RETANA

GABRIEL GONZÁLEZ RODRÍGUEZ

JOSÉ FABIO NAVARRO NARANJO



6



JOSÉ FABIO NAVARRO NARANJO

DIAGRAMA DE SEGUNDO NIVEL





|                                       | AREA ACADEMICA DE INGENIERI                                                      | IA MECATRONICA |  |  |  |  |  |
|---------------------------------------|----------------------------------------------------------------------------------|----------------|--|--|--|--|--|
|                                       | CURSO: MT4001 - ELECTRÓNICA DIGITAL                                              |                |  |  |  |  |  |
| TEC Tecnológico de Costa Rica         | TAREA DE DISEÑO 3                                                                |                |  |  |  |  |  |
| 1                                     | PROFESORA: ANA MARÍA MURILLO MORGAN                                              |                |  |  |  |  |  |
| PROYECTO: CONTADOR DE PULSOS          | INTEGRANTES: LÁMINA                                                              |                |  |  |  |  |  |
| CONTADOR:<br>DIAGRAMA DE TERCER NIVEL | ADRIÁN DITTEL RETANA<br>GABRIEL GONZÁLEZ RODRÍGUEZ<br>JOSÉ FABIO NAVARRO NARANJO | / h            |  |  |  |  |  |

#### PRODUCED BY AN AUTODESK STUDENT VERSION



PRODUCED BY AN AUTODESK STUDENT VERSION

#### PRODUCED BY AN AUTODESK STUDENT VERSION