# Sistemas Empotrados

Tema 2:

Procesador y mapa de memoria

Lección 6:

Introducción al repertorio de instrucciones de la arquitectura ARMv4T







# Contenidos

# Tema 2: Procesador y mapa de memoria

### El procesador

Motivación

Características de la arquitectura ARM

Application Binary Interface de la arquitectura ARM

El hola mundo de un sistema empotrado

Repertorio de instrucciones de la arquitectura ARMv4T

Instrucciones de procesamiento de datos

Instrucciones de salto

Instrucciones de carga y almacenamiento

Interrupciones software

Otras instrucciones

### El mapa de memoria

Introducción

Direcciones de carga y de ejecución

El formato ELF

El script de enlazado

**Ejemplos** 

# Transferencia entre registros

### Copia un registro o un valor inmediato en otro registro

#### **Sintaxis**

<instrucción>{<cond>}{s} Rd, N

Rd: registro de destino

N: registro o valor inmediato

#### Instrucciones

| mov | Mueve un valor de 32 bits a un registro $Rd \leftarrow N$ |         |
|-----|-----------------------------------------------------------|---------|
| mvn | Mueve el complemento de un valor de 32 bits a un registro | Rd ← ~N |

# Ejemplos de uso

mov r7, r5 @ r7 <- r5

movs r3, #4 @ r3 <- 4

@ afecta a los flags

mvngt r1, #0 @ r1 <- -1 si los

@ flags indican

@ que el último

@ resultado fue >0

mvnles r2, r9 @ r2 <- ~r9 si los flags

@ indican que el último

@ resultado fue <=0

@ afecta a los flags

# El desplazador de bloques



# El segundo operando

### Registro desplazado

El desplazamiento puede ser indicado por:

- Un valor inmediato de 5 bits

- No produce penalización
- El último byte de un registro (que no sea PC)
- Añade 1 ciclo de penalización

Si no se indica desplazamiento, se asume el desplazamiento por defecto  $\rightarrow$  LSL #0

# Ejemplos de uso

r1 = r2 / 4

r1, r2, ASR #2 mov

r4 = r3 rotado 5 bits a la izquierda

r4, r3, ROR #27 mov

@ rotamos 27 a la derecha (32 - 5)

Indicamos el desplazamiento en un registro

mov

r2, r3, LSL r5 @ Se usa el último byte de r5, penaliz:1 ciclo

# El segundo operando

#### Valor inmediato

- Los valores inmediatos se codifican mediante 8 bits en la instrucción (0 255)
- Estos valores se pueden rotar un número par de veces sin penalización
- El ensamblador calcula la rotación y el inmediato automáticamente a partir de una constante

#### Inmediatos generables

```
\begin{array}{ll} 0-255 & [0x00-0xFF] \\ 256, 260, 264, ..., 1020 & [0x40-0xFF \ ror \ 30 \rightarrow 0x100-0x3FC, \ salto \ 4] \\ 1024, 1040, 1056, ..., 4080 & [0x40-0xFF \ ror \ 28 \rightarrow 0x400-0xFF0, \ salto \ 16] \\ 4060, 4160, 4224, ..., 16320 & [0x40-0xFF \ ror \ 26 \rightarrow 0x1000-0x3FC0, \ salto \ 64] \end{array}
```

### Ejemplos de uso

```
mov r0 #0x40, 26 @ => mov r0, #4096 (4096 = 0x1000 = 0x40 ror 26)

mov r0, #-1 @ => mvn r0, #0 (-1 = 0xffffffff)

mov r0, #0xFFFFFFD3 @ => mvn r0, #44
```

mov r0, #16321 @ ERROR: Constante no generable

# Instrucciones aritméticas

#### Implementan sumas y restas de valores de 32 bits con o sin signo

#### **Sintaxis**

<instrucción>{<cond>}{s} Rd, Rn, N

#### Instrucciones

| add | Suma de dos valores de 32 bits                               | $Rd \leftarrow Rd + N$ |
|-----|--------------------------------------------------------------|------------------------|
| adc | Suma de dos valores de 32 bits y el acareo Rd ← Rd + N + Car |                        |
| sub | Resta de dos valores de 32 bits                              | $Rd \leftarrow Rd - N$ |
| sbc | Resta de dos valores de 32 bits y el acareo                  | Rd ← Rd – N – !Carry   |
| rsb | Resta inversa de dos valores de 32 bits                      | $Rd \leftarrow N - Rd$ |
| rsc | Resta inversa de dos valores de 32 bits y el acareo          | Rd ← Rd − N − !Carry   |

### Ejemplos de uso: Multiplicación por una constante igual a 2<sup>x</sup> ± 1

add r0, r1, r1, LSL #2 @ 
$$r0 < -r1 + r1*4 = r1*5$$

# Instrucciones lógicas

#### Implementan operaciones bit a bit entre dos valores de 32 bits

#### **Sintaxis**

<instrucción>{<cond>}{s} rd, rn, n

#### Instrucciones

| and | Producto lógico bit a bit de dos valores de 32 bits Rd ← Rd & N |              |
|-----|-----------------------------------------------------------------|--------------|
| orr | Suma lógica bit a bit de dos valores de 32 bits Rd ← Rd   N     |              |
| eor | Operación OR exclusiva entre dos valores de 32 bits Rd ← Rd ^ N |              |
| bic | Bit Clear (and not)                                             | Rd ← Rd & ~N |

#### Ejemplo de uso: Intercambio de los bytes centrales de un registro

```
@ r1 <- 0x0000bb00 (asumimos que r0=0xddccbbaa)
and
      r1, r0, #0x0000ff00
     r2, r0, #0x00ff0000
                             @ r2 <- 0x00cc0000
and
     r0, r0, #0x0000ff00
                             @ r0 <- 0xddcc00aa
bic
     r0, r0, #0x00ff0000
                             @ r0 <- 0xdd0000aa
bic
     r0, r2, LSR #8
                             @ r0 <- 0xdd00ccaa
orr
                             @ r0 <- 0xddbbccaa
     r0, r1, LSL #8
orr
```

# Instrucciones de comparación

Comparan o prueban un registro con un valor de 32 bits Sólo actualizan los flags de condición (no modifican el resto de registros)

#### Sintaxis

<instrucción>{<cond>} rn, n

#### Instrucciones

| cmp | Comparación                          | Se actualizan los flags al resultado de Rn – N |
|-----|--------------------------------------|------------------------------------------------|
| cmn | Comparación negada                   | Se actualizan los flags al resultado de Rn + N |
| tst | Prueba de un patrón de 32 bits       | Se actualizan los flags al resultado de Rn & N |
| teq | Prueba de la igualdad de dos valores | Se actualizan los flags al resultado de Rn ^ N |

### Ejemplos de uso

```
cmp r8, r2     @ Se activan los flags N,V,Z o C para saltos posteriores

tst r1, #0x0000ff00    @ Están todos los bits de la máscara a cero?

teq r1, r2     @ r1 == r2 ?
```

# Instrucciones de multiplicación

Multiplican dos registros de 32 bits y truncan el resultado a 32 bits. Dependiendo de la instrucción, puede que acumulen el resultado

#### **Sintaxis**

mul{<cond>}{s} Rd, Rm, Rs mla{<cond>}{s} Rd, Rm, Rs, Rn

#### Restricciones

Rd y Rm no pueden ser el mismo registro No se puede usar el registro PC

#### Instrucciones

| mul | Multiplicación               | Rd ← Rm * Rs        |
|-----|------------------------------|---------------------|
| mla | Multiplicación y acumulación | Rd ← (Rm * Rs) + Rn |

### Ejemplos de uso

muls r7, r3, r8 @ r7 <- r3 \* r8, se fijan los flags según el resultado

mlage r7, r8, r9, r3 @ r7 <- (r8\* r9) + r3 si el anterior resultado fue >=0

#### Limitación

Las multiplicaciones consumen mucha energía. Se deben evitar si se puede conseguir el mismo resultado mediante otras instrucciones

# Instrucciones de multiplicación extendida

Multiplican dos registros de 32 bits y devuelven un resultado de 64 bits en dos registros. Dependiendo de la instrucción, puede que acumulen el resultado

Puesto que ahora no se descartan las 32 bits más significativos, hay que indicar si los operandos son signed o unsigned

#### **Sintaxis**

<instrucción>{<cond>}{s} RdLo, RdHi, Rm, Rs

#### Restricciones

Sólo están implementadas en las variantes M de la arquitectura ARM

#### Instrucciones

| smull | Multiplicación extendida con signo       | [RdHi,RdLo] ← Rm * Rs                 |
|-------|------------------------------------------|---------------------------------------|
| smlal | Multiplicación extend. y acum. con signo | [RdHi,RdLo] ← [RdHi,RdLo] + (Rm * Rs) |
| umull | Multiplicación extendida sin signo       | [RdHi,RdLo] ← Rm * Rs                 |
| umlal | Multiplicación extend. y acum. sin signo | [RdHi,RdLo] ← [RdHi,RdLo] + (Rm * Rs) |

#### Limitación

Estas instrucciones no se generan automáticamente por el compilador El resultado es impredecible en procesadores ARM que no implementen la variante M

# Contenidos

# Tema 2: Procesador y mapa de memoria

### El procesador

Motivación

Características de la arquitectura ARM

Application Binary Interface de la arquitectura ARM

El hola mundo de un sistema empotrado

#### Repertorio de instrucciones de la arquitectura ARMv4T

Instrucciones de procesamiento de datos

Instrucciones de salto

Instrucciones de carga y almacenamiento

Interrupciones software

Otras instrucciones

### El mapa de memoria

Introducción

Direcciones de carga y de ejecución

El formato ELF

El script de enlazado

**Ejemplos** 

# Instrucciones de salto

Cambian el flujo del programa (llamadas a subrutinas, retornos, bucles, if-then-else, switch,...)

#### **Sintaxis**

b{<cond>} Label bl{<cond>} Label bx{<cond>} Rm blx{<cond>} Label | Rm

#### Instrucciones

| b   | Salto                             | PC ← Label                                                                                   |
|-----|-----------------------------------|----------------------------------------------------------------------------------------------|
| bl  | Salto con enlace                  | PC ← Label<br>LR ← Siguiente instrucción al salto                                            |
| bx  | Salto y cambio de modo            | PC ← Rm & 0xfffffffe, T = Rm & 1                                                             |
| blx | Salto y cambio de modo con enlace | PC ← Label, T = 1<br>PC ← Rm & 0xfffffffe, T = Rm & 1<br>LR ← Siguiente instrucción al salto |

T se refiere al bit Thumb en el registro cpsr. Por tanto, las instrucciones bx y blx se pueden usar para cambiar el modo de ejecución de 32 bits a Thumb

# Limitaciones de las instrucciones de salto





# Ejemplos: bucles y sentencias condicionales

#### Cálculo del máximo común divisor usando saltos

```
mcd:
             r0, r1 @ Hemos llegado al final? 1 ciclo
       cmp
             fin
                                                 1 ciclo (menos en la última iter.)
       bea
                                    1 ciclo + 2 si r0 > r1
       blt
             menor \emptyset si r\emptyset > r1
             r0, r0, r1 @ restamos r1 de r0 1 ciclo
       sub
                                                1 ciclo + 2 cada vez que se tome
             mcd
             r1, r1, r0 @ restamos r0 de r1 1 ciclo
menor: sub
                                                 1 ciclo + 2 cada vez que se tome
             mcd
       h
fin:
```

#### Cálculo del máximo común divisor usando instrucciones condicionales

#### **Conclusiones**

Reducción del tamaño del código: 43%

Reducción del tiempo de ejecución: 14% – 33%

Hay que evitar el uso instrucciones de salto siempre que se pueda

# Ejemplos: llamadas a subrutinas



# Contenidos

# Tema 2: Procesador y mapa de memoria

# El procesador

Motivación

Características de la arquitectura ARM

Application Binary Interface de la arquitectura ARM

El hola mundo de un sistema empotrado

#### Repertorio de instrucciones de la arquitectura ARMv4T

Instrucciones de procesamiento de datos

Instrucciones de salto

Instrucciones de carga y almacenamiento

Interrupciones software

Otras instrucciones

### El mapa de memoria

Introducción

Direcciones de carga y de ejecución

El formato ELF

El script de enlazado

**Ejemplos** 

# Transferencia de un solo registro

# Mueven un valor desde o hacia un registro

#### Sintaxis

<ldr | str>{<cond>}{<size>} Rd, <address>

#### Restricciones

La dirección debe estar alineada al tamaño del dato

#### Instrucciones

| ldrb  | Carga un byte en un registro                 | $Rd \leftarrow mem_{g}[address]$              |
|-------|----------------------------------------------|-----------------------------------------------|
| Idrsk | Carga un byte con signo en un registro       | $Rd \leftarrow SignExtend(mem_{g}[address])$  |
| ldrh  | Carga media palabra en un registro           | $Rd \leftarrow mem_{_{16}}[address]$          |
| Idrsh | Carga media palabra con signo en un registro | $Rd \leftarrow SignExtend(mem_{16}[address])$ |
| ldr   | Carga una palabra en un registro             | Rd ← mem <sub>32</sub> [address]              |
| strb  | Almacena un byte desde un registro           | Rd → mem <sub>8</sub> [address]               |
| srh   | Almacena media palabra desde un registro     | Rd → mem <sub>16</sub> [address]              |
| str   | Almacena una palabra desde un registro       | Rd → mem <sub>32</sub> [address]              |

# Direccionamiento mediante un registro base

La dirección efectiva está almacenada en un registro





# Direccionamiento pre-indexado

Se suma un desplazamiento a la dirección del registro base antes de acceder a memoria





# Direccionamiento pre-indexado con modificación

Se suma un desplazamiento a la dirección del registro base antes de acceder a memoria y se modifica el registro base con la dirección obtenida





# Direccionamiento post-indexado

Se suma un desplazamiento al registro base después de acceder a memoria





# Transferencia de múltiples registros

Transfieren múltiples valores entre la memoria y varios registros (entre 1 y 16 registros)

#### **Sintaxis**

<ldm | stm>{<cond>}<addressing mode> Rn{!}, <registers>{^}

Para afectar al banco de registros del modo USER desde un modo privilegiado

#### Instrucciones

| ldm | Carga múltiples registros    | <registers> ← bloque de memoria</registers> |
|-----|------------------------------|---------------------------------------------|
| stm | Almacena múltiples registros | <registers> → bloque de memoria</registers> |

#### Modos de direccionamiento

| Modo | Descripción         | Dirección Inicial | Dirección Final | Rn!      |
|------|---------------------|-------------------|-----------------|----------|
| ia   | Incrementar después | Rn                | Rn + 4*N + 4    | Rn + 4*N |
| ib   | Incrementar antes   | Rn + 4            | Rn + 4*N        | Rn + 4*N |
| da   | Decrementar después | Rn – 4*N + 4      | Rn              | Rn – 4*N |
| db   | Decrementar antes   | Rn – 4*N          | Rn – 4          | Rn – 4*N |

# Ejemplo: Movimiento de bloques de memoria

#### Inicialmente

- RO: Puntero al búfer de origen
- R1: Puntero al búfer de destino
- R2: Tamaño del búffer, N (en palabras de 32 bits)



#### Primera aproximación

```
@ leemos una palabra
memcpy: ldr r3, [r0]
       str r3, [r1]
                      @ la escribimos
       add r0, r0, #4 @ incrementamos r0
       add r1, r1, #4 @ incrementamos r1
       sub r2, r2, #1 @ queda 1 menos
           r2, #0 @ hemos terminado?
       cmp
       bne memcpy @ a por la siguiente
```

#### Direccionamiento post-indexado

```
memcpy: ldr r3, [r0], #4 @ leemos 1 palabra
       str r3, [r1], #4 @ la escribimos
       subs r2, r2, #1 @ hemos terminado?
       bne memcpy @ a por la siguiente
```

0.33 veces más rápido

# LDM / STM

```
memcpy:
         ldmia r0!, {r3,r5-r7,r9-r12} @ leemos 8 palabras
                                                              4 veces más rápido!
         stmia r1!, {r3,r5-r7,r9-r12} @ las escribimos
                             @ quedan 8 palabras menos
         subs r2, r2, #8
                                      @ saltamos si quedan más palabras
         bne memcpy
```

# Ejemplo: Gestión de la pila

### ARM soporta 4 formas de gestionar una pila

| Uso de la pila   | POP   | =LDM  | PUSH  | =STM  |
|------------------|-------|-------|-------|-------|
| Full Ascending   | LDMFA | LDMDA | STMFA | STMIB |
| Full Descending  | LDMFD | LDMIA | STMFD | STMDB |
| Empty Ascending  | LDMEA | LDMDB | STMEA | STMIA |
| Empty Descending | LDMED | LDMIB | STMED | STMDA |

### Es el modo que genera el compilador por defecto

# Full Descending



### **Empty Descending**



### **Full Ascending**



#### **Empty Ascending**



# Swap

Intercambia el contenido de un registro con el de una posición de memoria de forma atómica

#### **Sintaxis**

Soporte para semáforos y exclusión mutua

swp{b}{<cond>} Rd, Rm, [Rn]

#### Instrucciones

| swp  | Intercambia una palabra | $tmp \leftarrow mem_{32}[Rn]$ $mem_{32}[Rn] \leftarrow Rm$ $Rd \leftarrow tmp$                                  |
|------|-------------------------|-----------------------------------------------------------------------------------------------------------------|
| swpb | Intercambia un byte     | $\begin{aligned} &tmp \leftarrow mem_{g}[Rn] \\ &mem_{g}[Rn] \leftarrow Rm \\ &Rd \leftarrow tmp \end{aligned}$ |

### Implementación del acceso exclusivo a un bus

|          | adr | r1,     | sema | foro |
|----------|-----|---------|------|------|
|          | mov | r2,     | #1   |      |
| esperar: | swp | r3,     | r2,  | [r1] |
|          | cmp | r3,     | #1   |      |
|          | beq | esperar |      |      |

- @ r1 = dirección del semáforo
- @ Valor para bloquear el semáforo
- @ Consultamos el semáforo
- @ Comprobamos si estaba previamente bloqueado
- @ Si es así, continuamos esperando

# Carga de constantes en los registros

Como las instrucciones son de 32 bits, no es posible especificar un valor inmediato de 32 bits

#### Solución

Se añaden dos pseudo-instrucciones: adr y ldr

#### **Sintaxis**

adr Rd, label ldr Rd, =constante

### pseudo-instrucciones

| adr | Carga una dirección | Rd ← dirección relativa de 32 bits |
|-----|---------------------|------------------------------------|
| ldr | Carga una constante | Rd ← constante de 32 bits          |

#### **Funcionamiento**

#### adr

Genera la dirección en el registro como una suma o una resta relativa al PC

#### ldr

Trata de generar la constante directamente en el registro con mov o mvn, y si no es posible la almacena en un literal pool para que sea cargada en tiempo de ejecución

# **Ejemplos**

```
Lo que escribe el programador/compilador

adr r0, buffer @ r0 = dir. del buffer | sub r0, pc, #0x21c @ r0 = dir. del buffer | ldr r1, [r0] @ r1 = buffer[0] | ldr r1, [r0] @ r1 = buffer[0]
```

```
ldr
 Lo que escribe el programador/compilador
                                                  Código generado
        bl func1
                                                         bl func1
        bl func2
                                                         bl func2
                          16320 = 255 ROR 26
 stop: b stop
                                                  stop: b stop
 func1: ldr r0, =16320
                                                  func1: mov r0, #0xff, 0x1a
        1dr r1, =0x55555555
                                                         ldr r1, [pc, #12]
                                                                              EX
                                                         mov pc, lr
        mov pc, lr
                                  0xffffffff = ~0
 func2: ldr r2, =0xffffffff
                                                  func2: mvn r2, #0
                                                         ldr r3, [pc, #4]
        ldr r3, =0x66666666
        mov pc, lr
                                                         mov pc, lr
                                                                                       - PC + 12
         .end -
                                                         .word 0x5555555
                      El compilador coloca el
                                                         .word 0x66666666
                    literal pool a partir de aquí
```

# Contenidos

# Tema 2: Procesador y mapa de memoria

### El procesador

Motivación

Características de la arquitectura ARM

Application Binary Interface de la arquitectura ARM

El hola mundo de un sistema empotrado

#### Repertorio de instrucciones de la arquitectura ARMv4T

Instrucciones de procesamiento de datos

Instrucciones de salto

Instrucciones de carga y almacenamiento

Interrupciones software

Otras instrucciones

### El mapa de memoria

Introducción

Direcciones de carga y de ejecución

El formato ELF

El script de enlazado

**Ejemplos** 

# Interrupciones software

#### Facilitan que los programas de usuario puedan hacer llamadas al sistema

#### **Sintaxis**

swi{<cond>} SWI number

#### **Funcionamiento**

- Si estaba en estado Thumb (16 bits) pasa a estado ARM (32 bits)
- SPSR SVC ← CPSR
- CPSR mode ← SVC (modo privilegiado)
- CPSR I ← 1 (deshabilita Interrupciones)
- LR\_SVC ← Siguiente instrucción a SWI
- PC ← Offset 0x8 de la tabla de vectores

Cada vector suele ser un salto a la ISR correspondiente

Tabla de vectores 0x00000000 Reset 0x0000004 **Undefined** instruction 0x00000008 Software interrupt 0x000000C Prefetch abort 0x0000010 Data abort 0x00000014 Reserved 0x0000018 **IRQ** 0x000001C FIQ

#### Ejemplo de uso: Llamada al servicio write de linux

```
hello_str: .ascii "Hello, World!\n"

mov r0, #1  @ Descriptor de fichero para STDOUT
adr r1, hello_str @ Puntero a la buffer
mov r2, #14  @ Tamaño del buffer
mov r12, #4  @ Write es el servicio 4 del kernel
swi 0x80  @ Llamada al kernel de linux
```

# Contenidos

# Tema 2: Procesador y mapa de memoria

### El procesador

Motivación

Características de la arquitectura ARM

Application Binary Interface de la arquitectura ARM

El hola mundo de un sistema empotrado

#### Repertorio de instrucciones de la arquitectura ARMv4T

Instrucciones de procesamiento de datos

Instrucciones de salto

Instrucciones de carga y almacenamiento

Interrupciones software

Otras instrucciones

### El mapa de memoria

Introducción

Direcciones de carga y de ejecución

El formato ELF

El script de enlazado

**Ejemplos** 

# Gestión del estado del procesador

Copian el contenido de los registros de control y estado o modifican su contenido



### Ejemplo: Cómo habilitar las interrupciones IRQ

# Manejo de coprocesadores

### Gestionan los coprocesadores

#### **Sintaxis**

cdp{<cond>} cp, opcode1, Cd, Cn {, opcode2}q
<mrc | mcr>{<cond>} cp, opcode1, Rd, Cn, Cm {, opcode2}
<ldc | stc>{<cond>} cp, Cd, addressing

cp: número de coprocesador (p0-p15)

opcode: operación a realizar

Cn, Cm, Cd: registros del coprocesador

#### Instrucciones

| cdp Realiza una operación de cómputo en el coprocesador |     |                                                                   |
|---------------------------------------------------------|-----|-------------------------------------------------------------------|
| mrc                                                     | mcr | Mueven datos desde/hacia los registros del coprocesador           |
| ldc                                                     | stc | Cargan o almacenan bloques de memoria desde/hacia un coprocesador |



mrc p15, 0, r1, c1, c0, 0 @ r1 <- CP15:c1

System control coprocessor

Gestiona las caches y la memoria virtual

Coprocesador prin

Registro primario Registro secundario

Modificador del registro secundario

# Lecturas recomendadas

# Arquitectura ARMv4T:

W. Hohl. *ARM Assembly Language. Fundamentals and Techniques*. CRC Press, 2009. Capítulos 1 y 2

A. N. Sloss, D. Symes, C. Wright. *ARM System Developer's Guide*. Morgan Kaufmann, 2004. Capítulos 1 y 2

P. Knaggs. ARM Assembly Language Programming, 2006. http://www.rigwit.co.uk/ARMBook/

ARM University Program. *The ARM Instruction Set, v1.0*. http://simplemachines.it/doc/arm\_inst.pdf

ARM. ARM Architecture Reference Manual, DDI 0100i. Capítulos 1 y 2. http://infocenter.arm.com/help/topic/com.arm.doc.ddi0100i/

ARM. ARM7TDMI-S Technical Reference Manual (Rev 3), DDI 0084f. http://infocenter.arm.com/help/topic/com.arm.doc.ddi0084f/