

# UNIVERSIDAD NACIONAL DE LOJA

**FACULTAD:** ENERGÍA, LAS INDUSTRIAS Y LOS RECURSOS NATURALES NO RENOVABLES

**CARRERA:** INGENIERÍA EN SISTEMAS

**Módulo:** Sexto

PERÍODO ACADÉMICO: ABRIL — SEPTIEMBRE 2019

# SÍLABO: DISEÑO DIGITAL

RESPONSABLE: ING. ANGEL FREDDY GANAZHAPA MALLA.
CORREO ELECTRÓNICO: ANGEL.F.GANAZHAPA@UNL.EDU.EC
DEPENDENCIA PARA TUTORÍA: SALA DE PROFESORES BLOQUE 7

Consejo Consultivo de la Carrera

## 1. DATOS GENERALES DE LA ASIGNATURA

| 1.1 | DENOMINACIÓN DE LA ASIGNATURA: DISEÑ | O DIGITAL                        |                          |         |                         |                      |      |            |  |
|-----|--------------------------------------|----------------------------------|--------------------------|---------|-------------------------|----------------------|------|------------|--|
| 1.2 | CÓDIGO DE LA ASIGNATURA              | 1.2.1 INSTITUCIONAL:             | E2C6/                    | 41      |                         | 1.2.2 UNESCO: 330799 |      |            |  |
| 1.3 | EJE DE FORMACIÓN                     | PRÁCTICAS Y LABORATO             | PRÁCTICAS Y LABORATORIOS |         |                         |                      |      |            |  |
| 1.4 | TIPO DE ASIGNATURA                   | 1.4.1 OBLIGATORIA:               | Х                        | 1.4.2 C | OMPLEMENTARIA:          | 1.4.3 OPTATIVA:      |      | 1.4.4 OTRA |  |
| 1.5 | NÚMERO DE CRÉDITOS                   | 1.5.1 TOTAL: 6 1.5.2 TEÓRICOS: 5 |                          |         | 1.5.3. PRÁCTICOS: 1     |                      |      |            |  |
| 1.6 | NÚMERO DE HORAS DE LA ASIGNATURA     | 1.6.1 SEMANALES: 5               | 1.6.1 Semanales: 5       |         | 1.6.2 EN EL PERÍODO: 96 |                      |      |            |  |
| 1.7 | Prerrequisitos                       | Со́ріво                          |                          |         |                         | <b>A</b> a. a        |      |            |  |
|     |                                      | Institucional                    |                          |         | Unesco                  | Asignatura           |      |            |  |
|     |                                      | E2C3A1                           |                          | 29009   | 99                      | ELECTRÓNICA DIGITAL  |      |            |  |
|     |                                      |                                  |                          |         |                         |                      |      |            |  |
| 1.8 | CORREQUISITOS:                       |                                  | Cór                      | DIGO    |                         |                      | Asia | NATURA.    |  |
|     |                                      | INSTITUCIONAL UNESCO             |                          |         | — ASIGNATURA            |                      |      |            |  |
|     |                                      |                                  |                          |         |                         |                      |      |            |  |
|     |                                      |                                  |                          |         |                         |                      |      |            |  |

#### 2. DATOS ESPECÍFICOS DE LA ASIGNATURA

#### 2.1. CONTRIBUCIÓN DE LA ASIGNATURA A LA FORMACIÓN PROFESIONAL (PERFIL DE EGRESO)

Capacidad para identificar, definir y analizar problemas de procesamiento de datos y generación de sistemas de información así como para interactuar interdisciplinariamente en la implementación de soluciones técnicas y económicamente ventajosas para resolver problemas relacionados a su campo profesional.

#### 2.2. OBJETIVOS DE LA ASIGNATURA

- 1. Conocer las herramientas teóricas esenciales matemáticas y lógicas involucradas en el funcionamiento de circuitos electrónicos digitales combinacionales.
- 2. Identificar las características, parámetros y valores, de los principales circuitos digitales combinacionales integrados.
- 3. Diseñar y construir circuitos electrónicos digitales, utilizando software de simulación y componentes electrónicos.
- 4. Distinguir entre circuitos analógicos y circuitos digitales, entre circuitos combinacionales y circuitos secuenciales, entre familia lógica TTL y familia lógica CMOSL.
- 5. Valorar el potencial que tiene la electrónica digital comparada con la electrónica analógica en la solución de problemas de ingeniería electrónica.
- 6. Enfrentar, con actitud científica, el diseño de circuitos para resolver problemas reales.

#### 2.3. RESULTADOS DE APRENDIZAJE (POR CADA UNIDAD)

- 1. Integra los conocimientos de Sistemas Digitales en la resolución de problemas de circuitos electrónica.
- 2. Integra los conocimientos de Manejo de mapas de Karnaught para la minimización y optimización de circuitos digitales.
- 3. Diseña circuitos lógicos combinacionales utilizando compuertas lógicas, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales.
- 4. Diseña circuitos lógicos secuenciales utilizando registros, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales.
- 5. Utiliza herramientas computacionales que aportan a la simulación de modelos y diseños de circuitos digitales para resolver problemas reales.
- 6. Utiliza los conocimientos de procesamiento digital para la conversión de señales analógicas a digitales

#### 3. ESTRUCTURA DE LA ASIGNATURA

| Unidad/tema                  | Nro.<br>horas | Contenidos teóricos<br>(Subtemas/contenidos)                                                                                                                                                                                                       | Nro.<br>horas | Actividades prácticas<br>(Habilidades a desarrollar en<br>la asignatura)                                                                                                   | Nro.<br>horas | Actividades de<br>aprendizaje<br>autónomo                                                                                              | Nro<br>horas | Estrategias de<br>evaluación                                                                          |
|------------------------------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|----------------------------------------------------------------------------------------------------------------------------------------|--------------|-------------------------------------------------------------------------------------------------------|
| Conceptos     introductorios | 10            | 1.1. Revisión de contenidos conceptos 1.1.1. Lógica combinacional 1.1.2. Circuitos lógicos básicos con compuertas digitales. 1.1.3. Flip flops 1.1.4. Tablas de excitación de los flip flop 1.1.5. Diseño de contadores 1.1.6. Máquinas de estado. | 4             | Aplicación de lógica<br>combinacional y lógica<br>secuencial para el diseño de<br>circuitos utilizando<br>compuertas lógicas: Repaso<br>general de Electrónica<br>digital. | 1             | Desarrollo de ejercicios de forma autónoma utilizando mapas de Karnaught, tablas de verdad, expresiones booleanas, simulador Multisim. | 5            | Control de lectura al iniciar la clase.  Control de aprendizaje al finalizar cada sesión explicativa. |

| 2. | Software de<br>lógica<br>programable<br>aplicado a lógica<br>combinacional | 60 | 2.1. Introducción al lenguaje VHDL 2.2. Elementos básicos de VHDL 2.2.1. Librerías 2.2.2. Entity 2.2.3. Architecture 2.2.4. Test bench 2.3. Compuertas lógicas utilizando VHDL 2.4.1. Sumadores utilizando VHDL 2.4.1. Submodulos VHDL 2.4.1. Submodulos VHDL 2.4.1.2. Uso de package 2.4.2. Full Adder 2.4.3. Ripple Carry Adder 2.4.3.1. Diseño utilizando entradas tipo bit 2.4.3.2. Diseño utilizando entradas tipo vector 2.4.3.3. Ripple Carry de N bits. 2.4.4. BCD Adder 2.4.4.1. Multiplexores 2.4.5. Carry look Ahead adder 2.4.6. Carry select adder 2.5. Suma de números con signo 2.6. Sumador/Restador 2.7. Multiplicadores utilizando VHDL 2.8. Codificadores. 2.9. Decodificadores | 18 | Instalación de herramientas CAD para la descripción y simulación de hardware: - ModelSim - ISE Design Suite 14.7  Descripción de Sumadores, multiplicadores, codificadores y decodificadores a través de herramientas CAD.  Descripción de módulos para simulación: test bench.  Visualización de formas de onda de respuesta de circuitos digitales.  Visualización de diagrama esquemático a través de herramientas CAD. | 12 | Tarea 1: Descripción de compuertas lógicas utilizando transistores MOSFET.  Tarea 2: Diseño de Ripple Carry utilizando vectores.  Tarea 3: Diseño de multiplicador de 8 bits.  Tarea 4: Diseño de sumador/restador  Trabajo de fin de unidad: Comparación de velocidad de desempeño de sumadores utilizando herramientas CAD. | 30 | Prueba teórica y práctica de fin de unidad: La parte teórica consiste de preguntas sobre diseño y descripción de circuitos utilizando VHDL. Para la parte práctica se solicitará diseñar un circuito utilizando herramientas CAD. Trabajo de fin de unidad: Se evaluará el informe del mismo poniendo especial atención en el desarrollo del artículo y defensa del mismo.  Se evaluará destrezas en cada una de las tareas solicitadas. |
|----|----------------------------------------------------------------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 3. | Software de<br>lógica<br>programable<br>aplicado a lógica<br>secuencial.   | 80 | 3.1. Elementos de memoria utilizando VHDL 3.1.1. Latch D 3.1.2. Flip flop D 3.1.3. Flip flop S - R 3.1.4. Flip flop J - K 3.1.5. Flip flops con entradas de habilitación 3.2. Registros utilizando VHDL 3.2.1. Registro SISO 3.2.2. Registro PIPO 3.2.3. Registro SIPO 3.2.4. Registro PISO 3.2.5. Registro Universal 3.2.6. Registros con entradas de habilitación 3.3. Contadores 3.3.1. Contador ascendente 3.3.2. Contador descendente                                                                                                                                                                                                                                                         | 24 | Descripción de flip flops, registros, contadores y máquinas de estado a través de herramientas CAD.  Descripción de módulos para simulación: test bench.  Visualización de formas de onda de respuesta de circuitos digitales.  Visualización de diagrama esquemático a través de herramientas CAD.                                                                                                                        | 16 | Tarea 1: Diseño de un bloque secuencial que permita contenga los flip flops básicos.  Tarea 2: Diseño de un registro de N bits.  Tarea 3: Diseño de un registro universal.                                                                                                                                                    | 40 | Prueba teórica y práctica de fin de unidad: La parte teórica consiste de preguntas sobre diseño y descripción de circuitos utilizando VHDL. Para la parte práctica se solicitará diseñar un circuito utilizando                                                                                                                                                                                                                          |

|                                                                     |     | <ul> <li>3.3.3. Contador ascendente/descendente</li> <li>3.3.4. Contador BCD</li> <li>3.4. Ejemplos de diseño</li> <li>3.4.1. Implementación de buses de datos</li> <li>3.4.2. Memorias de acceso aleatorio estáticas (SRAM)</li> <li>3.4.3. Bloques de RAM (BRAM)</li> <li>3.5. Máquinas de estado</li> <li>3.5.1. Funcionalidad de las máquinas de estado</li> <li>3.5.2. Síntesis lógica para un FSM</li> <li>3.5.3. Máquina de Mealy</li> <li>3.5.4. Máquina de Moore</li> <li>3.5.5. Ejemplos de diseño de FSM</li> <li>3.5.6. Contadores con máquinas de estado</li> </ul>                           |    |                                                                                                                       |    | Tarea 4: Diseño de máquinas de estado.  Trabajo de fin de unidad: El trabajo de la presente unidad será propuesto por cada estudiante.                                                                 |    | herramientas CAD. Trabajo de fin de unidad: Se evaluará el informe del mismo poniendo especial atención en el desarrollo del artículo y defensa del mismo. Se evaluará destrezas en cada una de las tareas solicitadas durante el desarrollo de la |
|---------------------------------------------------------------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-----------------------------------------------------------------------------------------------------------------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 4. Introducción<br>al<br>procesamiento 4<br>digital de<br>imagenes. | 42  | <ul> <li>4.1. Transformada wavelet discreta 2D (2D-DWT)</li> <li>4.1.1. Lifting</li> <li>4.1.2. Filtrado</li> <li>4.2. Arquitectura de hardware para convolución de imagenes.</li> <li>4.2.1. Convolución en el procesamiento digital de imágenes.</li> <li>4.2.2. Implementación de hardware para convolución.</li> <li>4.3. Arquitectura de hardware para el filtro de Canny</li> <li>4.3.1. Canny Edge Detection</li> <li>4.3.2. Implementación de hardware del Canny Edge Detection</li> <li>4.4. Single instruction multiple data (SIMD)</li> <li>4.5. Suma de diferencias absolutas (SAD)</li> </ul> | 15 | Descripción de filtros de imágenes utilizando herramientas CAD.  Procesamiento digital de imágenes utilizando MATLAB. | 6  | Trabajo de fin de unidad: Diseño de un filtro digital con kernel 5x5, capaz de operar sobre una porción de imagen de 5x16 con pixeles a 8 bits. Se deberá realizar la comprobación a través de Matlab. | 21 | La presente unidad será evaluada considerando los parámetros solicitados en el trabajo de fin de unidad.                                                                                                                                           |
| Total de horas 19                                                   | 192 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 61 |                                                                                                                       | 35 |                                                                                                                                                                                                        | 96 |                                                                                                                                                                                                                                                    |

#### ACTITUDES Y VALORES A DESARROLLAR EN LA ASIGNATURA

Honestidad, Respeto, Creatividad e innovación, Transparencia, Solidaridad

#### **ESTRATEGIAS METODOLÓGICAS**

Trabajo de grupos, conferencia dialogada, lectura dirigida, clase magistral, síntesis de contenidos, diálogos interactivos, consultas bibliográficas, lectura comprensiva, discusiones/debates, exposiciones, exposiciones demostrativas, socialización, proyección de videos.

# RECURSOS/MATERIALES DIDÁCTICOS

Pizarra, Computadores, Proyector, instrumentos del laboratorio de electrónica

|              |   | TIPO DE APRENDIZAJE                      |   |          |   |
|--------------|---|------------------------------------------|---|----------|---|
| COLABORATIVO | Х | PRÁCTICO DE APLICACIÓN Y EXPERIMENTACIÓN | Х | Autónomo | Х |

## **5.** HORARIO DE CLASE

| Día           | Lunes | Martes          | Miércoles       | Jueves          | Viernes         |
|---------------|-------|-----------------|-----------------|-----------------|-----------------|
| 07H30-08H30   |       | Sexto Ciclo "A" |                 |                 |                 |
| 08H30 – 09H30 |       | Sexto Ciclo "A" |                 |                 |                 |
| 09H30 – 10H30 |       | Sexto Ciclo "A" |                 |                 |                 |
| 10H30 - 11H30 |       |                 | Sexto Ciclo "B" | Sexto Ciclo "B" | Sexto Ciclo "A" |
| 11H30 – 12H30 |       |                 | Sexto Ciclo "B" | Sexto Ciclo "B" | Sexto Ciclo "A" |
| 12H30 – 13H30 |       |                 | Sexto Ciclo "B" |                 |                 |

#### 6. DESARROLLO DE LA ASIGNATURA

SEMANA 1: DEL 15 AL 19 DE ABRIL DEL 2019

| Duración de cada sesión | Contenidos y actividades de estudio teórico                                                                                                                                                                                                        | Actividades prácticas                                                                                                                                                   | Actividades de trabajo autónomo                                | Escenario de aprendizaje |
|-------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|--------------------------|
| 5                       | 1.1. Revisión de contenidos conceptos 1.1.1. Lógica combinacional 1.1.2. Circuitos lógicos básicos con compuertas digitales. 1.1.3. Flip flops 1.1.4. Tablas de excitación de los flip flop 1.1.5. Diseño de contadores 1.1.6. Máquinas de estado. | Aplicación de lógica<br>combinacional y lógica<br>secuencial para el diseño de<br>circuitos utilizando<br>compuertas lógicas: Repaso<br>general de Electrónica digital. | Lectura de contenidos: Uso del protoboard y uso del multímetro | Aula de clases           |

## SEMANA 2: DEL 22 AL 26 DE ABRIL DEL 2019

| Duración de cada sesión | Contenidos y actividades de estudio teórico                                                                                                                                    | Actividades prácticas                                                                                                                                                                                                                                                   | Actividades de trabajo autónomo                                                                                                                                      | Escenario de aprendizaje |
|-------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                       | 2.1. Introducción al lenguaje VHDL 2.2. Elementos básicos de VHDL 2.2.1. Librerías 2.2.2. Entity 2.2.3. Architecture 2.2.4. Test bench 2.3. Compuertas lógicas utilizando VHDL | Descripción de compuertas lógicas a través de transistores MOSFET: Compuertas lógicas básicas AND, OR, NOT, NAND, NOR.  Instalación de herramientas CAD: ISE Design Suite 14.7 y ModelSim.  Práctica guiada de descripción de módulos vhdl: compuertas lógicas básicas. | Creación de módulos VHDL: descripción<br>de compuertas lógicas, elaboración de<br>test bench.  Modificación de la simulación, utilizando<br>el módulo de test bench. | Aula de clases           |

## SEMANA 3: DEL 29 DE ABRIL AL 03 DE MAYO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                         | Actividades prácticas                                                                                         | Actividades de trabajo autónomo                 | Escenario de aprendizaje |
|----------------------------|---------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|-------------------------------------------------|--------------------------|
| 5                          | 2.4. Sumadores utilizando VHDL 2.4.1. Half Adder 2.4.1.1. Submodulos VHDL 2.4.1.2. Uso de package 2.4.2. Full Adder | Práctica guiada de descripción<br>de módulos vhdl: sumador Full<br>adder utilizando Submodulos y<br>paquetes. | Simulación de sumadores utilizando<br>ModelSim. | Aula de clases           |

#### SEMANA 4: DEL 06 AL 10 DE MAYO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                             | Actividades prácticas                                                                 | Actividades de trabajo autónomo                                                                          | Escenario de aprendizaje |
|----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 2.4.3. Ripple Carry Adder 2.4.3.1. Diseño utilizando entradas tipo bit 2.4.3.2. Diseño utilizando entradas tipo vector 2.4.3.3. Ripple Carry de N bits. | Práctica guiada de descripción<br>de módulos vhdl: sumador<br>ripple Carry de N bits. | Simulación de sumador ripple Carry de N<br>bits utilizando vectores:<br>- (N-1 downto 0)<br>- (0 to N-1) | Aula de clases           |

## SEMANA 5: DEL 13 AL 17 DE MAYO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                              | Actividades prácticas                                                                                                       | Actividades de trabajo autónomo                                                                                                                                                                                                                     | Escenario de aprendizaje |
|----------------------------|----------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 2.4.4. BCD Adder<br>2.4.4.1. Multiplexores<br>2.4.5. Carry look Ahead adder<br>2.4.6. Carry select adder | Creación de módulos VHDL<br>para el sumador BCD, creación<br>de test bench y diagrama<br>esquemático de las<br>estructuras. | Inicio de trabajo de fin de unidad: Comparación de velocidad de sumadores utilizando módulos VHDL y test bench. El trabajo consiste en la elaboración de un informe que debe incluir la descripción de cada módulo VHDL y su respectiva simulación. | Aula de clases           |

## SEMANA 6: DEL 20 AL 24 DE MAYO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico             | Actividades prácticas                                                                                                            | Actividades de trabajo autónomo                                                                                                                                                                                                           | Escenario de aprendizaje |
|----------------------------|---------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 2.5. Suma de números con signo<br>2.6. Sumador/Restador | Creación de módulos VHDL<br>para el sumador/restador,<br>creación de test bench y<br>diagrama esquemático de las<br>estructuras. | Trabajo de fin de unidad: Comparación de velocidad de sumadores utilizando módulos VHDL y test bench. El trabajo consiste en la elaboración de un informe que debe incluir la descripción de cada módulo VHDL y su respectiva simulación. | Aula de clases           |

## SEMANA 7: DEL 27 AL 31 DE MAYO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                                          | Actividades prácticas                                                                                                                                                                                                                          | Actividades de trabajo autónomo                                                                                                                                                                                                                                                                                                            | Escenario de aprendizaje |
|----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 2.7. Multiplicadores utilizando VHDL 2.8. Codificadores. 2.9. Decodificadores  Examen de fin de unidad: El examen consiste de un parte teórica y una parte práctica. | Práctica guiada: Creación de módulos VHDL para multiplicadores y decodificadores utilizando arrays de datos; creación de test bench y diagrama esquemático de las estructuras.  Diseño de multiplicadores de N bits. Asignación de constantes. | Diseño de circuitos a través de ISE Design Suite 14.7: Multiplicador de N bits.  Finalización de trabajo de fin de unidad: Comparación de velocidad de sumadores utilizando módulos VHDL y test bench. El trabajo consiste en la elaboración de un informe que debe incluir la descripción de cada módulo VHDL y su respectiva simulación. | Aula de clases           |

|  | Simulación utilizando ISE |  |
|--|---------------------------|--|
|  | Design Suite 14.7.        |  |

## SEMANA 8: DEL 03 AL 07 DE JUNIO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                                              | Actividades prácticas                                                                                                                        | Actividades de trabajo autónomo                                                                                                           | Escenario de aprendizaje |
|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.1. Elementos de memoria utilizando VHDL 3.1.1. Latch D 3.1.2. Flip flop D 3.1.3. Flip flop S – R 3.1.4. Flip flop J – K 3.1.5. Flip flops con entradas de habilitación | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, Latches y flip flops.<br>Simulación utilizando ISE<br>Design Suite 14.7. | Diseño de circuitos a través de ISE<br>Design Suite 14.7: Simulación de señales<br>de reloj con flancos de subida y flancos<br>de bajada. | Aula de clases           |

## SEMANA 9: DEL 10 AL 14 DE JUNIO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                   | Actividades prácticas                                                                                                             | Actividades de trabajo autónomo                                                | Escenario de aprendizaje |
|----------------------------|-----------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.2. Registros utilizando VHDL 3.2.1. Registro SISO 3.2.2. Registro PIPO 3.2.3. Registro SIPO | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, Registros.<br>Simulación utilizando ISE<br>Design Suite 14.7. | Diseño de circuitos a través de ISE<br>Design Suite 14.7: Registros de N bits. | Aula de clases           |

#### SEMANA 10: DEL 17 AL 21 DE JUNIO DEL 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                        | Actividades prácticas                                                                                                                      | Actividades de trabajo autónomo                                                                     | Escenario de aprendizaje |
|----------------------------|----------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.2.4. Registro PISO<br>3.2.5. Registro Universal<br>3.2.6. Registros con entradas de habilitación | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, Registro universal.<br>Simulación utilizando ISE<br>Design Suite 14.7. | Diseño de circuitos a través de ISE<br>Design Suite 14.7: Registro con entradas<br>de habilitación. | Aula de clases           |

## SEMANA 11: DEL 24 AL 28 DE JUNIO DEL 2019

| Duración de | Contenidos y actividades de estudio teórico | Actividades prácticas | Actividades de trabajo autónomo   | Eccapario do aprondizajo |
|-------------|---------------------------------------------|-----------------------|-----------------------------------|--------------------------|
| cada sesión | Contenidos y actividades de estudio teorico | Actividades practicas | Actividades de trabajo autoriorno | Escenario de aprendizaje |

| 5 | 3.3.Contadores 3.3.1. Contador ascendente 3.3.2. Contador descendente 3.3.3. Contador ascendente/descendente 3.3.4. Contador BCD | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, contadores ascendentes<br>y descendentes.<br>Simulación utilizando ISE<br>Design Suite 14.7. | Simulación de circuitos secuenciales: Contadores ascendentes/descendentes a través de ISE Design Suite 14.7.  Trabajo de fin de unidad: Los estudiantes deberán realizar una propuesta de acuerdo con los conocimientos adquiridos. | Aula de clases |
|---|----------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
|---|----------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|

## SEMANA 12: DEL 1 AL 5 DE JULIO DE 2019

| Duración de cada sesión | Contenidos y actividades de estudio teórico                                                                                                                                                 | Actividades prácticas                                                                                                                                         | Actividades de trabajo autónomo                                                                                                                                                                                    | Escenario de aprendizaje |
|-------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                       | <ul><li>3.4. Ejemplos de diseño</li><li>3.4.1. Implementación de buses de datos</li><li>3.4.2. Memorias de acceso aleatorio estáticas (SRAM)</li><li>3.4.3. Bloques de RAM (BRAM)</li></ul> | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, buses de datos, bloques<br>de memoria.<br>Simulación utilizando ISE<br>Design Suite 14.7. | Simulación de circuitos secuenciales: Bloques de memoria a través de ISE Design Suite 14.7.  Trabajo de fin de unidad: Los estudiantes deberán realizar una propuesta de acuerdo con los conocimientos adquiridos. | Aula de clases           |

## SEMANA 13: DEL 8 AL 12 DE JULIO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                                           | Actividades prácticas                                                                                                                     | Actividades de trabajo autónomo                                                                                                                                                                                                     | Escenario de aprendizaje |
|----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.5. Máquinas de estado<br>3.5.1. Funcionalidad de las máquinas de estado<br>3.5.2. Síntesis lógica para un FSM<br>3.5.3. Máquina de Mealy<br>3.5.4. Máquina de Moore | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, máquinas de estado<br>Simulación utilizando ISE<br>Design Suite 14.7. | Simulación de circuitos secuenciales: máquinas de estado de Mealy y Moore a través de ISE Design Suite 14.7.  Trabajo de fin de unidad: Los estudiantes deberán realizar una propuesta de acuerdo con los conocimientos adquiridos. | Aula de clases           |

## SEMANA 14: DEL 15 AL 19 DE JULIO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico | Actividades prácticas                                                                                                                     | Actividades de trabajo autónomo                                                                                                                                                                                                     | Escenario de aprendizaje |
|----------------------------|---------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.5.5. Ejemplos de diseño de FSM            | Práctica guiada: Diseño de<br>lógica secuencial utilizando<br>VHDL, máquinas de estado<br>Simulación utilizando ISE<br>Design Suite 14.7. | Simulación de circuitos secuenciales: máquinas de estado de Mealy y Moore a través de ISE Design Suite 14.7.  Trabajo de fin de unidad: Los estudiantes deberán realizar una propuesta de acuerdo con los conocimientos adquiridos. | Aula de clases           |

## SEMANA 15: DEL 22 AL 26 DE JULIO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                           | Actividades prácticas                                                                                                                 | Actividades de trabajo autónomo                                                                                                                                  | Escenario de aprendizaje |
|----------------------------|---------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | 3.5.6. Contadores con máquinas de estado <b>Examen de fin de unidad: El examen consiste de un parte teórica y una parte práctica.</b> | Evaluación práctica de contenidos, diseño y simulación de circuitos combinacionales y secuenciales a través de ISE Design Suite 14.7. | Evaluación práctica de contenidos, diseño y simulación de circuitos combinacionales y secuenciales a través de ISE Design Suite 14.7.  Entrega de trabajo final. | Aula de clases           |

## SEMANA 16: DEL 29 DE JULIO AL 2 DE AGOSTO DE 2019

| Duración de cada sesión | Contenidos y actividades de estudio teórico                                   | Actividades prácticas                                                                                                                                                                                                                             | Actividades de trabajo autónomo                                                                          | Escenario de aprendizaje |
|-------------------------|-------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|--------------------------|
| 5                       | 4.1. Transformada wavelet discreta 2D (2D-DWT) 4.1.1. Lifting 4.1.2. Filtrado | <ul> <li>Resolución de ejercicios de transformada wavelet a través de MATLAB.</li> <li>Implementación de la transformada wavelet utilizando VHDL.</li> <li>Práctica guiada: Diseño de filtros de imágenes utilizando herramientas CAD.</li> </ul> | Filtrado de imágenes a través MATLAB.  Diseño de filtros de imágenes utilizando la transformada wavelet. | Aula de clases           |

## SEMANA 17: DEL 05 AL 09 DE AGOSTO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                                                                                       | Actividades prácticas                                                                                                                                                                                                           | Actividades de trabajo autónomo                                                                   | Escenario de aprendizaje |
|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------|--------------------------|
| 5                          | <ul> <li>4.2. Arquitectura de hardware para convolución de imagenes.</li> <li>4.2.1. Convolución en el procesamiento digital de imágenes.</li> <li>4.2.2. Implementación de hardware para convolución.</li> </ul> | <ul> <li>Resolución de ejercicios de convolución a través de MATLAB.</li> <li>Implementación de la convolución utilizando VHDL.</li> <li>Práctica guiada: Diseño de filtros de imágenes utilizando herramientas CAD.</li> </ul> | Filtrado de imágenes a través MATLAB.  - Diseño de filtros de imágenes utilizando la convolución. | Aula de clases           |

## SEMANA 18: DEL 12 AL 16 DE AGOSTO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico                                                                                                           | Actividades prácticas                                                                                                                                                               | Actividades de trabajo autónomo                                | Escenario de aprendizaje |
|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|--------------------------|
| 5                          | 4.3. Arquitectura de hardware para el filtro de Canny<br>4.3.1. Canny Edge Detection<br>4.3.2. Implementación de hardware del Canny Edge<br>Detection | <ul> <li>Implementación de la<br/>transformada wavelet<br/>utilizando VHDL.</li> <li>Práctica guiada: Diseño de<br/>filtros de imágenes utilizando<br/>herramientas CAD.</li> </ul> | Filtrado de Canny a través MATLAB.  Diseño de filtro de Canny. | Aula de clases           |

## SEMANA 19: DEL 19 AL 23 DE AGOSTO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico  | Actividades prácticas                                                                                                                | Actividades de trabajo autónomo                 | Escenario de aprendizaje |
|----------------------------|----------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|--------------------------|
| 5                          | 4.4. Single instruction multiple data (SIMD) | <ul> <li>Implementación de la SIMD utilizando VHDL.</li> <li>Práctica guiada: Diseño de SIMD utilizando herramientas CAD.</li> </ul> | - Implementación de la SIMD utilizando<br>VHDL. | Aula de clases           |

## SEMANA 20: DEL 26 AL 30 DE AGOSTO DE 2019

| Duración de<br>cada sesión | Contenidos y actividades de estudio teórico | Actividades prácticas                     | Actividades de trabajo autónomo           | Escenario de aprendizaje |
|----------------------------|---------------------------------------------|-------------------------------------------|-------------------------------------------|--------------------------|
| 5                          | 4.5. Suma de diferencias absolutas (SAD)    | Implementación de la SAD utilizando VHDL. | Implementación de la SAD utilizando VHDL. | Aula de clases           |

| Examen de fin de unidad: El examen consiste de un |  |
|---------------------------------------------------|--|
| parte teórica y una parte práctica.               |  |

## 7. CRITERIOS DE EVALUACIÓN DE LA ASIGNATURA

| Dan faranco de compresso de la | PRIMERA EVALUACIÓN | SEGUNDA EVALUACIÓN | Tercera evaluación |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------|--------------------|--------------------|
| Parámetros (instrumentos) de evaluación                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | % (puntos)         | % (puntos)         | % (puntos)         |
| Exámenes                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 70% (7 puntos)     | 70% (7 puntos)     | 70% (7 puntos)     |
| TAREAS, PARTICIPACIONES, LECCIONES                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 10% (1 PUNTO)      | 10% (1 PUNTO)      | 10% (1 punto)      |
| Trabajo de aplicación                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 20% (2 PUNTOS)     | 20% (2 PUNTOS)     | 20% (2 PUNTOS)     |
| Total                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 100% (10 puntos)   | 100% (10 PUNTOS)   | 100% (10 PUNTOS)   |

## 8. BIBLIOGRAFÍA

## 8.4. BÁSICA

## 8.4.1. *Física:*

| Autor            | Título del libro                   | Ciudad, país de<br>publicación | Edición | Año de<br>publicación | Editorial     | isbn          |
|------------------|------------------------------------|--------------------------------|---------|-----------------------|---------------|---------------|
| FLOYD, Thomas L. | Fundamentos de sistemas digitales. | México                         | 9na.    | 2006                  | PRENTICE HALL | 84-205-2994-X |

## 8.4.2. Virtual:

| Autor                   | Título del libro                        | DIRECCIÓN ELECTRÓNICA        | Año de<br>Publicación | EDITORIAL | ISBN |
|-------------------------|-----------------------------------------|------------------------------|-----------------------|-----------|------|
| Garza Garza, Juan Ángel | Electrónica digital, Sistemas digitales | http://jagarza.fime.uanl.mx/ | 2016                  |           |      |

#### 8.5. COMPLEMENTARIA

#### 8.5.1. Física:

| Autor                               | Título del libro                                        | Ciudad, país de<br>publicación | Edición | Año de<br>publicación | Editorial         | isbn              |
|-------------------------------------|---------------------------------------------------------|--------------------------------|---------|-----------------------|-------------------|-------------------|
| Tocci, Ronald J., Widmer, Neal S. y | Sistemas Digitales Principios y                         | México                         | 10ma.   | 2007                  | PEARSON EDUCACIÓN | 978-970-26-0970-4 |
| Moss, Gregory L.                    | Aplicaciones.                                           |                                |         |                       |                   |                   |
| Brock J. LaMeres                    | Introduction to Logic Circuits & Logic Design with VHDL | USA                            | 1ra.    | 2017                  | Springer          | 978-3-319-34194-1 |
| Stephen brown, Zvonko Vranesic      | ŭ                                                       |                                | 3ra.    | 2009                  | McGraw hill       | 978007352953      |

#### 8.5.2. Recursos en internet:

| Autor                                      | Título                                                                                              | Ciudad, país de publicación | Fecha de<br>publicación | Dirección electrónica                                           | isbn/issn |
|--------------------------------------------|-----------------------------------------------------------------------------------------------------|-----------------------------|-------------------------|-----------------------------------------------------------------|-----------|
| Ing. Arturo Miguel de<br>Priego Paz Soldán | Simulador de construcción de circuitos digitales en escenarios virtuales y tutoriales interactivos. |                             | 2015                    | http://www.tourdigital.net/Simuladores/SimuladorDigital 097.zip | S/N       |

# 9. Perfil de (LA) profesor (A) de LA ASIGNATURA

# 9.4. TÍTULO (S) DE TERCER NIVEL

Laurea in Ingegneria Elettronica

# 9.5. TÍTULO (S) DE CUARTO NIVEL

LAUREA MAGISTRALE IN INGEGNERIA DELLE TELLECOMUNICAZIONI

#### 9.6. HABILIDADES QUE POSEE

MOTIVADOR DEL APRENDIZAJE, MANEJO DE LA COMUNICACIÓN, FLEXIBILIDAD, LIDERAZGO, DISPOSICIÓN PARA MANTENER FORMACIÓN CONTINUA.

#### 9.7. ACTITUDES

TOLERANCIA, SOLIDARIDAD, RESPONSABILIDAD, RESPETO, HONESTIDAD.

## 10. RELACIÓN DE LOS CONTENIDOS DE LA ASIGNATURA CON LOS RESULTADOS DE APRENDIZAJE

| Contenidos de la asignatura                                                    | Contribución | Resultados de aprendizaje                                                                                                                                                                             |
|--------------------------------------------------------------------------------|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Primera Unidad: Conceptos introductorios                                       | Alto         | Integra los conocimientos de Electrónica Digital en la resolución de problemas de circuitos electrónica.                                                                                              |
| Segunda Unidad: Software de lógica programable aplicado a lógica combinacional | Alto         | Diseña circuitos lógicos combinacionales utilizando compuertas lógicas, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales. |
| Tercera Unidad: Software de lógica programable aplicado a lógica secuencial.   | Alto         | Diseña circuitos lógicos secuenciales utilizando registros, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales.             |
| Cuarta Unidad: Introducción al procesamiento digital de imagenes.              | Alto         | Utiliza los conocimientos de procesamiento digital para la conversión de señales analógicas a digitales                                                                                               |

# 11. RELACIÓN DE LA ASIGNATURA CON LOS RESULTADOS DE APRENDIZAJE DEL PERFIL DE EGRESO DE LA CARRERA

| RESULTADOS DE APRENDIZAJE DE LA ASIGNATURA                                                                                                                                                            | Contribución | PERFIL DE EGRESO DE LA CARRERA                                                                                                                                                                       |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Integra los conocimientos de Electrónica Digital en la resolución de problemas de circuitos electrónica.                                                                                              | Alto         |                                                                                                                                                                                                      |
| Diseña circuitos lógicos combinacionales utilizando compuertas lógicas, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales. | Alto         | Capacidad para identificar, definir y analizar problemas de procesamiento de datos y generación de sistemas de información así como para interactuar interdisciplinariamente en la implementación de |
| Diseña circuitos lógicos secuenciales utilizando registros, analizando los resultados y formulando un informe detallado del proceso y resultados obtenidos, a través de medios digitales.             | Alto         | soluciones técnicas y económicamente ventajosas para resolver problemas relacionados a su campo profesional.                                                                                         |
| Utiliza los conocimientos de procesamiento digital para la conversión de señales analógicas a digitales                                                                                               | Alto         |                                                                                                                                                                                                      |

| _ | _  | _  | ,     |        | , |
|---|----|----|-------|--------|---|
| 1 | 2. | Fı | ひんこうい | Y APRO |   |
|   |    |    |       |        |   |

| 11.1 DOCENTE (S) RESPONSABLE (S) DE LA ELABORACIÓN DEL SÍLABO: ING. ÁNGEL FREDDY GANAZHAPA MALLA |                         |                         |              |                                                       |  |  |  |
|--------------------------------------------------------------------------------------------------|-------------------------|-------------------------|--------------|-------------------------------------------------------|--|--|--|
|                                                                                                  |                         |                         | ,            |                                                       |  |  |  |
| 11.2                                                                                             | FECHA DE ELABORACIÓN:   | 18 de diciembre de 2015 | Versión: 1.0 | DOCENTE RESPONSABLE: ING. ÁNGEL JOSÉ ORDÓÑEZ MENDIETA |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
| 11.3                                                                                             | FECHA DE ACTUALIZACIÓN: |                         | Versión: 2.0 | DOCENTE RESPONSABLE: ING. GASTÓN RENE CHAMBA ROMERO   |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
| 11.3                                                                                             | FECHA DE ACTUALIZACIÓN: | 23 de abril de 2018     | VERSIÓN: 3.0 | DOCENTE RESPONSABLE: ING. GASTÓN RENE CHAMBA ROMERO   |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
| 11.3                                                                                             | FECHA DE ACTUALIZACIÓN: | 8 de octubre de 2018    | Versión: 4.0 | DOCENTE RESPONSABLE: ING. GASTÓN RENE CHAMBA ROMERO   |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
| 11.4 FECHA DE APROBACIÓN DEL SÍLABO POR LA COMISIÓN ACADÉMICA DE LA CARRERA:                     |                         |                         |              |                                                       |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
|                                                                                                  |                         |                         |              |                                                       |  |  |  |
| f) Ing. Hernán Leonardo Torres Carrión, M.Sc.                                                    |                         |                         |              | <i>f)</i> Ing. Ángel Freddy Ganazhapa Malla, M.Sc.    |  |  |  |
| GESTOR ACADEMICO DE LA CARRERA                                                                   |                         |                         |              | DOCENTE RESPONSABLE                                   |  |  |  |