## Opis dela 32-bitnog procesora potrebnog za izradu domaćeg zadatka

U nastavku je opisan deo 32-bitnog dvoadresnog procesora sa Von-Neuman arhitekturom. Adresibilna jedinica je bajt, a raspored bajtova u reči je little-endian. Veličina adresnog prostora je 2<sup>32</sup>B. Procesor poseduje 16 opštenamenskih 32-bitnih registara označenih sa r0-r15. Pored opštenamenskih registara postoje registari: PC (programski brojač), SP (pokazivač na vrh steka), LR (registar u kojem se čuva povratna adresa prilikom poziva potprograma i skoka na prekidnu rutinu) i PSW (statusna reč procesora). Stek raste ka nižim adresama, a SP pokazuje na zauzetu lokaciju na vrhu steka. Statusna reč procesora. PSW u najniža 4 bita sadrži flegove: Z – rezultat prethodne operacije je 0, O – prekoračenje, C – prenos i N – rezultat je negativan. Najviši bit u PSW služi za globalno maskiranje prekida.

Počev od adrese 0 nalazi se IVT sa 16 ulaza. Svaki ulaz zauzima 4 bajta i sadrži adresu odgovarajuće prekidne rutine. Na ulazu 0 se nalazi adresa prekidne rutine koja se izvršava prilikom pokretanja, odnosno prilikom resetovanja procesora. Na ulazu 1 se nalazi adresa prekidne rutine koja se izvršava periodično sa periodom 1 sekund. Prekidna rutina na ulazu 1 se izvršava periodično samo ako je bit 30 u PSW registru postavljen na 1. U suprotnom se ne izvršava. Na ulazu 2 se nalazi adresa prekidne rutine koja se izvršava ako se pokuša izvršavanje nekorektne instrukcije. Na ulazu 3 se nalazi adresa prekidne rutine koja se izvršava kada se pritisne neki taster i tada je potrebno očitati kod pritisnutog tastera (potrebne adrese su prikazane u nastavku). Ostali ulazi su slobodni za korišćenje od strane programera.

Sve instrukcije su veličine reči (4 bajta) i u svakoj se može navesti uslov pod kojim se instrukcija izvršava. Uslov se navodi u prva 3 bita (tabela sa kodovima data na kraju), naredni bit govori da li treba menjati utiče na promenu flegova u skladu sa instrukcijom (vrednost 0 znači da flegovi u svakom slučaju ostaju neizmenjeni, dok za vrednost 1 flegovi se menjaju ukoliko ih posmatrana instrukcija menja), dok je narednih 4 bita rezervisano za operacioni kod instrukcije. Ostatak instrukcije zavisi od tipa i opisan je u narednoj tabeli.

| mnemonik   | ос  | operandi                                                   | Efekat                                                     | Flegovi koji<br>se menjaju |
|------------|-----|------------------------------------------------------------|------------------------------------------------------------|----------------------------|
| int        | 0   | src:4,nu:20                                                | src - broj prekida koji se pokreće<br>push PSW<br>LR := PC | -                          |
| add<br>sub | 1 2 | dst:5 <sup>*1</sup> , 0:1, src:5 <sup>*1</sup> ,<br>nu:13  | reg[dst] := reg[dst] OP reg[src] ili                       | zocn                       |
| mul        | 3   | dst:5 <sup>*1</sup> , 1:1, imm(18)                         | reg[dst] := reg[dst] OP signExt (imm)                      | zn                         |
| div<br>cmp | 5   | PSW nije dozvoljen<br>Za PC, LR i SP samo add<br>i sub     | kao oduzimanje ali se ne menja reg[dst]                    | zocn                       |
| and        | 6   |                                                            | reg[dst] := reg[dst] & reg[src]                            |                            |
| or         | 7   | dst:5*1, src:5*1, nu:14<br>PC, LR i PSW nisu<br>dozvoljeni | reg[dst] := reg[dst]   reg[src]                            | zn                         |
| not        | 8   |                                                            | reg[dst] := ~reg[src]                                      |                            |
| test       | 9   | dozvoljeni                                                 | reg[dst] & reg[src]                                        |                            |

| ldr/str     | 10 | a:5 <sup>*1</sup> , r:5 <sup>*1</sup> , f:3, l/s:1,<br>imm:10   | if (f==4) a += 4; elsif (f==5) a -= 4;<br>reg[r] <-> mem[reg[a]+signExt(imm)]<br>if (f==2) a += 4; elsif (f==3) a -= 4;<br>Ako je adresni registar PC, f mora biti 0.<br>PSW ne može biti adresni registar.<br>l/s == 1 -> ldr<br>l/s == 0 -> str                                                                                 | -   |
|-------------|----|-----------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| call        | 12 | dst:5 <sup>*1</sup> , imm:19                                    | LR := PC (adresa sledeće instrukcije)<br>goto reg[dst]+signExt(imm)                                                                                                                                                                                                                                                               |     |
| in/out      | 13 | dst:4, src:4, i/o:1, nu:15                                      | reg[dst] <-> io[reg[src]]<br>i/o == 1 -> in                                                                                                                                                                                                                                                                                       |     |
| mov/shr/shl | 14 | dst:5 <sup>*1</sup> ,src:5 <sup>*1</sup> ,imm:5,<br>l/r:1, nu:8 | reg[dst] := reg[src] (<< >>) imm (unsigned) Ako je odrediste PC, i setovan bit za računanje flegova, sa steka se skida PSW (implementacija IRET instrukcije). I/r == 1 -> left                                                                                                                                                    | zcn |
| ldch/l      | 15 | dst:4,h/l:1, nu:3,c:16                                          | reg[dst] upisuje c u viših 16 bitova za h/l=1, u suprotnom c upisuje u nižih 16 bitova (u viših 16 se upisuje 0). U asembleru postoje ldch i ldcl instrukcije, kao i pseudo instrukcija ldc koja učitava čitavu reč u zadati registar (generiču se dve mašinske instrukcije, jedna za nižih 16 bitova i druga za viših 16 bitova) | -   |

<sup>\*1 -</sup> vrednosti dst manje od 16 znače da se kao reg[dst] koristi neki od 16 opštenamenskih registara. Vrednosti preko 15 imaju sledeće značenje: PC - 16, LR - 17, SP - 18, PSW - 19.

## Objašnjenja i dodatne napomene:

- Operandi su navedeni tako što je prvo naveden naziv polja, a zatim iza dvotačke i broj bita koje polje zauzima. Tako npr. za mov instrukciju postoji 8 polja. Prva tri su kod uslova, bit za upravljanje postavljanjem flegova i operacioni kod. Potom redom slijede dst (redni broj destinacionog registra zapisan u 5 bitova), src (redni broj izvorišnog registra zapisan u 5 bitova), pomjeraj koji zauzima 5 bitova, smjer pomjeranja 1 bit i poslednje polje veličine 8 bitova se ne koristi (nu not used).
- Oznaka imm(4..0) predstavlja najnižih 5 bitova polja imm.
- Funkcija signExt() prosiruje operand znakom do veličine od 32 bita.
- Sve aritmetičke operacije se izvode tako da odgovaraju označenim celim brojevima.
- Instrukcije cmp i tst ne čuvaju direktni rezultat odgovrajuće operacije, već samo u skladu sa rezultatom postavljaju nove vrednosti flegova u PSW.

- Čitanje sa adrese 0x1000 u ulazno-izlaznom adresnom prostoru vraća sledeći pritisnuti taster na tastaturi, na adresi 0x1010 je statusni registar tastature u kojem bit 10 označava da li trenutno postoji pritisnut taster, dok upis na adresu 0x2000 prikazuje znak na tekućoj poziciji na ekranu i pomera tekuću poziciju za jedno mesto.
- uslovni kodovi su navedeni u narednoj tabeli:

| eq | 0 | ==            |
|----|---|---------------|
| ne | 1 | !=            |
| gt | 2 | > (označeno)  |
| ge | 3 | >= (označeno) |
| lt | 4 | < (označeno)  |
| le | 5 | <= (označeno) |
|    | 6 | ne koristi se |
| al | 7 | bezuslovno    |