## Complemento Auxiliar Um Modelo de Máquina de Moore em VHDL

No seu processador, o mais fácil é mesmo usar um contador, como descrito no laboratório #5. Os alunos que tentaram fazer uma máquina como a descrita a seguir tiveram bastante dificuldade.

Há formas padrão de se fazer uma máquina propriamente com transições condicionais, ou seja, uma máquina de Moore. Por exemplo, vamos implementar a máquina a seguir:



Um dos códigos VHDL possíveis é simples<sup>2</sup> e usa uma nova estrutura sequencial "case-when":

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric std.all;
entity maquina is
  port( clk : in std_logic;
               : in std logic;
         opcode : in std logic;
         estado : out unsigned(1 downto 0)
   );
end entity;
architecture a maquina of maquina is
   signal estado s : unsigned(1 downto 0);
   process(clk, rst)
   begin
      if rst='1' then
         estado_s <= "00";
      elsif rising edge(clk) then
         case estado s is
            when "00" =>
                                 -- fetch
               if opcode='0' then
                  estado s <= "01";
                  estado s <= "10";
               end if;
            when "01" =>
                                  -- decode R
               estado s <= "11";
```

<sup>1</sup> Você pode fazer a máquina de estados desenhando-a com *File* => *New...* => *State Machine File*, ou ainda fazê-la com tabelas e propriedades através de um *Wizard* (menu do botão direito). Depois é só mandar gerar o fonte VHDL. Tem um *caveat*: as condições e sintaxe não são VHDL, são Verilog >:(

<sup>2</sup> Alternativamente você pode criar um .vhd e usar *Edit => Insert Template...* para usar arquivos padrão de máquinas de estados.

Perceba que a transição condicional no estado "00" (*fetch*) é feita com um simples *if.* Lembre-se no entanto, **lembre-se**, de que o *if* deve ser usado apenas dentro de um *process*, ou seja, quando houver *flip-flops* na jogada (código sequencial). Usar *if* pra fazer blocos de portas lógicas é uma fonte de onde jorram *bugs* para aprendizes da linguagem.<sup>3</sup>

Uma máquina de estados VHDL mais típica, no entanto, definiria um novo tipo de dados ao invés de usar o estado numérico:

```
type type_fstate is (fetch,write_back,formato_I,formato_R);
```

E depois é só criar sinais do tipo "type\_fstate." Mas isso não é necessário.

<sup>3</sup> Evite usar process a não ser que seja necessário mesmo, e faça portas lógicas e muxes com a estrutura when-else