## UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL INSTITUTO DE INFORMATICA

Trabalho 1 - Sistemas Digitais Prof. Fernanda Kastensmidt

TRABALHO Processador Neander Pontuação: 10 pontos (vale 1/4 da nota do semestre)

| Nome: mat | ricula: |
|-----------|---------|
|-----------|---------|

**Objetivo:** projetar e descrever em VHDL o processador Neander, implementar 2 programas em sua memória e mostrar através de simulação lógica sem e com atraso o funcionamento.

Pontução extra: programar na placa de prototipação o Neander e mostrar funcionando com os displays 7 segmentos.

## PASSO 1: 3 pontos

Descrever o DATAPATH do processador Neander em VHDL em uma entidade apenas chamada de datapath\_neander.



Cole aqui o código completo em VHDL do datapath

| Qual componente FPGA escolheste para a síntese? |  |  |  |  |
|-------------------------------------------------|--|--|--|--|
| Quai componente rega escomeste para a sintese?  |  |  |  |  |

PASSO 2: 3 pontos

Descrever a parte de controle do Neander em VHDL como uma maquina de estados usando 2 PROCESS, um process(clk, rst) e outro process(estado, entradas).

Dada as tabelas com as instruções do Neander por estado da máquina de estrados

Quantos registradores tem o datapath do Neander? \_\_\_\_\_\_Quantas operações diferentes tem a ULA? \_\_\_\_\_

A área do DATAPTH em # LUTs: \_\_\_\_\_ e #ffps: \_\_\_\_\_

| tempo      | STA                       | LDA                                          | ADD                                            | OR                                            | AND                                           | NOT                                            |
|------------|---------------------------|----------------------------------------------|------------------------------------------------|-----------------------------------------------|-----------------------------------------------|------------------------------------------------|
| tO         | sel=0,<br>carga REM       | sel=0,<br>carga REM                          | sel=0,<br>carga REM                            | sel=0,<br>carga REM                           | sel=0,<br>carga REM                           | sel=0,<br>carga REM                            |
| t1         | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC                    | Read,<br>incrementa<br>PC                      | Read,<br>incrementa<br>PC                     | Read,<br>incrementa<br>PC                     | Read,<br>incrementa<br>PC                      |
| t2         | carga RI                  | carga RI                                     | carga RI                                       | carga RI                                      | carga RI                                      | carga RI                                       |
| t3         | sel=0,<br>carga REM       | sel=0,<br>carga REM                          | sel=0,<br>carga REM                            | sel=0,<br>carga REM                           | sel=0,<br>carga REM                           | UAL(NOT),<br>carga AC,<br>carga NZ,<br>goto t0 |
| t4         | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC                    | Read,<br>incrementa<br>PC                      | Read,<br>incrementa<br>PC                     | Read,<br>incrementa<br>PC                     |                                                |
| t5         | sel=1,<br>carga REM       | sel=1,<br>carga REM                          | sel=1,<br>carga REM                            | sel=1,<br>carga REM                           | sel=1,<br>carga REM                           |                                                |
| t6         | carga RDM                 | Read                                         | Read                                           | Read                                          | Read                                          |                                                |
| <b>t</b> 7 | Write,<br>goto t0         | UAL(Y),<br>carga AC,<br>carga NZ,<br>goto t0 | UAL(ADD),<br>carga AC,<br>carga NZ,<br>goto t0 | UAL(OR),<br>carga AC,<br>carga NZ,<br>goto t0 | UAL(AND,<br>carga AC,<br>carga NZ,<br>goto t0 |                                                |

| tempo | JMP                       | JN, N=1                   | JN, N=0                      | JZ, Z=1                   | JZ, Z=0                      | NOP                       | HLT                       |
|-------|---------------------------|---------------------------|------------------------------|---------------------------|------------------------------|---------------------------|---------------------------|
| t0    | sel=0,<br>carga REM       | sel=0,<br>carga REM       | sel=0,<br>carga REM          | sel=0,<br>carga REM       | sel=0,<br>carga REM          | sel=0,<br>carga REM       | sel=0,<br>carga REM       |
| t1    | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC    | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC    | Read,<br>incrementa<br>PC | Read,<br>incrementa<br>PC |
| t2    | carga RI                  | carga RI                  | carga RI                     | carga RI                  | carga RI                     | carga RI                  | carga RI                  |
| t3    | sel=0,<br>carga REM       | sel=0,<br>carga REM       | incrementa<br>PC,<br>goto t0 | sel=0,<br>carga REM       | incrementa<br>PC,<br>goto t0 | goto t0                   | Halt                      |
| t4    | Read                      | Read                      |                              | Read                      |                              |                           |                           |
| t5    | carga PC,<br>goto t0      | carga PC,<br>goto t0      |                              | carga PC,<br>goto t0      |                              |                           |                           |
| t6    |                           |                           |                              |                           |                              |                           |                           |
| t7    |                           |                           |                              |                           |                              |                           |                           |

Cole aqui o VHDL da parte de controle usando FSM com dois process.

| Entity                             |
|------------------------------------|
| ·····                              |
|                                    |
|                                    |
|                                    |
| Begin                              |
| Process (reset, clock) Begin       |
|                                    |
| End process;                       |
|                                    |
| process( estado, sinais )<br>Begin |
| CASE is                            |
|                                    |
|                                    |
| END CASE;                          |
| End process;                       |
|                                    |
|                                    |
|                                    |

| end;                                                                                                                                                                                                   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
| PASSO 3: 1 ponto                                                                                                                                                                                       |
| Descrever o programa em Assembly do Neander que realize a multiplicação de dois números inteiros positivos de 8 bits por soma sucessiva e colocar no arquivo .COE na memória BRAM.                     |
| Inserir aqui o programa em Assembly com explicação.                                                                                                                                                    |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
| Inserir aqui o .coe                                                                                                                                                                                    |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
| PASSO 4: 3 pontos                                                                                                                                                                                      |
| Simular sem atraso o Neander com o programa teste a ser feito pelo aluno e depois que testado e funcionando, simular com o programa do passo 3. Depois de tudo funcionando, simular também com atraso. |
| Lembrem-se que deve ser feito um testbench para a simulação.                                                                                                                                           |
| Colar aqui o programa teste e simulações (.JPG)                                                                                                                                                        |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |
|                                                                                                                                                                                                        |

| Colar aqui as simulações do programa do passo 3:                                                                                              |
|-----------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
| Dados do Neander completo:                                                                                                                    |
| Dados do Nearider completo.                                                                                                                   |
| A área do DATAPTH em # LUTs: e #ffps: e #<br>BRAM                                                                                             |
| Quantos ciclos de relógio foram necessários para a execução do programa de                                                                    |
| multiplicação no Neander? = # instrucoes x # cc por instrucao                                                                                 |
| Qual frequência de operação o Neander atingiu? Como tu fizeste o teste para saber que ele não consegue rodar mais rápido que essa frequência? |
| ·                                                                                                                                             |
|                                                                                                                                               |
| PONTO EXTRA:                                                                                                                                  |
| Link para video mostrando o funcionamento da placa de prototipação.                                                                           |
|                                                                                                                                               |