# Módulo Divisor

# Versión Pipeline

Randolph Steinvorth

Escuela de Ingeniería Eléctrica Universidad de Costa Rica





```
ESTADO_0: begin

done <= 1;

if (go) begin

divisor <= dvInput;

dividend <= ddInput;

quotient <= 0;

ProximoEst <= ESTADO_1;

end

else

ProximoEst <= ESTADO_0;

end
```

```
ESTADO_1: begin
    done <= 0;
    if (divisor) begin
        negDivisor <= divisor[`DvLen];
        negDividend <= dividend[`DdLen];
        ProximoEst <= ESTADO_2;
    end
    else
        ProximoEst <= ESTADO_7;
end</pre>
```

```
ESTADO_2: begin
    if (negDivisor)
        divisor <= - divisor;
    if (negDividend)
        dividend <= - dividend;
        Cont16 <= 0;
        ProximoEst <= ESTADO_3;
end</pre>
```



```
ESTADO_3: begin
     quotient <= quotient << 1;
     dividend <= dividend << 1;
     Cont16 <= Cont16 - 1;
     ProximoEst <= ESTADO 4;
end
ESTADO 4: begin
     dividend[`DdLen:`HiDdMin] <=</pre>
        dividend[`DdLen:`HiDdMin] - divisor;
     ProximoEst <= ESTADO 5;
end
ESTADO_5: begin
 if (! dividend [`DdLen])
  quotient <= quotient + 1;
 else
  dividend[`DdLen:`HiDdMin] <=</pre>
   dividend[`DdLen:`HiDdMin] + divisor;
 if (Cont16)
  ProximoEst <= ESTADO 3;
 else
  ProximoEst <= ESTADO 6;
end
ESTADO 6: begin
```

```
ESTADO_6: begin
if (negDivisor != negDividend)
  quotient <= - quotient;
ProximoEst <= ESTADO_7;
end</pre>
```



```
ESTADO_7: begin
if (go)
  ProximoEst <= ESTADO_7;
else
  ProximoEst <= ESTADO_0;
end</pre>
```

### Etapa 0 go go "1" ΕN dvInput-[15:0] divisor ΕN ddInput dividend [31:0] ΕN "0" [15:0] quotient ΕN reloj

```
ESTADO_0: begin
done <= 1;
if (go) begin
divisor <= dvInput;
dividend <= ddInput;
quotient <= 0;
ProximoEst <= ESTADO_1;
end
else
ProximoEst <= ESTADO_0;
end
```

- (1) El "done" no se va a usar pues el pipeline siempre está listo para recibir datos en cada flanco negativo del reloj.
- (2) El "go" se utiliza para validar las entradas "dvInput" y "ddInput". Es decir, el "go" indica que los datos en esas dos entradas son válidos.

# Etapa 1 go "1" ΕN divisor [15:0] ΕN [15] dividend [31:0] ΕN [31] quotient [15:0] ΕN negDivisor ΕN negDividend ΕN DivisorNoCero [15:0] ΕN reloj

```
ESTADO_1: begin
done <= 0;
if (divisor) begin
negDivisor <= divisor[`DvLen];
negDividend <= dividend[`DdLen];
ProximoEst <= ESTADO_2;
end
else
ProximoEst <= ESTADO_7;
end
```

- (1) El "done" no se va a usar pues el pipeline siempre está listo para recibir datos en cada flanco negativo del reloj.
- (2) La condición (divisor) se usa mayormente para evitar procesar una división entre cero. En el caso del pipeline, no se salta a ningún paso posterior, sino que se indica que se tiene una condición de división entre cero negando la señal "DivisorNoCero".

## Etapa 2 go "1" ΕN [15:0] Comp 2 [15:0] divisor ΕN [31:0] Comp 2 dividend [31:0] ΕN quotient [15:0] ΕN negDivisor ΕN negDividend ΕN DivisorNoCero ΕN reloj

```
if (negDivisor)
          divisor <= - divisor;

if (negDividend)
          dividend <= - dividend;

Cont16 <= 0;

ProximoEst <= ESTADO_3;
end</pre>
```

- (1) Las condiciones "negDivisor" y "negDividend" se usan para seleccionar si el contenido del los registros "divisor" y "dividend" se complementan a 2 para que ambos sean positivos.
- (2) No se incluye un registro "Cont16" pues las iteraciones se harán repitiendo un número de etapas en el "pipeline" igual al número de iteraciones que tiene el algoritmo. Esto implica que se duplicaría la circuitería del diseño según el número de iteraciones.



# estado\_3: begin quotient <= quotient << 1; dividend <= dividend << 1; Cont16 <= Cont16 - 1; ProximoEst <= ESTADO\_4; end

- (1) Únicamente es necesario desplazar hacia la izquierda (<<1) los contenidos de los registros "quotient" y "dividend". Se introduce un "0" al bit menos significativo de ambos registros en el desplazamiento.
- (2) La referencia al registro "Cont16" no es necesaria como se explicó anteriormente.



## Etapa 5 go "1" ΕN [15:0] divisor [15:0] ΕN [31:0] A+B dividend [31:0] [31:0] ΕN [31] [15:0] inc quotient **▶** 1 [15:0] ΕN negDivisor ΕN negDividend ΕN DivisorNoCero ΕN reloj

```
ESTADO_5: begin
if (! dividend [`DdLen])
  quotient <= quotient + 1;
else
  dividend[`DdLen:`HiDdMin] <=
    dividend[`DdLen:`HiDdMin] + divisor;

if (Cont16)
  ProximoEst <= ESTADO_3;
else
  ProximoEst <= ESTADO_6;
end</pre>
```

- (1) La condición "! dividend [`DdLen]" en verdadero indica que de la resta que se hizo de "dividend" en la etapa anterior, no se generó un llevo y por lo tanto se puede incrementar "quotient" para contabilizar la resta. De lo contrario se debe restituir el valor anterior de "dividend" y no se incrementa "quotient".
- (2) La condición de "Cont15" distinto de cero aquí no es relevante pues las iteraciones del lazo se hacen repitiendo las etapas 3, 4, y 5 del pipeline 16 veces.



#### ESTADO\_6: begin

if (negDivisor != negDividend)
 quotient <= - quotient;</pre>

ProximoEst <= ESTADO\_7;

end

- (1) Si los signos del divisor y el dividendo difieren, entonces el cociente es negativo. De lo contrario es positivo.
- (2) Esta es la última etapa del pipeline.