# Proyecto de Arquitectura de Computadoras: Etapa 1

**Materia:** Arquitectura de Computadoras

Etapa del Proyecto: Etapa 1

Fecha: 22/04/2025 Comisión: Número 7

Integrante 1: Bassi, Juan Sebastián - 133646
Integrante 2: Cristobo, Juan Manuel - 137390
Integrante 3: Mosqueira, Juan Segundo - 131415

Integrante 4: Vilas, Santiago - 135163

Logisim-Evolution: v3.9.0

# **ÍNDICE**

| Introducción                                      | 2  |
|---------------------------------------------------|----|
| Etapa 1                                           | 2  |
| Descripción:                                      | 2  |
| Circuito Main                                     | 3  |
| Circuito del Bloque B                             | 3  |
| Valores de Entrada y Salida del Bloque B          | 4  |
| Tabla de Verdad del Bloque B                      | 4  |
| Mapas de Karnaugh del Bloque B para cada Salida   | 5  |
| Sumador Full Adder "FAGP"                         | 6  |
| Valores de Entrada y Salida del Sumador FAGP      |    |
| Tabla de Verdad del Sumador FAGP                  | 6  |
| Mapas de Karnaugh de las salidas del Sumador FAGP | 7  |
| Circuito Sumador Lookahead Tree Adder "SUMLAT"    |    |
| Niveles del circuito                              | 8  |
| Nivel 1                                           | 8  |
| Nivel 2                                           | 10 |
| Nivel 3                                           | 11 |
| Imágenes del circuito entero sumador "SUMLAT"     | 12 |
| Aclaraciones                                      | 13 |

### Introducción

En este informe realizado a partir de la etapa uno del proyecto práctico de la materia "Arquitectura de Computadoras" se detallará el funcionamiento del sumador Lookahead Tree Adder

# **Etapa 1**

# **Descripción:**

En principio usamos un circuito denominado "FAGP" que implementa un sumador Full Adder, el cual realiza la suma de 2 bits y calcula los valores de propagación y generación para los bits de entrada al circuito. Por otro lado, implementamos un circuito "Bloque B" que permite calcular los valores PHL, GHL, CH y CL a partir de los valores de entrada: PH, GH, PL, GL y del carry in del bloque. Para esto, utilizamos compuertas del tipo AND, OR y NOT. Finalmente combinamos "FAGP" y "Bloque B" para implementar un circuito que permite sumar números de 8 bits basándonos en el diseño presentado por la cátedra del Look Ahead Tree Adder.

### **Circuito Main**



### Funcionamiento del circuito Main:

El circuito main utiliza al circuito sumador "SUMLAT" como se pide en el enunciado con bits de entrada a7,a6,a5,a4,a3,a2,a1 y a0 correspondientes al número "a" (a7 dígito más significativo y a0 dígito menos significativo) y b7,b6,b5,b4,b3,b2,b1 y b0 los cuales pertenecen al número "b" (b7 dígito más significativo y b0 dígito menos significativo).

Las salidas s8 a s0 son los bits del resultado de la suma, s8 es el noveno bit (dígito más significativo) en caso de que haya overflow, s7 es el bit del dígito más significativo de la suma en caso de que no haya overflow y s0 el bit del dígito menos significativo.

# Circuito del Bloque B



## Valores de Entrada y Salida del Bloque B



### Tabla de Verdad del Bloque B



# Mapas de Karnaugh del Bloque B para cada Salida



Establecer como expresión

Establecer como expresión

### Sumador Full Adder "FAGP"



# Valores de Entrada y Salida del Sumador FAGP



### Tabla de Verdad del Sumador FAGP



# Mapas de Karnaugh de las salidas del Sumador FAGP





### Circuito Sumador Lookahead Tree Adder "SUMLAT"

### Introducción al circuito:

- Cada pin nombre a<sub>i</sub> siendo i >= 0 e i <= 7, en donde 0 representa al dígito menos significativo del número "a" y 7 corresponde al dígito más significativo del número "a". Lo mismo ocurre con el número "b".
- c; es el carry de entrada del sumador correspondiente al dígito i.
- p<sub>i</sub> es el bit que propaga el sumador FAGP y g<sub>i</sub> es el bit que genera el mismo sumador.
- El Bloque B se encarga de recibir el valor propagado alto (P<sub>H</sub> ó P<sub>HIGH</sub>), valor propagado bajo (P<sub>L</sub> ó P<sub>LOW</sub>), valor generado alto (G<sub>H</sub> ó G<sub>HIGH</sub>), valor generado bajo (G<sub>L</sub> ó G<sub>LOW</sub>) y el carry de entrada (C<sub>in</sub>).

### Niveles del circuito

### Nivel 1

En la primera imagen vemos la suma entre los bits a0 y b0 en el sumador FAGP de la derecha y la suma entre los bits a1 y b1 en el sumador FAGP de la izquierda. En las siguientes imágenes correspondientes al nivel 1 podemos observar que preservan el mismo comportamiento menos en la última del mismo nivel en donde podemos notar que en el sumador de los bits más significativos (a7 y b7) hay un pin de salida "s8" el cual recibirá un valor en caso de que haya overflow y esa suma genere un nuevo número de 9 bits, por ejemplo: 1111 1111 (8bits) + 1111 1111 (8bits) = 1 1111 1110 (9 bits).





### Nivel 2

En los Bloques B del nivel 2, las entradas ya no van a ser las salidas de los circuitos FAGP, si no que serán de los Bloques B inmediatos previos. Por ejemplo; en el lado derecho de SUMLAT las entradas de propagación y generación menos significativas de este nivel ahora provienen del PHL y GHL generados por el Bloque B que trabaja con los dos bits menos significativos, es decir, el PL nuevo será "P1\_0" pues de las dos propagaciones recibidas, "P1\_0" es menos significativa que "P2\_3", que será la ingresada como PH. Lo mismo ocurrirá con la selección de entradas para las variables de generación.



### Nivel 3

Similar al nivel dos, las entradas de propagaciones y generaciones menos significativas van a corresponder a las salidas del Bloque B que trabaja las generaciones y propagaciones menos significativas, y análogamente ocurre para las más significativas.



# Imágenes del circuito entero sumador "SUMLAT"

La primera imagen corresponde a la primera mitad del lado derecho del circuito, y la segunda imagen a la mitad del lado izquierdo.





### **Aclaraciones**

•  $c_{i}$ \_N<sub>j</sub> es el túnel correspondiente a cada sumador, en donde  $c_{i}$  representa al carry de entrada y la i al igual que en  $a_{i}$  y  $b_{i}$  el orden ya mencionado del dígito en el que se encuentra y N<sub>j</sub> corresponde al nivel, siendo j >= 1 y j <= 3, debido a que son 3 niveles para poder llegar al valor de cO que se encuentra en el último bloque. Por ejemplo,  $c_{1}$ \_N1 va a corresponder al dígito más significativo del nivel 1.

 En el último full adder FAGP del circuito "SUMLAT" la salida s8 que corresponde al noveno bit (carry out) en caso de que haya overflow, recibirá la siguiente fórmula C<sub>out</sub> = (c7\_N1\*p7) + g7



 Los valores de propagación "p7" y valor de generación "g7" no se utilizan y podrían no ir en el circuito implementado, pero sin embargo adoptamos la decisión de dejarlos en caso de que se agreguen más bits para sumar y se necesiten más sumadores.



 Como decisión de diseño hemos utilizado como valor de entrada "c0" a la constante 0 ya que asumimos de que la suma siempre la comenzamos sin ningún carry de entrada en el menos significativo.

