Pontifícia Universidade Católica de Minas Gerais Instituto de Ciências Exatas e Informática – ICEI Arquitetura de Computadores I

ARQ1 \_ Aula\_06

Tema: Introdução à linguagem Verilog e simulação em Logisim

#### Preparação

Como preparação para o início das atividades, recomendam-se

- a.) leitura prévia do resumo teórico, do detalhamento na apostila e referências recomendadas
- b.) estudo e testes dos exemplos
- c.) assistir aos seguintes vídeos:

https://www.youtube.com/watch?v=SvcTSNCB4zIhttps://www.youtube.com/watch?v=VkJ71Js3QDwhttps://www.youtube.com/watch?v=JUVeGaJkuDY

#### Orientação geral:

Apresentar todas as soluções em apenas um arquivo com formato texto (.txt). As implementações e testes dos exemplos em Verilog (.v) fornecidos como pontos de partida, também fazem parte da atividade e deverão ser entregues os códigos fontes separadamente. As saídas de resultados, opcionalmente, poderão ser copiadas ao final do código, como comentários.

Outras formas de solução são opcionais; e, se entregues, contarão como atividades extras (c, py). Os programas com funções desenvolvidas em C ou Python (usar modelos para verificação automática de testes das respostas), se entregues, também deverão estar em arquivos separados, com o código fonte, para serem compilados e testados. As execuções deverão, preferencialmente, serem testadas mediante uso de entradas e saídas padrões e os dados/resultados usados para testes armazenados em arquivos textos. Os resultados poderão ser anexados ao código, ao final, como comentários.

Os *layouts* de circuitos deverão ser entregues no formato (.circ), identificados internamente. Figuras exportadas pela ferramenta serão aceitas como arquivos para visualização, mas não terão validade para fins de avaliação. Separar as versões completas (a) das simplificadas (b).

Planilhas, caso utilizadas, deverão ser programadas e/ou usar funções nativas. Também deverão ser entregues em formato texto, com colunas separadas por tabulações ou no formato (.csv).

Arquivos em formato (.pdf), fotos, cópias de tela ou soluções manuscritas serão aceitas como recursos suplementares para visualização e não terão validade para fins de avaliação.

## Atividade: Simplificação de circuitos

01.) Funções lógicas podem ser simplificadas diretamente do mapa de Veitch-Karnaugh:

|   |    |      | Е   |     |     |   |
|---|----|------|-----|-----|-----|---|
|   |    |      | z'  | Z   |     |   |
|   |    | xy∖z | 0   | 1   |     |   |
| Α | x' | 00   | (0) | (1) | y'  | D |
|   | χ' | 01   | (2) | (3) | У   | С |
|   | Х  | 11   | (6) | (7) | _ у |   |
| В | Х  | 10   | (4) | (5) | у'  | D |

$$A = x' \cdot f(z)$$

$$B = x \cdot f(z)$$

$$C = y \cdot f(z)$$

$$D = y' \cdot f(z)$$

$$E = f(x,y)$$

# Exemplo:

Dado o mapa de Veitch-Karnaugh abaixo, determinar a função simplificada equivalente.

|   |    |      | Е                       |                         |    |   |
|---|----|------|-------------------------|-------------------------|----|---|
|   |    |      | z'                      | Z                       |    |   |
|   |    | xy∖z | 0                       | 1                       |    |   |
| Α | x' | 00   | (0)                     | <b>1</b> <sup>(1)</sup> | y' | D |
|   | X' | 01   | <b>1</b> <sup>(2)</sup> | <b>1</b> <sup>(3)</sup> | У  | С |
|   | Х  | 11   | (6)                     | (7)                     | у  |   |
| В | Х  | 10   | <b>1</b> <sup>(4)</sup> | (5)                     | у' | D |

$$f(x,y,z) = \sum m(1,2,3,4) = x' \cdot y' \cdot z + x' \cdot y \cdot z' + x' \cdot y \cdot z + x \cdot y' \cdot z'$$

$$f(x,y,z) = \sum m(1,2,3,4) = x' \cdot z + x' \cdot y + x \cdot y' \cdot z'$$

Montar o mapa de Veitch-Karnaugh e simplificar as funções lógicas abaixo e verificar pelas respectivas tabelas-verdades implementadas em Verilog:

a) 
$$f(x,y,z) = \sum m(1, 5, 7)$$

b) 
$$f(x,y,z) = \sum m(0, 4, 6)$$

c) 
$$f(x,y,z) = \sum m(2, 3, 6, 7)$$

d) 
$$f(x,y,z) = \sum m(1, 2, 3, 6)$$

e) 
$$f(x,y,z) = \sum m(0, 2, 5, 7)$$

02.) O mapa de Veitch-Karnaugh também serve para simplificar produtos de somas (MAXTERMOS):

|   |    |      | Е   |     |    |   |
|---|----|------|-----|-----|----|---|
|   |    |      | Z'  | Z   |    |   |
|   |    | xy∖z | 0   | 1   |    |   |
| Α | Χ' | 00   | (0) | (1) | Y' | D |
|   | Χ' | 01   | (2) | (3) | Y  | С |
|   | Χ  | 11   | (6) | (7) | Y  |   |
| В | X  | 10   | (4) | (5) | Y' | D |

$$A = X + F(Z)$$

$$\mathsf{B} = \mathsf{X}' + \mathsf{F}(\mathsf{Z})$$

$$C = Y' + F(Z)$$

$$\mathsf{D}=\mathsf{Y}'+\mathsf{F}(\mathsf{Z})$$

$$E = F(X,Y)$$

#### Exemplo:

Dado o mapa de Veitch-Karnaugh abaixo, determinar o produto das somas (PoS) simplificado.

|   |    |      | E                       |                         |    |   |
|---|----|------|-------------------------|-------------------------|----|---|
|   |    |      | Z                       | Z'                      |    |   |
|   |    | XY∖Z | 0                       | 1                       |    |   |
| Α | X  | 00   | <b>0</b> (0)            | <b>1</b> <sup>(1)</sup> | Υ  | D |
|   | X  | 01   | <b>1</b> <sup>(2)</sup> | <b>1</b> <sup>(3)</sup> | Υ' | С |
|   | X' | 11   | 0 (6)                   | <b>0</b> <sup>(7)</sup> | Y' |   |
| В | X' | 10   | <b>1</b> <sup>(4)</sup> | <b>0</b> <sup>(5)</sup> | Υ  | D |

$$F(X,Y,Z) = \Pi M(0,5,6,7) = (X+Y+Z) \cdot (X'+Y+Z') \cdot (X'+Y'+Z) \cdot (X'+Y'+Z')$$

(B)

$$F(X,Y,Z) = \Pi M(0,5,6,7) = (X+Y+Z) \cdot (X'+Z') \cdot (X'+Y')$$

Montar o mapa de Veitch-Karnaugh e simplificar as funções lógicas abaixo por MAXTERMOS e verificar pelas respectivas tabelas-verdades implementadas em Verilog:

a) 
$$F(X,Y,Z) = \mathbf{T} M(4,6,7)$$

b) 
$$F(X,Y,Z) = \mathbf{T} M (1, 5, 7)$$

c) 
$$F(X,Y,Z) = \mathbf{T} M (1, 3, 4, 6)$$

d) 
$$F(X,Y,Z) = \Pi M(0, 3, 5, 7)$$

e) 
$$F(X,Y,Z) = \Pi M(1, 2, 6, 7)$$

03.) Se o número de variáveis aumentar, o mapa deve ser modificado ligeiramente, a fim de que as vizinhanças mantenham apenas uma diferença entre elas.

|   |    |       | Е    |      |      | F    |    |   |
|---|----|-------|------|------|------|------|----|---|
|   |    |       | w'   | w'   | W    | W    |    |   |
|   |    | xy\wz | 00   | 01   | 11   | 10   |    |   |
| Α | x' | 00    | (0)  | (1)  | (3)  | (2)  | у' | D |
|   | x' | 01    | (4)  | (5)  | (7)  | (6)  | у  | С |
|   | Х  | 11    | (12) | (13) | (15) | (14) | y  |   |
| В | Х  | 10    | (8)  | (9)  | (11) | (10) | у' | D |
|   |    |       | z'   | Z    | Z    | z'   |    |   |
|   |    |       | Н    | G    |      | Н    |    |   |

#### Exemplo:

Dado o mapa de Veitch-Karnaugh abaixo, determinar a função simplificada equivalente.

|   |    |       | Е                        |                          |                          | F                        |     |            |
|---|----|-------|--------------------------|--------------------------|--------------------------|--------------------------|-----|------------|
|   |    |       | w'                       | w'                       | W                        | W                        |     |            |
|   |    | xy\wz | 00                       | 01                       | 11                       | 10                       |     |            |
| Α | χ' | 00    | <b>0</b> (0)             | <b>1</b> <sup>(1)</sup>  | <b>0</b> <sup>(3)</sup>  | <b>1</b> <sup>(2)</sup>  | у'  | D          |
|   | x' | 01    | <b>0</b> <sup>(4)</sup>  | <b>0</b> <sup>(5)</sup>  | <b>1</b> <sup>(7)</sup>  | <b>1</b> <sup>(6)</sup>  | у   | С          |
|   | Х  | 11    | <b>1</b> <sup>(12)</sup> | <b>0</b> <sup>(13)</sup> | <b>0</b> <sup>(15)</sup> | <b>1</b> <sup>(14)</sup> | _ у |            |
| В | Х  | 10    | <b>0</b> <sup>(8)</sup>  | <b>1</b> <sup>(9)</sup>  | <b>0</b> <sup>(11)</sup> | <b>0</b> <sup>(10)</sup> | у'  | D          |
|   |    |       | z'                       | Z                        | Z                        | z'                       |     | <u>-</u> ' |
|   |    |       | Н                        | G                        |                          | Н                        |     |            |

$$f(x,y,w,z) = \sum m (1,2,6,7,9,12,14)$$

$$= x' \cdot y' \cdot w' \cdot z + x' \cdot y' \cdot w \cdot z' + x' \cdot y \cdot w \cdot z' + x' \cdot y \cdot w \cdot z + x \cdot y' \cdot w' \cdot z + x \cdot y \cdot w' \cdot z' + x \cdot y \cdot w \cdot z'$$

$$f(x,y,w,z) = x' \cdot w \cdot z' + x' \cdot y \cdot w + y' \cdot w' \cdot z + x \cdot y \cdot z'$$

Construir os mapas de Veitch-Karnaugh e simplificar as funções lógicas abaixo e verificar pelas respectivas tabelas-verdades implementadas em Verilog:

a) 
$$f(x,y,w,z) = \sum m(1, 3, 5, 7, 11, 13)$$

b) 
$$f(x,y,w,z) = \sum m(0, 2, 3, 5, 7, 9, 15)$$

c) 
$$f(x,y,w,z) = \sum m(0, 1, 2, 4, 6, 8, 10, 12)$$

d) 
$$f(x,y,w,z) = \sum m(2, 4, 5, 7, 10, 11, 13)$$

e) 
$$f(x,y,w,z) = \sum m(0, 1, 2, 7, 8, 11, 12, 15)$$

04.) O mapa de Veitch-Karnaugh também serve para simplificar produtos de somas (MAXTERMOS):

|   |    | E       |      |      |      | F    |    |   |
|---|----|---------|------|------|------|------|----|---|
|   |    |         | W    | W    | W'   | W'   |    |   |
|   |    | $XY\WZ$ | 00   | 01   | 11   | 10   |    |   |
| Α | X  | 00      | (0)  | (1)  | (3)  | (2)  | Υ  | D |
|   | Х  | 01      | (4)  | (5)  | (7)  | (6)  | Υ' | С |
|   | X' | 11      | (12) | (13) | (15) | (14) | Y' |   |
| В | X' | 10      | (8)  | (9)  | (11) | (10) | Υ  | D |
|   |    |         | Z    | Z'   | Z'   | Z    |    | - |
|   |    |         | Н    | G    |      | Н    |    |   |

$$A = X + F(W,Z) & E = G(X,Y) + W & (A,B) = F(W,Z) \\ B = X' + F(W,Z) & F = G(X,Y) + W' & (C,D) = F(W,Z) \\ C = Y' + F(W,Z) & G = G(X,Y) + Z' & (E,F) = G(X,Y) \\ D = Y + F(W,Z) & H = G(X,Y) + Z & (G,H) = G(X,Y) \\ \end{aligned}$$

## Exemplo:

Dado o mapa de Veitch-Karnaugh abaixo, determinar o produto de somas (PoS) simplificado.

|   |    | E     |                          |                          |                          | F                        |    |   |
|---|----|-------|--------------------------|--------------------------|--------------------------|--------------------------|----|---|
|   |    |       | W                        | W                        | W'                       | W'                       |    |   |
|   |    | XY\WZ | 00                       | 01                       | 11                       | 10                       |    |   |
| Α | Χ  | 00    | <b>1</b> <sup>(0)</sup>  | <b>1</b> <sup>(1)</sup>  | <b>1</b> <sup>(3)</sup>  | <b>1</b> <sup>(2)</sup>  | Υ  | D |
|   | Χ  | 01    | <b>1</b> <sup>(4)</sup>  | <b>0</b> <sup>(5)</sup>  | <b>0</b> <sup>(7)</sup>  | <b>1</b> <sup>(6)</sup>  | Υ' | С |
|   | X' | 11    | <b>1</b> <sup>(12)</sup> | <b>0</b> <sup>(13)</sup> | <b>0</b> <sup>(15)</sup> | <b>1</b> <sup>(14)</sup> | Υ' |   |
| В | X' | 10    | <b>0</b> <sup>(8)</sup>  | <b>1</b> <sup>(9)</sup>  | <b>1</b> <sup>(11)</sup> | <b>0</b> <sup>(10)</sup> | Y  | D |
|   |    |       | Z                        | Z'                       | Z'                       | Z                        |    |   |
|   |    |       | Н                        | G                        |                          | Н                        |    |   |

$$\begin{split} F\left(X,Y,W,Z\right) &= \Pi \ M \ (\ 5,\ 7,\ 8,\ 10,\ 13,\ 15\ ) \\ &= (X+Y'+W+Z')\bullet(X+Y'+W'+Z')\bullet(X'+Y'+W+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Y+W'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'+Z')\bullet(X'$$

Com 
$$(5, 7)$$
:  $(X + Y' + Z')$  (G) Com  $(8,10)$ :  $(X' + Y + Z)$  (H) Com  $(13,15)$ :  $(X' + Y' + Z')$  (G) Com  $(5,7,13,15)$ :  $(Y' + Z')$  (C)

$$\mathsf{F}\;(\mathsf{X},\mathsf{Y},\mathsf{W},\mathsf{Z})=(\mathsf{Y}^{\prime}\mathsf{+}\mathsf{Z}^{\prime})\bullet(\mathsf{X}^{\prime}\mathsf{+}\mathsf{Y}\mathsf{+}\mathsf{Z})$$

Construir os mapas de Veitch-Karnaugh e simplificar as funções lógicas abaixo por MAXTERMOS e verificar pelas respectivas tabelas-verdades implementadas em Verilog:

a) 
$$F(X,Y,W,Z) = \Pi M(2, 5, 7, 11)$$

b) 
$$F(X,Y,W,Z) = \Pi M(4, 8, 9, 11, 13)$$

c) 
$$F(X,Y,W,Z) = TTM(4, 5, 13, 12, 15)$$

d) 
$$F(X,Y,W,Z) = \mathbf{T} M(1,3,6,9,11,15)$$

e) 
$$F(X,Y,W,Z) = \mathbf{T} M(4,5,6,7,13,15)$$

05.) Identificar a equação característica do circuito lógicos abaixo e simplifica-la pelo mapa de Veitch-Karnaugh usando mintermos. Descrever e simular o circuito simplificado em Verilog e Logisim.



06.) Identificar as equações características dos circuitos lógicos abaixo e simplifica-las pelo mapa de Veitch-Karnaugh usando MAXTERMOS. Descrever e simular o circuito simplificado em Verilog e Logisim.



## Extras

07.) Dada a expressão em Verilog abaixo, verificar se há simplificação e montar o circuito equivalente:

```
module FXYZ (output S1, input X, input Y, input Z); assign s1 = ( X | \simY | Z ) & (\simX | Y | \simZ) & (\simX | \simY | \simZ ); endmodule // FXYZ
```

08.) Dada a expressão em Verilog abaixo, verificar se há simplificação e montar o circuito equivalente:

```
module fwxyz (output s1, input w, input x, input y, input z); assign s1 = (w & x & ~y & z) | (w & ~x & y & ~z) | (w & x & ~y & ~z) | (w & x & ~y & ~z); endmodule // fwxyz
```