# 计算机组成实验1

# 单周期CPU核心模块设计仿真

# 518030910283 王航宇

### 一、实验目的和要求

- 1、采用Verilog硬件描述语言在Quartus II EDA设计平台中,基于Intel cyclone II系列FPGA完成具有执行20条MIPS基本指令的单周期CPU模块的设计。根据提供的单周期 CPU示例程序的Verilog代码文件将设计代码补充完整,实现该模块的电路设计。
- 1、利用实验提供的标准测试程序代码,完成单周期CPU模块的功能仿真测试,验证CPU执行所设计的20条RISC指令功能的正确性。

从而理解计算机五大组成部分的协调工作原理,理解存储程序自动执行的原理和掌握运算器、存储器、控制器的设计和实现原理。

## 二、核心代码

#### alu.c补充代码

```
module alu (a,b,aluc,s,z);
   input [31:0] a,b;
  input [3:0] aluc;
  output [31:0] s;
  output
  reg [31:0] s;
  rea
            z;
  always @ (a or b or aluc)
                                        // event
    begin
        casex (aluc)
           4'bx0000: s = a + b;
                                        //x000 ADD
           4'bx100: s = a - b;
                                        //x100 SUB
           4'bx001: s = a \& b;
                                        //x001 AND
                                        //x101 OR
           4'bx101: s = a | b;
           //0111 SRL: rd <- (rt >> sa) (logical)
           4'b01111: s = b >> a;
           4'b1111: s = $signed(b) >>> a; //1111 SRA: rd <- (rt >> sa) (arithmetic)
           default: s = 0;
        endcase
       if (s == 0) z = 1;
          else z = 0;
endmodule
```

根据给定的aluc信号,判断是哪一种运算,写出对应运算的实现代码,具体对应如下图

## 控制信號的意義

```
■ pcsource(1..0)
■ 00: 選擇PC+4
■ 01: 選擇轉移地址
■ 10: 選擇寄存器地址
■ 11: 選擇跳轉地址
■ aluc(3..0)
■ x000: ADD (指令: add, addi, lw, sw)
■ x100: SUB (指令: sub, beq, bne)
■ x001: AND (指令: and, andi)
■ x101: OR (指令: or, ori)
■ x010: XOR (指令: xor, xori)
■ x110: LUI (指令: lui)
■ 0011: SLL (指令: sll)
■ 0111: SRL (指令: srl)
■ 1111: SRA (指令: sra)
```

#### sc cu.v补充代码

```
module sc cu (op, func, z, wmem, wreg, regrt, m2reg, aluc, shift,
              aluimm, pcsource, jal, sext);
   input [5:0] op, func;
                z;
               wreg, regrt, jal, m2reg, shift, aluimm, sext, wmem;
   output [3:0] aluc;
   output [1:0] pcsource;
   wire r_type = ~|op;
   wire i_add = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                 ~func[2] & ~func[1] & ~func[0];
                                                            //100000
   wire i_sub = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                 ~func[2] & func[1] & ~func[0];
                                                            //100010
   wire i_and = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                func[2] & ~func[1] & ~func[0];
                                                            //100100
   wire i or = r type & func[5] & ~func[4] & ~func[3] &
                func[2] & ~func[1] & func[0];
                                                            //100101
   wire i xor = r type & func[5] & \simfunc[4] & \simfunc[3] &
                func[2] & func[1] & \simfunc[0];
                                                             //100110
   wire i sll = r type & \sim func[5] & \sim func[4] & \sim func[3] &
                                                             //000000
                \simfunc[2] & \simfunc[1] & \simfunc[0];
   wire i srl = r type & \sim func[5] & \sim func[4] & \sim func[3] &
                ~func[2] & func[1] & ~func[0];
                                                            //000010
   wire i_sra = r_type & \simfunc[5] & \simfunc[4] & \simfunc[3] &
                ~func[2] & func[1] & func[0];
                                                            //000011
   wire i_jr = r_type \& \sim func[5] \& \sim func[4] \& func[3] \&
                 \simfunc[2] & \simfunc[1] & \simfunc[0];
                                                            //001000
   wire i addi = \sim op[5] & \sim op[4] & op[3] & \sim op[2] & \sim op[1] & \sim op[0]; //001000
   wire i_andi = op[5] & op[4] & op[3] & op[2] & op[1] & op[0]; //001100
```

```
wire i ori = \sim op[5] & \sim op[4] & op[3] & op[2] & \sim op[1] & op[0]; //001101
   wire i_xori = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& op[1] \& \sim op[0]; //001110
   wire i_lw = op[5] & \simop[4] & \simop[3] & \simop[2] & op[1] & op[0]; //100011
   wire i_sw = op[5] & \simop[4] & op[3] & \simop[2] & op[1] & op[0];
                                                                        //101011
   wire i_beq = \sim op[5] & \sim op[4] & \sim op[3] & op[2] & \sim op[1] & \sim op[0];//000100
   wire i bne = \sim op[5] \& \sim op[4] \& \sim op[3] \& op[2] \& \sim op[1] \& op[0]; //000101
   wire i_lui = \sim op[5] & \sim op[4] & op[3] & op[2] & op[1] & op[0];
   wire i_j = -op[5] & -op[4] & -op[3] & -op[2] & op[1] & -op[0];//000010
   wire i_jal = \sim op[5] \& \sim op[4] \& \sim op[3] \& \sim op[2] \& op[1] \& op[0]; //000011
   assign pcsource[1] = i_jr | i_j | i_jal;
   assign pcsource[0] = ( i beq & z ) | (i bne & ~z) | i j | i jal ;
   assign wreg = i add | i sub | i and | i or
                                                 | i xor
                 i sll | i srl | i sra | i addi | i andi |
                 i_ori | i_xori | i_lw | i_lui | i_jal;
   assign aluc[3] = i sra;
   assign aluc[2] = i sub | i beq | i bne | i or | i ori | i lui | i srl | i sra;
   assign aluc[1] = i_xor | i_sll | i_srl | i_sra | i_xori | i_lui;
   assign aluc[0] = i_and | i_andi | i_or | i_ori | i_sll | i_srl | i_sra;
   assign shift = i sll | i srl | i sra;
   assign aluimm = i addi | i andi | i ori | i xori | i lw | i sw | i lui;
   assign sext = i_addi | i_lw | i_sw | i_beq | i_bne;
   assign wmem = i sw;
   assign m2reg = i lw;
   assign regrt = i_addi | i_andi | i_ori | i_xori | i_lw | i_lui;
   assign jal = i_jal;
endmodule
```

首先判断指令类型, r\_type用于判断指令是否是R型指令。

如果是R型指令,根据对应的func处代码写出逻辑表达式,生成表示指令的中间变量如果是I型或是I型指令,根据op处代码写出逻辑表达式,也生成表示指令的中间变量

### 控制部件設計

### 首先確認是什麼指令,即對指令進行譯碼

|     | R 類型   | l 類型   |     |      |        |  |  |  |  |  |
|-----|--------|--------|-----|------|--------|--|--|--|--|--|
| 指令  | op(50) | func(  | 50) | 指令   | op(50) |  |  |  |  |  |
| add | 000000 | 100    | 000 | addi | 001000 |  |  |  |  |  |
| sub | 000000 | 1000   | 010 | andi | 001100 |  |  |  |  |  |
| and | 000000 | 100    | 100 | ori  | 001101 |  |  |  |  |  |
| or  | 000000 | 100    | 101 | xori | 001110 |  |  |  |  |  |
| xor | 000000 | 100    | 110 | lw   | 100011 |  |  |  |  |  |
| sll | 000000 | 0000   | 000 | sw   | 101011 |  |  |  |  |  |
| srl | 000000 | 0000   | 010 | beg  | 000100 |  |  |  |  |  |
| sra | 000000 | 000011 |     | bne  | 000101 |  |  |  |  |  |
| jr  | 000000 | 001000 |     | lui  | 001111 |  |  |  |  |  |
|     |        |        |     |      |        |  |  |  |  |  |
| 指令  | op(50) |        |     | 指令   | op(50) |  |  |  |  |  |
| j   | 000010 |        |     | jal  | 000011 |  |  |  |  |  |

然后, 根据不同指令对于不同控制信号的需要列出表格, 写出控制信号的逻辑表达式

| 指令   | 指令    | 格式     |         |     | alud<br>[30 |   | shift | aluimm | sext | wmem | wreg | m2reg | regrt | call<br>jal |
|------|-------|--------|---------|-----|-------------|---|-------|--------|------|------|------|-------|-------|-------------|
| add  | add 1 | rd, rs | s, rt   |     | 0 0         | - | 0     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| sub  | sub 1 | rd, rs | s, rt   | X   | 1 0         | 0 | 0     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| and  | and 1 | rd, rs | s, rt   | X   | 0 0         | 1 | 0     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| or   | or 1  | rd, rs | s, rt   | X   | 1 0         | 1 | 0     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| xor  | xor 1 | rd, rs | s, rt   | X   | 0 1         | 0 | 0     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| s11  | s11 1 | rd, rt | , sa    | 0   | 0 1         | 1 | 1     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| srl  | srl : | rd, rt | , sa    | 0   | 1 1         | 1 | 1     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| sra  | sra 1 | rd, rt | , sa    | 1   | 1 1         | 1 | 1     | 0      | X    | 0    | 1    | 0     | 0     | 0           |
| jr   | jr 1  | rs     |         | X   | х х         | X | X     | X      | X    | 0    | 0    | X     | X     | X           |
|      |       |        |         |     |             |   |       | _      |      |      | _    |       |       |             |
| addi | addi  | rt, r  | s, im   | X   | 0 0         | 0 | 0     | 1      | 1    | 0    | 1    | 0     | 1     | 0           |
| andi | andi  | rt, r  | s, im   | X   | 0 0         | 1 | 0     | 1      | 0    | 0    | 1    | 0     | 1     | 0           |
| ori  | ori   | rt, r  | s, im   | X   | 1 0         | 1 | 0     | 1      | 0    | 0    | 1    | 0     | 1     | 0           |
| xori | xori  | rt, r  | s, im   | X   | 0 1         | 0 | 0     | 1      | 0    | 0    | 1    | 0     | 1     | 0           |
| 1w   | 1w    | rt, i  | imm(rs) | X   | 0 0         | 0 | 0     | 1      | 1    | 0    | 1    | 1     | 1     | 0           |
| SW   | sw    | rt, i  | imm(rs) | X   | 0 0         | 0 | 0     | 1      | 1    | 1    | 0    | 0     | 0     | 0           |
| beq  | beq   | rs, r  | rt, im  | ı x | 1 0         | 0 | 0     | 0      | 1    | 0    | 0    | 0     | 0     | 0           |
| bne  | bne   | rs, r  | rt, imm | x x | 1 0         | 0 | 0     | 0      | 1    | 0    | 0    | 0     | 0     | 0           |
| lui  | lui   | rt, i  | mm      | X   | 1 1         | 0 | X     | 1      | X    | 0    | 1    | 0     | 1     | 0           |
|      |       |        |         |     |             |   |       |        |      | 0    |      |       |       |             |
| j    | j     | addr   |         | X   | хх          | X | X     | X      | X    | 0    | 0    | X     | X     | X           |
| jal  | jal   | addr   |         | X   | хх          | X | X     | X      | X    | 0    | 1    | X     | X     | 1           |

## 三、仿真结果

#### 总仿真图



#### 仿真细节图1



可以看到,PC在resetn置1且每个clock上升沿时加4,然后inst在每个imem\_clk上升沿时取址。 事实上,imem\_clk和dmem\_clk分贝作为指令ROM和数据RAM的同步时钟

### 冬二



可以看到420ns时, pc=00000070, inst=20A5FFFF, aluout=00000001, memout=00000000



680ns时, pc=00000020, inst=20A5FFFF, aluout=00000002, memout=00000000

### 图四



900ns时, pc=00000024, inst=34A8FFFF, aluout=0000FFFF, memout=00000000



1.08us时, pc=00000020, inst=20A5FFFF, aluout=00000000, memout=00000000

### 图六



1.355us时,程序跳转到死循环,pc=00000058,inst=000843C2,aluout=0001FFFF

### 四、设计思路分析

单周期CPU指的是一条指令的执行在一个时钟周期内完成,然后开始下一条指令的执行,即一条指令用一个时钟周期完成。电平从低到高变化的瞬间称为时钟上升沿,两个相邻时钟上升沿之间的时间间隔称为一个时钟周期。

CPU在处理指令时,一般需要经过以下几个步骤:取指令IF、指令译码ID、指令执行EXE、存储器访问MEM、结果写回WB。单周期CPU,是在一个时钟周期内完成这五个阶段的处理。

### 單周期 CPU + 指令存儲器 + 數據存儲器 op is it id salfund op is it imm add Control Unit op func p4 rs rt (31...28)rd rt (27..0) Inst aluc mem ALU clock sa Data 0: PC+4 mem imm 1: BranchAddr add 2: RegAddr **(**(2 / 3: JumpAddr

上图就是单周期CPU数据通路和控制线路图,其中指令和数据存储在不同的存储器中。

从顶层文件sc\_computer中可知,此单周期sc\_computer由CPU、指令ROM、数据RAM共三个模块组成。三个模块之间由定义为wire型连接信号线的多路数据连接信号线通过各个模块的输入输出端口(信号)进行互联。同层同名的信号线连通不同模块的端口,一个模块的输出信号可做为一个或者多个模块的输入信号。

详细理解cpu模块下子模块功能:

alu:al\_unit:输入为a,b和aluc,根据控制信号aluc对a,b两个数进行运算操作,并把最终结果赋给输出s,如果s为零,输出z置1,否则z置0

mux2x32:alu\_a: 用于选择ALU操作数a。如果控制信号shift为1,那么输出alua就等于sa,否则alua等于ra

mux2x32:alu\_b: 用于选择ALU操作数b。如果控制信号aluimm为1, 那么输出alub就等于immediate, 否则alub等于data

cla32:br\_adr: 用于计算跳转指令时下一条指令的地址。令adr的值等于p4+offset

sc\_cu:cu: 根据op和func段指令和ALU输出的z控制信号, 生成用于之后操作的控制信号

- pcsource用于选择下一条指令的地址
- wreg是寄存器堆的写使能信号
- aluc控制ALU的运算
- shift控制ALU操作数a的值

- aluimm控制ALU操作数b的值
- sext控制符号扩展和零扩展
- wmem控制数据存储器写入
- m2reg控制寄存器写入
- regrt控制写入的目标寄存器
- jal控制jal指令的跳转

dff32:ip:给PC设计一个D寄存器

mux2x32:link: 用于选择下一条指令是否需要跳转。如果控制信号jal为1,那么输出res就等于p4,否则res就等于alu\_mem的值

mux4x32:pcsource:根据控制信号pcsource的值,选择下一条指令的地址

cla32:pcplus4: p4=pc+4, 为下一条指令的地址

mux2x5:reg\_wn:用于选择是取rt还是rd作为写入的目标寄存器地址。如果控制信号regrt为1,输出reg\_dest就取rt,否则就取rd

mux2x32:result: 用于选择是ALU的计算结果还是数据存储器的数据。如果控制信号m2reg为1, alu\_mem就取mem的值,否则就取alu的值

regfile:rf: (1)输入寄存器rna、rnb,输出读取的内容qa、qb;

(2)根据时钟信号clk、clrn和写信号we,在指定寄存器wn处写入数据d;

(3)根据时钟信号和复位信号clrn,将所有32个寄存器清零