

## AN3988 应用笔记

### 适用于 STM32F40x/41x 微控制器的时钟配置工具

### 简介

本应用笔记介绍了适用于 STM32F4xx 微控制器系列的时钟系统配置工具。

此工具的目的是帮助用户配置微控制器时钟,并将电源和 Flash 访问模式等参数考虑在内。

此配置工具在"STM32F4xx\_Clock\_Configuration\_VX.Y.Z.xls"文件中实现,该文件随STM32F4xx 标准外设库提供,并可以从 *www.st.com* 下载。

此工具支持 STM32F4xx 的下列功能:

- 配置系统时钟、HCLK源和输出频率。
- 配置 Flash 延迟(等待周期数取决于 HCLK 频率)。
- 设置 PCLK1、PCLK2、TIMCLK(定时器时钟)、USBCLK 和 I2SCLK 频率。
- 生成含有上述全部设置的可直接使用的 *system\_stm32f4xx.c* 文件(STM32F4xx CMSIS Cortex-M4 器件外设访问层系统源文件)。

在本文档中,STM32F4xx\_Clock\_Configuration\_VX.Y.Z.xls 称为"时钟工具"。

在使用时钟工具之前,必须阅读 STM32F4xx 微控制器参考手册 (RM0090)。本应用笔记不是参考手册的替代。

此工具仅支持 A 版 STM32F4xx。

注: 对于 VX.Y.Z, 请参见工具版本, 例如 V1.0.0

2011 年 10 月 文档 ID 022298 第 1 版 1/21

# 目录

| 1 | 词汇表                       | 5    |
|---|---------------------------|------|
| 2 | 使用入门                      | 6    |
|   | 2.1 软件要求                  | 6    |
|   | 2.2 硬件要求                  | 7    |
|   | 2.2.1 简介                  | 7    |
|   | 2.2.2 STM32F4xx 微控制器的时钟方案 |      |
|   | 2.2.3 I2S 时钟发生器           | 9    |
| 3 | 教程                        | . 11 |
|   | 3.1 向导模式                  | . 11 |
|   | 3.1.1 分步过程                | 11   |
|   | 3.2 专家模式                  | . 15 |
| 4 | 已知限制                      | . 18 |
| 5 | 结论                        | . 19 |
| 6 | 版末压由                      | 20   |

AN3988 表格索引

# 表格索引

| 表 <b>1</b> . | 术语定义                        | 5 |
|--------------|-----------------------------|---|
| 表 2.         | 等待周期数与 CPU 时钟 (HCLK) 频率对应关系 | 9 |
| 表 3.         | 文档版本历史                      |   |



图片索引

## 图片索引

| 图 1.  | 时钟方案        | 8    |
|-------|-------------|------|
|       | I2S 时钟发生器架构 |      |
|       | 向导模式用户界面    |      |
|       | HSE 值超出范围   |      |
|       | VDD 超出范围    |      |
|       | HCLK 错误消息   |      |
|       | 选择时钟源       |      |
|       | 无可用配置错误     |      |
|       | 文件生成错误      |      |
|       | 专家模式用户界面    |      |
|       | 超出系统时钟频率    |      |
| 图 12. | 超出 PLL 输入频率 | . 16 |
| 图 13  | 128         | 16   |

**AN3988** 

AN3988 词汇表

## 1 词汇表

### 表 1. 术语定义

| 术语               | 说明           |
|------------------|--------------|
| HCLK             | AHB 时钟       |
| PCLK1            | APB1 时钟      |
| PCLK2            | APB2 时钟      |
| TIMCLK           | 定时器时钟        |
| USB OTG FS       | USB 全速 OTG   |
| F <sub>CPU</sub> | Cortex-M4 时钟 |
| Ext.Clock        | 外部时钟         |
| $V_{DD}$         | 电源           |
| HSI              | 高速内部时钟       |
| HSE              | 高速外部时钟       |
| MCLK             | 主时钟          |
| I2S              | 内部集成音频       |
| Fs               | 采样频率         |
| I2SCLK           | I2S 时钟       |
| RNG              | 随机数发生器       |
| SDIO             | 安全数字输入/输出接口  |

使用入门 AN3988

## 2 使用入门

本节介绍开始使用时钟工具所需的系统要求和步骤。

### 2.1 软件要求

要在 Windows<sup>®</sup> 操作系统中使用时钟工具,必须在至少有 256 MB RAM 的 PC 中安装最新版本的 Windows,如 Windows XP、Vista 或 Windows 7。

在开始使用时钟工具前,确保已在计算机上安装了 Microsoft® Office, 然后按照以下步骤操作:

- 从 *www.st.com* 下载最新版的适用于 STM32F4xx 产品的**时钟工具**。
- 启用宏和 ActiveX 控件:

#### Excel® 1997-2003 版

- 1. 单击菜单栏中的工具
- 2. 单击宏
- 3. 单击安全性
- 4. 单击低(不建议使用)

注: 如果未启用 ActiveX 控件,将显示一条警告消息,询问是否启用 ActiveX。此时,应单击"确定"以启用 ActiveX 控件。

#### Excel 2007 版

- 1. 单击 Microsoft Office 按钮, 然后单击 Excel 选项。
- 2. 依次单击信任中心、信任中心设置、宏设置。
- 3. 单击启用所有宏(不推荐;可能会运行有潜在危险的代码)。
- 4. 依次单击信任中心、信任中心设置、ActiveX设置。
- 5. 单击无限制启用所有控件并且不进行提示(不推荐;可能会运行有潜在危险的控件)。
- 6. 单击确定。
- 注: 有关如何启用宏和 ActiveX 控件的更多信息,请参见 Microsoft Office 网站。

**AN3988** 使用入门

### 2.2 硬件要求

#### 2.2.1 简介

时钟工具可以为 STM32F4xx 微控制器配置系统时钟并生成 system\_stm32f4xx.c 文件。

*system\_stm32f4xx.c* 可以作为系统时钟配置文件的模板,用户可以轻松修改该文件以选择相应的系统时钟频率和配置 CPU 对 Flash 的等待周期。

#### 2.2.2 STM32F4xx 微控制器的时钟方案

本节介绍的系统时钟方案取决于电压要求 (V<sub>DD</sub>) 与系统时钟频率的关系以及对 Flash 的等待周期与系统时钟频率的关系。

可以使用三种不同的时钟源来驱动系统时钟 (SYSCLK):

- 1. **HSI** (16 MHz) 振荡器时钟
- 2. **HSE**(4 MHz 到 26 MHz)振荡器时钟
- 3. **主锁相环 (PLL)** 时钟,PLL 压控振荡器输入频率在 1 MHz 到 2 MHz 之间(推荐使用 2 MHz 以减小 PLL 抖动),有 M、N、P 和 Q 多个分频器。

除以下时钟外,所有外设时钟均源自 SYSCLK:

- 1. USB OTG FS 时钟 (48 MHz)、RNG 时钟 (48 MHz) 和 SDIO 时钟 (48 MHz), 这些时钟 源自 PLL (PLL48CLK) 的特定输出。
- 2. I2S 时钟。要实现高品质的音频性能,I2S 时钟可源自特定的 PLL (PLLI2S) 或映射到 I2S\_CKIN 引脚的外部时钟。

使用入门 **AN3988** 

#### 图 1. 时钟方案





**AN3988** 使用入门

表 2. 等待周期数与 CPU 时钟 (HCLK) 频率对应关系<sup>(1)</sup>

| 体体用物 (MC)         | f <sub>HCLK</sub> (MHz)       |                               |                               |                                      |
|-------------------|-------------------------------|-------------------------------|-------------------------------|--------------------------------------|
| 等待周期 (WS)<br>(延迟) | 电压范围<br>2.7 V - 3.6 V         | 电压范围<br>2.4 V - 2.7 V         | 电压范围<br>2.1 V - 2.4 V         | 电压范围<br>1.8 V - 2.1 V <sup>(2)</sup> |
| 0 WS(1 个 CPU 周期)  | 0 <f<sub>HCLK≤ 30</f<sub>     | $0 < f_{HCLK} \le 24$         | 0 <f<sub>HCLK ≤ 18</f<sub>    | 0 < f <sub>HCLK</sub> ≤ 16           |
| 1 WS(2 个 CPU 周期)  | 30 <f<sub>HCLK ≤ 60</f<sub>   | 24 <f<sub>HCLK≤ 48</f<sub>    | 18 <f<sub>HCLK ≤ 36</f<sub>   | 16 <f<sub>HCLK ≤ 32</f<sub>          |
| 2 WS(3 个 CPU 周期)  | 60 <f<sub>HCLK ≤ 90</f<sub>   | 48 < f <sub>HCLK</sub> ≤ 72   | 36 < f <sub>HCLK</sub> ≤ 54   | 32 < f <sub>HCLK</sub> ≤ 48          |
| 3 WS(4 个 CPU 周期)  | 90 <f<sub>HCLK ≤ 120</f<sub>  | 72 < f <sub>HCLK</sub> ≤ 96   | 54 <f<sub>HCLK ≤ 72</f<sub>   | 48 < f <sub>HCLK</sub> ≤ 64          |
| 4 WS(5 个 CPU 周期)  | 120 <f<sub>HCLK ≤ 150</f<sub> | 96 < f <sub>HCLK</sub> ≤ 120  | 72 < f <sub>HCLK</sub> ≤ 90   | 64 < f <sub>HCLK</sub> ≤ 80          |
| 5 WS(6 个 CPU 周期)  | 150 <f<sub>HCLK ≤ 168</f<sub> | 120 <f<sub>HCLK ≤ 144</f<sub> | 90 < f <sub>HCLK</sub> ≤ 108  | 80 < f <sub>HCLK</sub> ≤ 96          |
| 6 WS (7 个 CPU 周期) |                               | 144 <f<sub>HCLK ≤ 168</f<sub> | 108 < f <sub>HCLK</sub> ≤ 120 | 96 < f <sub>HCLK</sub> ≤ 112         |
| 7 WS(8 个 CPU 周期)  |                               |                               | 120 <f<sub>HCLK ≤ 138</f<sub> | 112 < f <sub>HCLK</sub> ≤ 128        |

- 1. 当 PWR\_CR 寄存器的 VOS 位置"0"时, $f_{HCLK}$  的最大值为 144 MHz。
- 2. 如果 PDR\_ON 设置为  $V_{SS}$ ,则此值可降到 1.7 V。

#### 2.2.3 I2S 时钟发生器

本节介绍与主时钟 MCLK(使能或禁止)、帧宽以及 I2S 外设时钟 (I2SCLK) 相关的 I2S 时钟发生器。

图 2. I2S 时钟发生器架构



音频采样频率可能是 192 kHz、96 kHz、48 kHz、44.1 kHz、32 kHz、22.05 kHz、16 kHz、11.025 kHz 或 8 kHz。为达到所需频率,需要根据以下公式对线性分压器 (DIV) 进行编程:

主时钟使能时(SPI\_I2SPR 寄存器中的 MCKOE 位置 1):

- Fs = I2SxCLK/[(16\*2)\*((2\*I2SDIV)+ODD)\*8)] (通道中数据帧的宽度为 16 位)
- Fs = I2SxCLK/[(32\*2)\*((2\*I2SDIV)+ODD)\*4)] (通道中数据帧的宽度为 32 位)

其中 ODD 是预分频器的奇数因子。

使用入门 AN3988

当主时钟已禁止(MCKOE 位清零)时:

● FS = I2SxCLK/[(16\*2)\*((2\*I2SDIV)+ODD))](通道中数据帧的宽度为 16 位时)

● FS = I2SxCLK/[(32\*2)\*((2\*I2SDIV)+ODD))](通道中数据帧的宽度为 32 位时)

此工具可执行 PLLI2S\_N 和 PLLI2S\_R 的最佳配置,保证采样频率误差最小且符合 I2S 参数(帧宽度、MCKO 和采样频率)。

注: "system\_stm32f4xx.c"文件中只配置 PLLI2S\_N 和 PLLI2S\_R。

此工具不配置 I2S 寄存器。

该工具还计算采样频率误差,作为输出文件"system\_stm32f4xx.c"中未配置的 I2S 参数的指标。

AN3988 教程

## 3 教程

本节分步介绍如何使用时钟工具配置所有系统时钟和生成 system\_stm32f4xx.c 文件。可使用两种模式:**向导和专家**。在**配置模式**列表框中进行选择。

### 3.1 向导模式

此模式(默认模式)引导用户轻松快速地完成一系列步骤来获得所需的系统时钟配置。

图 3. 向导模式用户界面



注: "View(视图)"接钮用于激活或停用 xls 文件的全屏查看。

"Reset (复位)"按钮用于设置默认配置的系统时钟。

#### 3.1.1 分步过程

1. 如果应用中用到 HSE,则将其频率设置为介于最小值 4 MHz 和最大值 26 MHz 之间的值。 注: 每次用户更改 HSE 振荡器频率值时,都必须修改 stm32f4xx.h 文件中 HSE\_VALUE 的定义。 如果输入的频率超出范围,将显示一条如图 4 所示的错误消息。必须输入有效的频率。 教程 AN3988

#### 图 4. HSE 值超出范围



 输入介于 1.8 V 和 3.6 V 之间的 V<sub>DD</sub> 电源电压(参见图 3: 向导模式用户界面)。如果 V<sub>DD</sub> 电压超出范围,将显示一条如图 5 所示的错误消息。

#### 图 5. V<sub>DD</sub> 超出范围



- 3. 配置主调压器输出电压:
  - 从列表框中选择 Scale1 mode (Scale1 模式), 获取最大值为 168 MHz 的系统时 钟频率 (f<sub>HCLK</sub>)。
  - 选择 Scale2 mode (Scale2 模式),获取最大值为 144 MHz 的系统时钟频率 (f<sub>HCLK</sub>)。
- 4. 配置 Prefetch buffer (预取缓冲器)、Instruction Cash (指令缓存)和 Data cash (数据缓存) (从列表框中选择 ON 或 OFF)。
- 5. 在此版本中,预取缓冲器始终为 OFF。
- 6. 指定是否需要 PLLI2S。如果需要,使能该时钟并按照步骤 9、10、11 和 12 进行操作。否则,转到步骤 5。
- 7. 指定 USB OTG FS、RNG 或 SDIO 操作是否需要 48 MHz 时钟。如果需要,这将对 PLL 配置中的参数设置添加一个约束条件。如果不需要,则不会添加任何 USB 约束条件。
- 8. 设置所需的 HCLK 频率。最大 HCLK 频率取决于主调压器电压输出的 Scale1/Scale2 模式(参见步骤 4)以及  $V_{DD}$  电压(参见表 2)。如果输入的值高于最大 HCLK 频率,将显示一条如86 所示的错误消息。

AN3988 教程

#### 图 6. HCLK 错误消息



- 9. 从列表框中选择 PCLK1 和 PCLK2 预分频器设置,获取所需的 PCLK1 和 PCLK2 频率。TIMCLK 频率会根据 PCLK1 和 PCLK2 预分频器设置自动进行配置。
- 10. 参见步骤 8。
- 11. 从 I2S 源中选择 I2S 时钟源。如果选择外部时钟作为 I2S 外设的时钟源,则忽略步骤 10、11 和 12。
- 12. 如果选择 PLLI2S 作为 I2S 时钟源,则选择帧宽度(16 位或 32 位)。
- 13. 指定是使能还是禁止主时钟(从列表中选择 ON/OFF)。
- 14. 从列表框中选择 Fs。Fs 值可以是 192 kHz、96 kHz、48 kHz、44.1 kHz、32 kHz、22.05 kHz、16 kHz、11.025 kHz 和 8 kHz。
- 15. 单击 RUN (运行) 按钮。

如果有多个时钟源可用,将通过一个消息框显示可选择的时钟源。(参见图7)。选择 HSE、HSI 或 PLL(源自 HSI 或 HSE)。

#### 图 7. 选择时钟源



1. 使能 USB 和/或 I2S(在时钟工具中选中相应复选框)且所选 HCLK 频率不可用时,将弹出一个消息框显示可供使用的最接近的 HCLK 时钟频率。

教程 AN3988

图 8. 无可用配置错误



配置 Flash 延迟:运行应用程序后,等待周期数将自动配置为最佳值(最低可能值),可以使用其它大于所选值的数值对此加以修改。

单击 RUN (运行) 按钮显示进度条。

16. 最后,单击 Generate (生成) 按钮自动生成 system\_stm32f4xx.c 文件。

将在时钟工具所在的位置生成 *system\_stm32f4xx.c* 文件。检查此文件,以确认系统时钟 *SystemCoreClock* 的值、HCLK 值、PCLK1 值和 PCLK2 值、Flash 访问模式以及 *SetSysClock* 函数中定义的其它参数。

必须将 system\_stm32f4xx.c 文件添加到将要创建的工作项目。

如果未生成此文件,将显示一条如图9所示的错误消息。

图 9. 文件生成错误



AN3988 教程

### 3.2 专家模式

此模式在配置设置方面具有更高的灵活性,但前提是用户确保配置正确。

图 10. 专家模式用户界面



- "View(视图)"按钮用于激活或停用 xls 文件的全屏查看。
- "Reset (复位)"按钮用于设置默认配置的系统时钟。

#### 1. 按照以下步骤配置 SYSCLK 频率:

- a) 如果应用中用到 HSE,则频率范围应设置为:
- 最小值 4 MHz。
- 最大值 26 MHz。 *注: 每次用户更改 HSE 振荡器频率值时,都必须修改 stm32f4xx.h 文件中 HSE\_VALUE 的定义。*

如果输入的频率超出范围,将显示一条如图 4 所示的错误消息。必须输入有效的频率。

- b) 输入介于 1.8 V 和 3.6 V 之间的 V<sub>DD</sub> 电源电压(参见*图 10: 专家模式用户界面*)。
- c) 配置主调压器输出电压:
- 从列表框中选择 Scale1 mode (Scale1 模式), 获取最大值为 168 MHz 的系统时 钟频率 (f<sub>HCLK</sub>)。
- 选择 Scale2 mode (Scale2 模式),获取最大值为 144 MHz 的系统时钟频率 (f<sub>HCLK</sub>)。
- d) 配置 SYSCLK 源(PLL、HSE 或 HSI)。如果时钟源选择无效(HCLK 频率过高),将显示一条如图 11 所示的错误消息。

教程 AN3988

#### 图 11. 超出系统时钟频率



- e) 如果选择 PLL 作为 SYSCLK 源,则必须为 PLL 选择时钟源(HSE 或 HSI)。
- f) 如果选择 PLL 作为 SYSCLK 源,应配置主 PLL(M) 的分频系数,以使 PLLVCO 频率介于 1 MHz 与 2 MHz 之间。如果选择的分频系数无效,将显示一条如图 12 所示的错误消息。如果 I2S 频率高于 192 MHz,将显示一条如图 13 所示的错误消息。

#### 图 12. 超出 PLL 输入频率



#### 图 13. I2S 频率超出范围



- g) 使用 AHBPrescaler 列表框设置 HCLK 预分频器, 获取所需的 HCLK 频率。
- h) 从列表框中选择 PCLK1 预分频器设置,获取所需的 PCLK1 频率。TIMCLK 频率 会根据 PCLK1 预分频器设置自动进行配置。
- i) 从列表框中选择 PCLK2 预分频器设置,获取所需的 PCLK2 频率。TIMCLK 频率 会根据 PCLK2 预分频器设置自动进行配置。
- j) 配置 Flash 延迟:设置 HCLK 预分频器后, Flash 等待周期数将自动配置为最佳值(最低可能值),可以使用其它大于所选值的数值对此加以修改。
- k) 单击 Generate (生成) 按钮生成时钟配置文件。

AN3988 教程

#### 2. 按照以下步骤配置 I2S 时钟频率:

- a) 如果需要 PLLI2S,则使能该时钟,然后按照以下步骤操作。
- b) 如果选择外部时钟源作为 I2S 时钟源,则可以忽略以下步骤。
- c) 如果选择 PLLI2S 作为 I2S 外设的时钟源,则配置 PLLI2S(N) 倍频系数。
- d) 如果选择 PLLI2S 作为 I2S 外设的时钟源,则配置 PLLI2S(R)分频系数。
- e) 如果选择 PLLI2S 作为 I2S 时钟源,则选择帧宽度(16 位或 32 位)并指定是使能 还是禁止主时钟。
- f) 从列表框中选择 Fs。Fs 值可以是 192 kHz、96 kHz、48 kHz、44.1 kHz、32 kHz、22.05 kHz、16 kHz、11.025 kHz 和 8 kHz。

#### 3. 配置 USB OTG FS、RNG 或 SDIO 时钟

为 USB OTG FS、SDIO 和 RNG 配置 PLL(Q) 分频系数。

#### 4. 可选配置

配置 Prefetch buffer(预取缓冲器)、Instruction Cash(指令缓存)和 Data cash(数据缓存)。

#### 5. 生成 system\_stm32f4xx.c 文件

单击 Generate (生成) 按钮自动生成 system\_stm32f4xx.c 文件。

将在时钟工具所在的位置生成 *system\_stm32f4xx.c* 文件。检查此文件,以确认 SYSCLK "SystemCoreClock"的值、HCLK 值、PCLK1 值和 PCLK2 值、Flash 访问模式以及 "SetSysClock"函数中定义的其它参数。

必须将 system\_stm32f4xx.c 文件添加到将要创建的工作项目。

已知限制 AN3988

## 4 已知限制

本节介绍时钟配置工具的已知限制。 此工具不支持使用 HSE 外部时钟源(HSE 旁路)的配置。



AN3988 结论

## 5 结论

本应用笔记介绍了用于 STM32F4xx 微控制器器件的时钟工具的使用方法。此工具可使用两种配置模式生成源代码文件 *system\_stm32f4xx.c*,以配置 STM32F4xx 的时钟系统。 共有两种模式。

第一种模式为向导模式,用户可在该模式下轻松快速地配置系统时钟。

第二种模式为专家模式。此模式在设置系统时钟配置方面具有更高的灵活性,但仍需符合所有产品约束条件。



版本历史 AN3988

## 6 版本历史

表 3. 文档版本历史

| 日期          | 版本 | 变更   |
|-------------|----|------|
| 2011年10月10日 | 1  | 初始版本 |

#### 请仔细阅读:

中文翻译仅为方便阅读之目的。该翻译也许不是对本文档最新版本的翻译,如有任何不同,以最新版本的英文原版文档为准。

本文档中信息的提供仅与ST产品有关。意法半导体公司及其子公司("ST")保留随时对本文档及本文所述产品与服务进行变更、更正、修改或改进的权利,恕不另行通知。

所有ST产品均根据ST的销售条款出售。

买方自行负责对本文所述ST产品和服务的选择和使用,ST概不承担与选择或使用本文所述ST产品和服务相关的任何责任。

无论之前是否有过任何形式的表示,本文档不以任何方式对任何知识产权进行任何明示或默示的授权或许可。如果本文档任何部分涉及任何第三方产品或服务,不应被视为 ST 授权使用此类第三方产品或服务,或许可其中的任何知识产权,或者被视为涉及以任何方式使用任何此类第三方产品或服务或其中任何知识产权的保证。

除非在ST的销售条款中另有说明,否则,ST对ST产品的使用和/或销售不做任何明示或默示的保证,包括但不限于有关适销性、适合特定用途(及其依据任何司法管辖区的法律的对应情况),或侵犯任何专利、版权或其他知识产权的默示保证。

意法半导体的产品不得应用于武器。此外,意法半导体产品也不是为下列用途而设计并不得应用于下列用途:(A)对安全性有特别要求的应用,例如,生命支持、主动植入设备或对产品功能安全有要求的系统;(B)航空应用;(C)汽车应用或汽车环境,且/或(D)航天应用或航天环境。如果意法半导体产品不是为前述应用设计的,而采购商擅自将其用于前述应用,即使采购商向意法半导体发出了书面通知,采购商仍将独自承担因此而导致的任何风险,意法半导体的产品设计规格明确指定的汽车、汽车安全或医疗工业领域专用产品除外。根据相关政府主管部门的规定,ESCC、QML或JAN正式认证产品适用于航天应用。

经销的ST产品如有不同于本文档中提出的声明和/或技术特点的规定,将立即导致ST针对本文所述ST产品或服务授予的任何保证失效,并且不应以任何形式造成或扩大ST的任何责任。

ST和ST徽标是ST在各个国家或地区的商标或注册商标。

本文档中的信息取代之前提供的所有信息。

ST徽标是意法半导体公司的注册商标。其他所有名称是其各自所有者的财产。

© 2013 STMicroelectronics 保留所有权利

意法半导体集团公司

澳大利亚 - 比利时 - 巴西 - 加拿大 - 中国 - 捷克共和国 - 芬兰 - 法国 - 德国 - 中国香港 - 印度 - 以色列 - 意大利 - 日本 - 马来西亚 - 马耳他 - 摩洛哥 – 菲律宾 – 新加坡 - 西班牙 - 瑞典 - 瑞士 - 英国 - 美国

www.st.com

