Aluno: João Victor da Silva Mado Organização de Computadores Avaliação 4

1) R: Sabernos que um barramento é essencial na trora de dados de um sistema e que sua largura pode determinar o desempenho pois o mesmo é proporcional à quantidade de bits capraz de trategar pelo caminho; além disso sabernos que o tempo recessário para transferir uma palaura dependera do tamanho da instrução. Dessa forma, o computador A, que possui 8 bits de largura, precisará acessar 2 vezes o modulo de memoria em cada ciclo de instrução para poder ler uma instrução de 16 bits. Já o computador B, com 16 bits de largura, precisará acessar 1 vezes do B, com 16 bits de largura, precisará acessar 1 vezes

2) I.R: 3 ciclos de clock serão necessários

II. R: É possível notar que existe paralelismo, portanto se refere a uma memória Assírciona.

III\_R: Largura = (1/10000)-50

3) R: \*ciclos de clock por segundo= 8MHz. 4bytes= 32000 \*Bonomento (8bits) - lorgura= 2bytes

> Max taxa de trans. = 32000 · Z = 64000 bytes por segundo.

| De la              |
|--------------------------------------------------------|
| 4) R: É dado que:                                      |
| - 2040 das instruções/operandos: 32 bits               |
| - 30% das instruções/opera vidos: 16 bits              |
| - 50% das instruções/operandos: 8 bits                 |
|                                                        |
| Para melhor ilustrar o aumento de decempenho           |
| na busca de instruções/onerandos que o numercado.      |
| de 32 bits apresenta em relação ao de 16 bits, to-     |
| marchanos como exemplo um cenario com 100 ins-         |
| Truções:                                               |
| Desa torma                                             |
| · 20 instruções -> 32 bits                             |
| - 30 instruções → 16 bits<br>- 50 instruções → 8 bits. |
| - 50 instruções -> 8 bits                              |
| Um Processador de 32 bits vai precisar de:             |
| - 20 processos para ler as 20 instruções de 32 bits    |
| 15 processos para ler as 30 instrucões de 16 hite      |
| 1 13 pracesos para ler as 50 instruções de 8 6,75      |
| 48 processos no total                                  |
| Ja um processador de 16 bits vai precisar de:          |
| - 40 processos para ler 20 instruções de 32 bits       |
| - 30 processos para lei 30 instruções de 16 bits       |
| 35 processos para ler 50 instruções de 8 bits          |
|                                                        |
|                                                        |

0 3 4 4 4 4 5 2 5) R: letra D Sobre as demais alternativas: a) & incorreta, pois o que aconteceu toi o oposto b) E incorreta, pois o USB é um barramento para conjector perifericos externos ao computador. cle incometa, pois hão DMA, que permiteque certos dispositivos tenham acesso para leitura e escrito independente do CPU e) E incorreta, pois o touchscreen e un periférico de entrada é saida. 6) B: letra A Sobre às demais alternativas: I - Está incorreta pois a velocidade de execução de um software em um processador depende também de outros varia yeis, como a dependencia de comunicação com outros processos ou se há threads. III- Està incorreta pois a ordem crescente e a sequinte: disco rigido, RAM, cache e registradores. 7) R: A afirmação está conteta. O PCI Express veio com o intuto de substituir padroes como o PCI, que possuia apenas um caminho de comunicação. O PCI express possui barramento de ponto a ponto Conde os peritericos contam, cada um, com um canal exclusino para comunicação bidirecional com o chipset). 8) A: Letra A. Pois, como vimos em barramentos a quan tidade é proporcional, então quanto mais linhas de endere-Go houver num barramento mais memoria a clu vai poder endereçar diretamente.