

# CPU – Conjunto de instruções

#### Alunos:

Cláudio André Rocha Alvares de Oliveira Luís Henrique Nunes da Silva Gustavo José Pimentel Brasileiro Organização e Arquitetura de Computadores 2021.1



- 1. Elementos de instrução de máquina;
- Representação de instrução;
- 1. Tipos de instrução;
- Número de endereços;
- 1. Projeto do conjunto de instrução.





#### 1. Elementos de instrução de máquina

- □ Código de operação (opcode);
- ☐ Referência ao operando-fonte;
- □ Referência ao operando-destino;
- Referência da próxima instrução.





#### 1. Elementos de instrução de máquina

- Memórias principal;
- Registradores da CPU;
- ☐ Dispositivos de entrada e saída (E/S).





#### 2. Representação de instrução

- Cada instrução é representada como uma sequência de bits
  - Cada código de máquina tem um padrão único de bit;
- Para melhor compreensão dos programadores é utilizada um representação simbólica.
- Instruções são divididas em campos, a partir dos seus elementos, ou seja, formato da instrução.
- Exemplo do formato de instrução







#### 2. Representação de instrução

- Mnemônicos
- □ ADD Adição;
- □ SUB Subtração;
- ☐ MUL Multiplicação;
- □ LOAD Carregar dados da memória;
- □ STORE Armazenar dados da memória





#### 3. Tipo de instrução

- Conjunto de instruções deve permitir formular qualquer tarefa de processamento
- Instruções de máquina podem ser agrupadas em:
- ☐ Processamento de dados;
- Armazenamento de dados;
- Movimentação de dados;
- Controle do fluxo de dados.





#### 4. Número de endereços

- Considerando os elementos de uma instrução, pode-se haver até 4 endereços em uma operação
  - Máximo de 2 endereços dos operando de entrada;
  - 1 endereço do operando de saída;
  - 1 endereço da próxima instrução.
- Na prática, tem-se instruções com 1, 2 ou 3 endereços
  - Endereço da próxima instrução está implícito.





#### 4. Número de endereços

- Instruções com 3 endereços:
- ☐ Específica endereços para 2 operandos e para o resultados
  - Exemplo: ADD A, B, C

$$A = B + C$$

□ Não são comuns

| Instrução |         | Comentário                |  |
|-----------|---------|---------------------------|--|
| SUB       | Y, A, B | Y ← A - B                 |  |
| MPY       | T, D, E | $T \leftarrow D \times E$ |  |
| ADD       | T, T, C | $T \leftarrow T + C$      |  |
| DIV       | Y, Y, T | $Y \leftarrow Y \div T$   |  |
| -         |         |                           |  |

(a) Instruções com três endereços





#### 4. Número de endereços

- Instruções com 2 endereços:
- ☐ Específica endereços para os 2 operandos de entrada

Exemplo: ADD A,B A = A + B

☐ Vantagem e desvantagens

| Comentário                |  |
|---------------------------|--|
| /← A                      |  |
| ( ← Y - B                 |  |
| r ← D                     |  |
| $T \leftarrow T \times E$ |  |
| $\leftarrow T + C$        |  |
| / ← Y ÷ T                 |  |
| •                         |  |







- 4. Número de endereços
  - Instruções com 1 endereços:
- ☐ Comum nos primeiros computadores
- Especifica apenas o endereço de 1 dos operandos de entrada.
  - Endereço implícito para o operando e o resultados

| Instrução |   | Comentário                  |
|-----------|---|-----------------------------|
| LOAD      | D | AC ← D                      |
| MPY       | E | $AC \leftarrow AC \times E$ |
| ADD       | C | $AC \leftarrow AC + C$      |
| STOR      | Y | Y ←AC                       |
| LOAD      | A | AC ← A                      |
| SUB       | В | AC ← AC - B                 |
| DIV       | Y | $AC \leftarrow AC \div Y$   |
| STOR      | Y | Y ←AC                       |





- 4. Número de endereços
  - Instruções com 0 endereços:
- Todos os endereços estão implícitos

Exemplo: Operações em registrados ou pilha





#### 4. Número de endereços

- Questão importante de projeto, a respeito da quantidade de endereços
- Mais endereços
- Instruções maiores e mais complexas;
- Mais registradores de propósito geral;
- ✔ Programas menores, ou seja, menos instruções.
- ☐ Menos endereços
- Instruções menores e primitivas;
- Mais instruções por programa;
- Ciclo de instrução mais rápido.
  - Máquinas modernos usam 2 ou 3 endereços





#### 5. Projeto do conjunto de instrução

- Afeta diversos aspectos do sistema
- ✔ Efeito significativo sobre a implementação da CPU;
- ✓ Deve considerar as necessidades do programador.
  - Decisões importantes do projeto:
  - ☐ Repertório de operações;
  - ☐ Tipos de dados;
  - ☐ Formatos de instruções;
  - Registradores;
  - Endereçamento.



# Tipos de operandos



- 1. Números;
- 1. Caracteres;
- 1. Dados lógicos.



## Tipos de operandos



- Instruções de máquina operam sobre dados
- Tipos mais importante:
- Endereços
- Dados numéricos
- ✓ Inteiro e ponto flutuante
- ✓ Decimal (BCD)
- Caracteres
- Representação por sequências de bits
- Exemplo: códigos ASCII e EBCDIC
- Dados lógicos
- ✓ Unidade de N bits correspondente a N itens de dados com valores
  0 ou 1



# Tipos de dados do Pentium II e dos Power



- **♦** Tipos de dados do Pentium
  - Agrupamento de dados
- ✔ Byte: 8 bits;
- ✔ Palavra: 16 bits;
- ✔ Palavra dupla: 32 bits;
- ✔ Palavra quádrupla: 64 bits.
  - Endereçamento é feito por unidades de 8 bits (byte)
- ✔ Disposição de múltiplos bytes: little-endian.
  - Dados não precisam ser alinhados na memórias em endereços divisíveis por 4.



# Tipos de dados do Pentium II e dos Power PC



- **♦** Tipos de dados do Power PC
  - Byte sem sinal;
  - Meia palavra sem sinal.





#### Os tipos de operações

- Operações de transferência de dados;
- 2. Operações aritméticas;
- 3. Operações lógicas;
- Operações de conversão;
- 5. Operações de entrada/saída (E/S);
- 6. Operações de controle de sistema;
- 7. Operações de transferência de controle.





#### 1. Operações de transferência de dados

- Tipo de operação mais fundamental
- Esse tipo de operação especifica
- Origem e destino dos dados
- □ Tamanho dos dados a serem transferidos;
- Modo de endereçamento dos operandos.
- Quando envolve endereço de memória
- Determina o endereço;
- Converte endereço de memória virtual e real;
- Verifica memória cache;
- Inicia escrita na memória.





#### 2. Operações aritméticas

- As operações aritméticas envolve
- Transferência de dados antes e/ou depois da operação;
- Execução da operação na ULA;
- Atualização dos códigos de condição.
- Operações básicas
- □ Soma
- □ Subtração
- ☐ Multiplicação
- Divisão
- Outras possíveis operações
- □ Tomar o valor absoluto do operando.
- □ Negar o operando.
- ☐ Incrementar o operando de 1.
- ☐ Decrementar o operando de 1.





#### 3. Operações lógicas

- Manipulam bits individuais de qualquer unidade endereçável
- Operações básicas:
- □ NOT (NÃO)
- □ AND (E)
- OR (OU)
- XOR (OU-EXCLUSIVO)
- ☐ EQUAL (TESTE DE IGUALDADE BINÁRIA)

Tabela 9.6 Operações lógicas básicas

| P | Q | NOT P | P AND Q | P OR Q | P XOR Q | P=Q |
|---|---|-------|---------|--------|---------|-----|
| 0 | 0 | 1     | 0       | 0      | 0       | 1   |
| 0 | 1 | 1     | 0       | 1      | 1       | 0   |
| 1 | 0 | 0     | 0       | 1      | 1       | 0   |
| 1 | 1 | 0     | 1       | 1      | 0       | 1   |





- 3. Operações lógicas
- Outras operações
- Deslocamento de bits
- ✔ Lógico

Deslocamento Lógico



✓ Aritmético

Deslocamento Aritmético



Rotação









#### 4. Operações de conversão

 Esse tipo de conversão mudam ou operam sobre o formato de dados Exemplo: conversão de um número decimal para binário

#### 5. Operações de entrada/saída (E/S)

- Realizam a transferência de dados com os dispositivos de E/S
- E/S mapeado por memória
- ☐ E/S mapeado independentemente





#### 6. Operações de controle de sistema

- Instruções privilegiadas
- ☐ CPU em estado privilegiado
- CPU executando um programa na área especial
- Para uso pelo Sistema Operacional

#### 7. Operações de transferência de controle

- Altera a sequência de execução das instruções
- Motivo para o desvio





#### 7. Operações de transferência de controle

| • | As operações de transferência de controle encontradas mais frequentemente num |
|---|-------------------------------------------------------------------------------|
| C | onjunto de instruções são:                                                    |

|  | )perações | de d | desvio; |
|--|-----------|------|---------|
|--|-----------|------|---------|

- □ Operação de salto;
- Operações de chamada de procedimento.





- 7. Operações de transferência de controle
- ☐ Instrução de desvio
- Um dos operandos é o endereço da próxima instrução
- Desvio pode ser para frente ou para trás
- Desvio condicional
- Desvio incondicional





#### 7. Operações de transferência de controle

- ☐ Instrução de desvio
- BRP X desviará para a instrução de endereço X se o resultado for positivo
- BRN X desviará para a instrução de endereço X se o resultado for negativo
- BRZ X desviará para a instrução de endereço X se o resultado for zero
- BRO X desviará para a instrução de endereço X se ocorrer overflow





- 7. Operações de transferência de controle
- ☐ Instrução de salto
- Incluem endereço de desvio implícito
- Área destinada ao endereço pode ser utilizada para outra finalidade Exemplo: a respeito de uma variável de controle





#### 7. Operações de transferência de controle

- Instrução de chamada de procedimento
- Subrotina ou procedimento: subprograma incorporado em um programa maior
- Uma subrotina pode ser chamada de qualquer ponto do programa
  Chamada: executar subrotina e retornar à instrução seguinte a chamada
- Vantagens da subrotina/procediemento





- Instruções CALL/RETURN
   PUSH EBP
   MOV EBP, ESP
   SUB ESP, space\_for\_locals
- 1. Gerenciamento de Memória
- 2. Flags de estado e códigos de condição

#### Tabela 12.8

Flags de estado do x86.

| Bit de estado | Nome           | Descrição                                                                                                                                                                                                          |
|---------------|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| С             | Carry          | Indica a existência do bit de transporte ou empréstimo (carry bit — vai um) na posição do bit mais à esquerda após uma operação aritmética. Também modificado por algumas das operações de deslocamento e rotação. |
| P             | Paridade       | Paridade do byte menos significativo do resultado de uma operação aritmética ou lógica. 1 indica paridade par; 0 indica paridade impar.                                                                            |
| А             | Carry auxiliar | Representa a existência do bit de transporte ou empréstimo (carry bit — vai um) na posição entre dois bytes após uma operação aritmética ou lógica de 8 bits. Usado na aritmética BCD.                             |
| Z             | Zero           | Indica que o resultado de uma operação aritmética ou lógica é 0.                                                                                                                                                   |
| S             | Sinal          | Indica o sinal do resultado de uma operação aritmética ou lógica.                                                                                                                                                  |
| 0             | Overflow       | Indica um <i>overflow</i> aritmético após uma adição ou subtração em aritmética de complemento de dois.                                                                                                            |





Tabela 12.9

Códigos de condição do x86 para instruções de salto condicional e SETcc.

| Símbolo    | Condição testada                                      | Comentário                                                                      |
|------------|-------------------------------------------------------|---------------------------------------------------------------------------------|
| A, NBE     | C = 0 AND Z = 0                                       | Acima; Não abaixo ou igual (maior que, sem sinal)                               |
| AE, NB, NC | C = 0                                                 | Acima ou igual; Não abaixo (maior que ou igual, sem sinal);<br>Sem <i>carry</i> |
| B, NAE, C  | C = 1                                                 | Abaixo; Não acima ou igual (menor que, sem sinal); Carry definido               |
| BE, NA     | C = 1 OR Z = 1                                        | Abaixo ou igual; Não acima (menor que ou igual, sem sinal)                      |
| E, Z       | Z = 1                                                 | Igual; Zero (com ou sem sinal)                                                  |
| G, NLE     | [(S = 1 AND O = 1) OR (S = 0<br>AND O = 0)]AND[Z = 0] | Maior que; Não menor que ou igual (com sinal)                                   |
| GE, NL     | (S = 1 AND O = 1) OR (S = 0<br>AND O = 0)             | Maior que ou igual; Não menor que (com sinal)                                   |
| L, NGE     | (S = 1 AND O = 0) OR (S = 0<br>AND O = 0)             | Menor que; Não maior que ou igual (com sinal)                                   |
| LE, NG     | (S = 1 AND O = 0) OR (S = 0<br>AND O = 1) OR (Z = 1)  | Menor que ou igual; Não maior que (com sinal)                                   |
| NE, NZ     | Z = 0                                                 | Não igual; Não zero (com ou sem sinal)                                          |
| NO         | O = 0                                                 | Sem overflow                                                                    |
| NS         | S = 0                                                 | Sem sinal (não negativo)                                                        |
| NP, PO     | P = 0                                                 | Sem paridade; Paridade impar                                                    |
| 0          | 0 = 1                                                 | Overflow                                                                        |
| P          | P = 1                                                 | Paridade; Paridade par                                                          |
| S          | S = 1                                                 | Sinal (negativo)                                                                |





#### 1. Instruções MMX

| anjunto de instru         | ções MMX.            |                                                                                                                                                                            |
|---------------------------|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Categoria                 | Instrução            | Descrição                                                                                                                                                                  |
|                           | PADD [B, W, D]       | Adição paralela de oito pacotes de bits, quatro palavras de 16 bits oi<br>duas palavras duplas de 32 bits, com wraparound.                                                 |
|                           | PADDS [B, W]         | Adição com saturação.                                                                                                                                                      |
|                           | PADDUS [B, W]        | Adição sem sinal com saturação.                                                                                                                                            |
|                           | PSUB (B, W, D)       | Subtração com wraparound.                                                                                                                                                  |
|                           | PSUBS [B, W]         | Subtração com saturação.                                                                                                                                                   |
| Antmetica                 | PSUBUS [B, W]        | Subtração sem sinal com saturação.                                                                                                                                         |
|                           | PMULHW               | Multiplicação paralela de quatro palavras de 16 bits com sinal, com<br>16 bits de alta ordem do resultado de 32 bits escolhidos.                                           |
|                           | PMULLW               | Multiplicação paralela de quatro palavras de 16 bits com sinal, com<br>16 bits de baixa ordem do resultado de 32 bits escolhidos.                                          |
|                           | PMADDWD              | Multiplicação paralela de quatro palavras de 16 bits com sinal; soma<br>pares adjacentes de resultados de 32 bits.                                                         |
| F                         | PCMPEQ [B, W, D]     | Comparação paralela de igualdade; resultado é máscara de 1s se verdadeiro ou 0s se falso.                                                                                  |
| Comparação                | PCMPGT [B, W, D]     | Comparação paralela de maior que; resultado é máscara de 1s se verdadeiro ou Os se falso.                                                                                  |
|                           | PACKUSWB .           | Agrupa palavras em bytes com saturação sem sinal.                                                                                                                          |
|                           | PACKSS [WB, DW]      | Agrupa palavras em bytes, ou palavras duplas em palavras, com<br>saturação com sinal.                                                                                      |
| Conversão                 | PUNPCKH [BW, WD, DQ] | Desagrupa em paralelo (mesclagem intervalada) bytes, palavras ou palavras duplas de alta ordem do registrador MMX.                                                         |
|                           | PUNPCKL [BW, WD, DQ] | Desagrupa em paralelo (mesclagem intervalada) bytes, palavras ou palavras duplas de baixa ordem do registrador MMX.                                                        |
|                           | PAND                 | AND lógico bit a bit com 64 bits.                                                                                                                                          |
| (desire)                  | PNDN                 | AND NOT lógico bit a bit com 64 bits.                                                                                                                                      |
| Lógica                    | POR                  | OR lógico bit a bit com 64 bits.                                                                                                                                           |
|                           | PXOR                 | XOR lógico bit a bit com 64 bits.                                                                                                                                          |
|                           | PSLL [W, D, Q]       | Deslocamento lógico paralelo à esquerda de pacotes de palavra,<br>palavras duplas ou quatro palavras pela quantidade especificada no<br>registrador MMX ou valor imediato. |
| Deslocamento              | PSRL [W, D, Q]       | Deslocamento lógico paralelo à direita de pacotes de palavra,<br>palavras duplas ou quatro palavras agrupadas.                                                             |
|                           | PSRA [W, D]          | Deslocamento aritmético paralelo à direita de pacotes de palavra,<br>palavras duplas ou quatro palavras.                                                                   |
| Transferência<br>de dados | MOV [D, Q]           | Move palavras duplas ou quatro palavras de/para registrador MMX.                                                                                                           |
| Statemgt                  | EMMS                 | Esvazia estado MMX (esvazia bits de tag dos registradores FP).                                                                                                             |





Aritmética de saturação:

Pixel\_resultante = Pixel\_A  $\times$  fade + Pixel\_B  $\times$  (1 – fade)





- Instruções Load e store;
- Instruções de desvio;
- Instruções de processamento de dados;
- Instruções de multiplicação;
- Instruções paralelas de adição e subtração;
- Instruções de extensão;
- Instruções de acesso do registrador de estado.





- Códigos de condição
- 4 flags (N, Z, C e V)

**Tabela 12.11** 

Condições do ARM para execução de instrução condicional.

| Código | Símbolo | Condição testada                                          | Comentário                                              |
|--------|---------|-----------------------------------------------------------|---------------------------------------------------------|
| 0000   | EQ      | Z = 1                                                     | Igual                                                   |
| 0001   | NE      | Z = 0                                                     | Não igual                                               |
| 0010   | CS/HS   | C = 1                                                     | Carry em um/acima ou igual sem sina                     |
| 0011   | CC/LO   | C = 0                                                     | Carry zerado/abaixo sem sinal                           |
| 0100   | MI      | N = 1                                                     | Menos/negativo                                          |
| 0101   | PL      | N = 0                                                     | Mais/positivo ou zero                                   |
| 0110   | VS      | V = 1                                                     | Overflow                                                |
| 0111   | VC      | V = 0                                                     | Sem overflow                                            |
| 1000   | HI      | C = 1 AND Z = 0                                           | Acima sem sinal                                         |
| 1001   | LS      | C = 0 OR Z = 1                                            | Abaixo ou igual sem sinal                               |
| 1010   | GE      | N = V<br>[(N = 1 AND V = 1)<br>OR (N = 0 AND V = 0)]      | Sinalizado maior que ou igual                           |
| 1011   | LT      | $N \neq V$<br>[(N = 1 AND V = 0)<br>OR (N = 0 AND V = 1)] | Sinalizado menor que                                    |
| 1100   | GT      | (Z = 0) AND (N = V)                                       | Sinalizado maior que                                    |
| 1101   | LE      | $(Z = 1) OR (N \neq V)$                                   | Sinalizado menor que ou igual                           |
| 1110   | AL      | _                                                         | Sempre (incondicional)                                  |
| 1111   | _       | _                                                         | Esta instrução só pode ser executada incondicionalmente |





Figura 13.1

Modos de endereçamento.







Tabela 13.1

Modos básicos de endereçamento.

| Modo                        | Algoritmo          | Principal vantagem             | Principal desvantagem               |
|-----------------------------|--------------------|--------------------------------|-------------------------------------|
| Imediato                    | Operando = A       | Nenhuma referência à memória   | Magnitude de operando limitada      |
| Direto                      | EA = A             | Simples                        | Espaço de endereçamento<br>limitado |
| Indireto                    | EA = (A)           | Espaço de endereçamento grande | Múltiplas referências à memória     |
| Por registrador             | EA = R             | Nenhuma referência à memória   | Espaço de endereçamento<br>limitado |
| Indireto por<br>registrador | EA = (R)           | Espaço de endereçamento grande | Referência extra de memória         |
| Por deslocamento            | EA = A + (R)       | Flexibilidade                  | Complexidade                        |
| De pilha                    | EA = topo da pilha | Nenhuma referência à memória   | Aplicabilidade limitada             |





#### Endereçamento Imediato

Mais simples;

Operando = A

- Pode ser usado para definir e utilizar constantes ou definir valores iniciais das variáveis.
- Complemento a 2





#### Endereçamento Direto

- Muito simples;

EA(operando efetivo) = A (Campo de endereço)

- Comum nas primeiras gerações dos computadores;
- Requer apenas uma referência à memória e nenhum cálculo especial;
- Oferece um espaço de endereços limitado.





#### Endereçamento Indireto

$$EA = (A)$$

- Vantagem desta abordagem é que, para o tamanho N de uma palavra, um espaço de endereçamento de 2N estará disponível;
- A desvantagem é que a execução da instrução requer duas referências à memória para obter o operando;
- Níveis em cascata: EA = (...(A)...)





#### Endereçamento por registradores

- Semelhante ao endereçamento direto;

$$EA = R$$

- Vantagens: Só precisa de um pequeno campo de endereço de instrução; Não consome tempo de acesso a referência de memória;
- A desvantagem do endereçamento por registradores é o espaço de endereçamento muito limitado.





- Endereçamento indireto por registradores
- É análogo ao endereçamento indireto;

$$EA = (R)$$

- A limitação do espaço de endereçamento do campo de endereço é superada;
- Uma referência à memória a menos do que o endereçamento indireto.





#### Endereçamento por deslocamento

 Combina as capacidades do endereçamento direto e do endereçamento indireto por registradores;

$$EA = A + (R)$$

- Requer que a instrução tenha dois campos de endereço;
- Valor A é usado diretamente;
- Valor de referência R;
- Usos comuns:
- Endereçamento relativo, Endereçamento por registrador base, Indexação.



- Endereçamento por deslocamento (Endereçamento relativo)
  - Registrador implicitamente referenciado é o contador do programa (PC);

$$EA = A + (PC)$$

- Conceito de Localidade;
- Salva bits de endereço de instrução se a maioria das referências de memória estiverem relativamente próximas da instrução sendo executada.





- Endereçamento por deslocamento (Endereçamento por registrador base)
- o registrador base contém um endereço da memória principal e o campo de endereço contém um deslocamento desse endereço;
- A referência ao registrador pode ser explícita ou implícita;

$$EA = A + R$$

- A = deslocamento/ campo de endereço;
- R = endereço base.





- Endereçamento por deslocamento (Indexação)
- A = endereço base/ campo de endereço;
- R = deslocamento;

$$EA = A + R$$

Autoindexação

$$EA = A + (R)$$

$$(R) \leftarrow (R) + 1$$

- Pós-indexação

$$\mathsf{E}\mathsf{A} = (\mathsf{A}) + (\mathsf{R})$$

- Pré-indexação

$$\mathsf{E}\mathsf{A} = (\mathsf{A} + (\mathsf{R}))$$





#### Endereçamento de pilha

- Itens são adicionados ao topo da pilha;
- Temos um ponteiro cujo valor é o endereço do topo da pilha;
- O modo de endereçamento de pilha é uma forma de endereçamento implícito. As instruções da máquina não precisam incluir uma referência de memória, e sim operar no topo da pilha.













| Algoritmo                            |
|--------------------------------------|
| Operando = A                         |
| LA = R                               |
| LA = (SR) + A                        |
| LA = (SR) + (B)                      |
| LA = (SR) + (B) + A                  |
| $LA = (SR) + (I) \times S + A$       |
| LA = (SR) + (B) + (I) + A            |
| $LA = (SR) + (I) \times S + (B) + A$ |
| LA = (PC) + A                        |
|                                      |





- Endereçamento de LOAD/STORE
  - Offset
  - Pré-Indexação
  - Pós Indexação















- Endereçamento de Instruções de Processamento de Dados
- Instruções de Desvios
- Endereçamento Múltiplo de LOAD/STORE





#### Endereçamento Múltiplo de LOAD/STORE





#### Formato de Instruções



#### Tamanho das Instruções

- Influenciado por diversos fatores
- A busca pelo tamanho ideal
- Vantagem dos modos de endereçamento
- Taxa de Transferência de memória



### Formato das Instruções



#### Alocação de Bits

- Opcodes X capacidade de Endereçamento
- Número de modos de endereçamento
- Número de operandos
- Registrador X memória
- Número de conjuntos de registradores
- Intervalo de endereços
- Granularidade do endereço



# Formato das Instruções PDP-8



|  | 1 | nstruc | cões ( | le r | efer | ência | à | memór | ia |
|--|---|--------|--------|------|------|-------|---|-------|----|
|--|---|--------|--------|------|------|-------|---|-------|----|

| Opcode D/I Z/C                |                         |                                          |           |           |                                          | Deslocamento                      |                     |          |           |           |         |  |
|-------------------------------|-------------------------|------------------------------------------|-----------|-----------|------------------------------------------|-----------------------------------|---------------------|----------|-----------|-----------|---------|--|
| 0                             | 53                      | 2                                        | 3         | 4         | 5                                        |                                   |                     |          |           |           | 11      |  |
|                               |                         |                                          |           |           |                                          | Instru                            | ções de l           | Entrada  | /Saída    |           |         |  |
| 1                             | 1                       | 0                                        |           |           | Dispo                                    | sitivo                            |                     |          |           | Opcode    |         |  |
| 0                             |                         | 2                                        | 3         |           |                                          |                                   |                     | 8        | 9         |           | 11      |  |
| Micro                         | oinstruç                | ies de G                                 | rupo 1    |           | Instr                                    | uções do                          | referên             | cia aos  | registra  | dores     |         |  |
| 1                             | 1                       | 1                                        | 0         | CLA       | CLL                                      | CMA                               | CML                 | RAR      | RAL       | BSW       | IAC     |  |
| 0                             | 1                       | 2                                        | 3         | 4         | 5                                        | 6                                 | 7                   | 8        | 9         | 10        | 11      |  |
| Micro                         | oinstruç                | ies de G                                 | rupo 2    |           |                                          | ,                                 |                     |          | 27        | 97 00     |         |  |
| 1                             | 1                       | 1                                        | 0         | CLA       | SMA                                      | SZA                               | SNL                 | RSS      | OSR       | HLT       | 0       |  |
| 0                             | 1                       | 2                                        | 3         | 4         | 5                                        | 6                                 | 7                   | 8        | 9         | 10        | 11      |  |
| Micro                         | oinstruçõ               | ies de G                                 | rupo 3    |           |                                          |                                   |                     |          |           |           |         |  |
| 1                             | 1                       | 1                                        | 0         | CLA       | MQA                                      | 0                                 | MQL                 | 0        | 0         | 0         | 1       |  |
| 0                             | 1                       | 2                                        | 3         | 4         | 5                                        | 6                                 | 7                   | 8        | 9         | 10        | 11      |  |
| D/I                           | = endere                | co diret                                 | o/indiret | 0         |                                          | IAC =                             | = increm            | entar ac | umulado   | or.       |         |  |
| Z/C = página 0 ou atual       |                         |                                          |           |           | SMA = pular quando acumulador é negativo |                                   |                     |          |           |           |         |  |
| CLA = limpar acumulador       |                         |                                          |           |           | SZA = pular quando acumulador é zero     |                                   |                     |          |           |           |         |  |
| CLL = limpar link             |                         |                                          |           |           | SNL = pular quando link não é zero       |                                   |                     |          |           |           |         |  |
| CMA = complementar acumulador |                         |                                          |           |           | RSS = reverter sentido quando pular      |                                   |                     |          |           |           |         |  |
| CMA                           | CML = complementar link |                                          |           |           |                                          | OSR = OR com troca de registrador |                     |          |           |           |         |  |
|                               | - compr                 | RAR = rotacionar acumulador para direita |           |           |                                          |                                   | HLT = parar         |          |           |           |         |  |
| CML                           |                         |                                          |           | para dire | eita                                     | HLT =                             | = parar             |          |           |           |         |  |
| CML<br>RAR                    |                         | nar acu                                  | mulador   |           |                                          |                                   | = parar<br>= quocie | nte do m | ultiplica | dor no re | egistra |  |



### Formato das Instruções



#### Instruções com Tamanho Variável

- Mais possibilidades de opcodes
- Endereçamento mais flexível
- Complexidade do processador
- Reconhecimento do processador



### Formato das Instruções x86







#### Questões



1)Liste as três operações a respeito das transferências de controle encontradas frequentemente num conjunto de instruções e descreva suas características.

- 2) Liste os modos de endereçamento e descreva brevemente suas características.
- 3) Qual é a diferença entre pós-indexação e pré-indexação?

