

# 本科实验报告

RV64 时钟中断

课程名称: 操作系统

姓 名: 陈杰伟

学 院: 地球科学学院

专 业: 地理信息科学

学 号: 3200101205

指导老师: 寿黎但

2022年11月5日

# 浙江大学实验报告

专业:地理信息科学姓名:陈杰伟学号:3200101205日期:2022 年 11 月 5 日地点:玉泉曹光彪-西 503

| 课程名称: | 操作系统      | 指导老师: | 寿黎但  | 成绩:     |   |
|-------|-----------|-------|------|---------|---|
| 实验名称: | RV64 时钟中断 | 实验类型: | 编程实验 | 同组学生姓名: | 无 |

## 一、 实验目的

- 学习 RISC-V 的 trap 处理相关寄存器与指令,完成对 trap 处理的初始化。
- 理解 CPU 上下文切换机制, 并正确实现上下文切换功能。
- 编写 trap 处理函数,完成对特定 trap 的处理。
- 调用 OpenSBI 提供的接口,完成对时钟中断事件的设置。

# 二、 实验环境

Ubuntu 20.04

# 三、 实验步骤

#### 1. 开启 trap 处理

设置 stvec,将 \_traps 所表示的地址写入 stvec,采用 Direct 模式,而 traps 则是 trap 处理人口函数的基地址。

将 traps 的地址写入 stvec

- 1 # 将\_traps的地址写入stvec
- 2 la t0, \_traps
- 3 csrw stvec, t0

将 \_traps 的地址写入 stvec

#### 启动时钟中断

- 1 # 设置 sie[STIE] = 1 是s-mode下时钟中断enable比特位,启动时钟中断
- csrr t0, sie
- 3 ori t0, t0, 32
- 4 csrw sie, t0

设置第一次时钟中断,将 a2 寄存器使用 rdtime 伪指令存入当前时间作为时钟中断时间,其他参数设为 0,调用 sbi\_call 函数,启动第一次时钟中断

#### 设置第一次时钟中断

1 # 调用c函数sbi\_ecall,使用opensbi设置第一次时钟中断时间为当前时间

```
li a0, 0x00
2
3
       li a1, 0x0
4
       rdtime a2
       li a3, 0x0
5
6
       li a4, 0x0
7
       li a5, 0x0
       li a6, 0x0
8
9
       li a7, 0x0
       call sbi_ecall
10
```

开启 S 态下的中断响应,将 sstatus[SIE] 置 1。

#### 开启 S 态下的中断响应

# 设置 sstatus[SIE] = 1, 在S-mode下开启所有中断
csrr t0, sstatus
ori t0, t0, 2
csrw sstatus, t0

#### 2. 实现上下文切换

在 arch/riscv/kernel/ 目录下添加 entry.S 文件。

保存 CPU 的寄存器 (上下文) 到内存中 (栈上), 使用 sd 指令保存到程序栈上并更新 sp 的值, 注意最后 存入 sp 到内存

# 保存上下文

#该段将32个寄存器和spec的值写入栈中,每个寄存器64位,并随时更新栈顶的地址 2 addi sp, sp, -33\*16sd zero, 0\*16(sp) 3 sd ra, 1\*16(sp) 4 5 sd gp, 2\*16(sp)sd tp, 3\*16(sp) 6 sd t0, 4\*16(sp) 7 8 sd t1, 5\*16(sp)9 sd t2, 6\*16(sp) 10 sd s0, 7\*16(sp)11 sd s1, 8\*16(sp)sd a0, 9\*16(sp)12 sd a1, 31\*16(sp) 13 sd a2, 10\*16(sp) 14 sd a3, 11\*16(sp) 15 sd a4, 12\*16(sp) 16 sd a5, 13\*16(sp) 17 18 sd a6, 14\*16(sp) sd a7, 15\*16(sp) 19 sd s2, 16\*16(sp) 20 21 sd s3, 17\*16(sp) 22 sd s4, 18\*16(sp) 23 sd s5, 19\*16(sp) sd s6, 20\*16(sp) 24

```
sd s7, 21*16(sp)
25
26
       sd s8, 22*16(sp)
       sd s9, 23*16(sp)
27
       sd s10, 24*16(sp)
28
29
       sd s11, 25*16(sp)
       sd t3, 26*16(sp)
30
       sd t4, 27*16(sp)
31
32
       sd t5, 28*16(sp)
       sd t6, 29*16(sp)
33
       csrr t0, sepc+++
34
35
       sd t0, 30*16(sp)
       sd sp, 32*16(sp)
36
```

将 scause 和 sepc 中的值传入 trap 处理函数 trap\_handler

scause 和 sepc 中的值传入 trap 处理函数

- 1 # 调用trap\_handler启动陷阱事件
- csrr a0, scause
- 3 csrr a1, sepc
- 4 call trap\_handle

在完成对 trap 的处理之后,从内存中(栈上)恢复 CPU 的寄存器(上下文)。使用 ld 指令完成,最先读取 sp 的值,并恢复 sp 指向原栈位置。最后使用 sret 返回 spec 所指示的中断开始位置

# 恢复上下文

1 #将32个寄存器和spec的值从栈中读取 ld t0, 30\*16(sp) 2 3 csrw sepc, t0 ld zero, 0\*16(sp) 4 5 ld ra, 1\*16(sp) ld gp, 2\*16(sp)6 7 ld tp, 3\*16(sp)8 ld t0, 4\*16(sp) 9 ld t1, 5\*16(sp) 10 ld t2, 6\*16(sp)ld s0, 7\*16(sp) 11 12 ld s1, 8\*16(sp)ld a0, 9\*16(sp) 13 ld a1, 31\*16(sp) 14 ld a2, 10\*16(sp) 15 16 ld a3, 11\*16(sp) ld a4, 12\*16(sp) 17 ld a5, 13\*16(sp) 18 19 ld a6, 14\*16(sp) ld a7, 15\*16(sp) 20 ld s2, 16\*16(sp)21 ld s3, 17\*16(sp) 22 23 ld s4, 18\*16(sp) ld s5, 19\*16(sp) 24 ld s6, 20\*16(sp) 25 ld s7, 21\*16(sp) 26

```
ld s8, 22*16(sp)
27
28
       ld s9, 23*16(sp)
       ld s10, 24*16(sp)
29
       ld s11, 25*16(sp)
30
31
       ld t3, 26*16(sp)
       ld t4, 27*16(sp)
32
33
       ld t5, 28*16(sp)
34
       ld t6, 29*16(sp)
       ld sp, 32*16(sp)
35
36
       addi sp, sp, 33*16
37
38
       sret #一定要用sret返回sepc地址!!!
```

#### 3. 实现 trap 处理函数

在 arch/riscv/kernel/目录下添加 trap.c 文件。 实现 trap 处理函数 trap\_handler()

trap\_handler

```
1
       // scause trap类型 sepc trap发生的地址
2
       void trap_handler(uint64 scause, uint64 sepc)
3
          printk("kernel is running!\n"); //指示操作系统陷阱机制运行的输出
4
5
6
          uint64 interrupt_sign = scause >> 63; //获取最高位 (interrupt指示位) 的值
7
          uint64 interrupt_type = (scause << 60) >> 60; //获取最低4位 (interrupt类型指示位) 的值
8
          if (interrupt_sign) // interrupt
9
10
11
             switch (interrupt_type)
12
13
             case 5:
                 printk("[S] Supervisor Mode Timer Interrupt\n"); //指示发生时钟中断的输出
14
                 clock_set_next_event();
15
                 break;
16
             default:
17
18
                 break;
             }
19
20
          else // exception
21
          {
22
23
          }
24
25
          return;
       }
26
```

接受时钟中断传入的 scause, sepc 寄存器的值 使用位运算获取 scause 最高位和最低 4 位的值 最高位 1 代表发生 interrupt, 0 代表发生 exception 最低四位的值为5代表发生时钟中断,打印相关信息并设置下一次时钟中断

### 4. 实现时钟中断相关函数

在 arch/riscv/kernel/目录下添加 clock.c 文件。

在 clock.c 中实现 get\_cycles ():使用 rdtime 汇编指令获得当前 time 寄存器中的值。

get\_cycles

```
uint64 get_cycles()
1
2
           register uint64 time = 0;
3
4
           __asm__ volatile(
5
               "rdtime \%[time]\n"
6
               : [time] =r"(time)
7
8
9
10
               : "memory");
11
12
13
           return time;
       }
14
```

在 clock.c 中实现 clock\_set\_next\_event():调用 sbi\_ecall,设置下一个时钟中断事件。

clock set next event

#### 5. 运行结果

运行结果如图 1, 时钟中断每隔一秒触发一次, 功能正确

#### 四、 思考题

1. 通过查看 RISC-V Privileged Spec 中的 medeleg 和 mideleg 解释上面 MIDELEG 值的含义。

从 RISC-V 的预设行为来看,所有的 interrupt 与 exception 都会在 M 模式处理,这样显然不够高效,这 两个寄存器就代表是否可以委派中断和异常到 S 模式处理

MIDELEG 为 222 (0010 0010 0010) 的含义是

软件、时钟、外部中断全部交到 S 模式处理

Boot HART ID : 0 Boot HART Domain : root : v1.10 Boot HART Priv Version Boot HART Base ISA : rv64imafdc Boot HART ISA Extensions : none Boot HART PMP Count Boot HART PMP Granularity : 4 Boot HART PMP Address Bits: 54 Boot HART MHPM Count : 0x00000000000000222 Boot HART MIDELEG Boot HART MEDELEG : 0x000000000000b109 kernel is running! [S] Supervisor Mode Timer Interrupt kernel is running! [S] Supervisor Mode Timer Interrupt

图 1: 运行结果