# 浙江水学

## 本科实验报告

| 计算机组成                 |
|-----------------------|
| 姜雨童                   |
| 计算机科学与技术学院            |
| 计算机科学与技术              |
| 3220103450@zju.edu.cn |
| 1369218489            |
| 19550103468           |
| 马德                    |
| 2024年4月7日             |
|                       |

## 浙江大学实验报告

课程名称: 计算机组成 实验类型: 综合

实验项目名称: \_\_\_\_\_ Lab 3: 复杂操作实现

学生姓名: <u>姜雨童</u> 学号: <u>33220103450</u> 同组学生姓名: \_\_\_\_/

实验地点: 紫金港东四 509 室 实验日期: 2024 年 4 月 3 日

## 一、操作方法与实验步骤

#### 实验目的:

设计实现 32 位乘法器和除法器,实现结构如下图所示



#### 实验步骤:

Testbench 文件已经给出,因此只需要完成.v 文件的 Verilog 代码并进行仿真测试即可。我的代码如下所示(debug 部分在模块三——讨论与心得给出):

(备注: 32 位乘法器模块并没有使用优化后的算法。)

```
module mul32(
  input clk,
  input rst,
  input [31:0] multiplicand,
  input [31:0] multiplier,
  input start,
  output reg [63:0] product,
  output reg finish
);

reg [5:0] counter;
reg [63:0] op1;
reg [63:0] op2;

always @(posedge clk or posedge rst) begin
```

```
if (start) begin
        finish <= 0;
        product <= 0;</pre>
        counter <= 0;
        op1 <= {32'b0, multiplicand};</pre>
        op2 <= {32'b0, multiplier};</pre>
    end
    else if (counter < 32) begin
        if(op2[0] == 1)
            product <= product + op1;</pre>
        op1 <= {op1[62:0],1'b0};
        op2 <= {1'b0, op2[63:1]};
        counter <= counter + 1;</pre>
    end
    else begin
        finish <= 1;</pre>
    end
end
endmodule
```

```
module div32(
 input clk,
 input rst,
  input start,
  input [31:0] dividend,
 input [31:0] divisor,
 output finish,
  output [31:0] quotient,
 output [31:0] remainder
);
   reg [63:0] op;
   reg [5:0] counter;
   reg done;
   always @(posedge clk or posedge rst) begin
       if (rst) begin
           counter <= 0;
           done <= 0;</pre>
           op <= 0;
       end
       if(start) begin
           done <= 0;
           counter <= 0;
```

```
op <= {32'h0,dividend};</pre>
       end
       else if(counter < 6'd32) begin
           counter <= counter + 1'b1;</pre>
           op = op << 1;
           if(op[63:32] >= divisor) begin
               op[63:32] = op[63:32] - divisor[31:0];
               op[0] <= 1;
           end else
               op[0] <= 0;
       end
       else done <= 1'b1;
   end
   assign finish = done;
   assign quotient = op[31:0];
   assign remainder = op[63:32];
endmodule
```

随后进行仿真测试,这部分结果在模块二——实验结果与分析中给出。

## 二、实验结果与分析

#### Mul32 仿真结果:













#### Div32 仿真结果:



Case 1:  $8/4 = 2 \dots 0$ 









## 三、讨论、心得

#### 心得:

因为只涉及到了.v 文件的编写, 因此感觉 lab3 更考察对乘法器、除法器的理解, 以及 verilog

语言的使用熟练程度。整体来说没有那么复杂,就是一些细节的地方不注意的话,会需要花一些时间 debug。

#### Debug:

1、最开始写乘法器的时候,忘记把临时变量定义成 64 位的了,还是按照 32 位来写,导致后续结果错误,数据对不上,修改后没有其他问题。



- 2、写除法器的时候发现对优化后 32 位除法器的原理还不是特别清楚,因此先看了上课的 PPT 和智云,在明白原理后,写代码就顺畅了很多。
- 3、初步实现除法器,验证结果的时候发现数据对不上,逐步检查发现是"被除数减除数"这一步操作没有执行到位(在该例中具体表现为: remainder 应操作为 0xC-0xA,然后左移一位,末位填充为 1,结果是 0x5 而非 0x19).



检查相应代码后发现是赋值语句有问题,使用了"<="并不会立刻对 op 进行赋值,修改为"="后没有问题,测试样例的结果全部正确。

```
if(op[63:32] >= divisor) begin
  op[63:32] <= op[63:32] - divisor;
  op <= op << 1;</pre>
```

### 四、个人生活照片

