# Sprawozdanie z Laboratorium Modułowe systemy cyfrowe

| Wykonujący ćwiczenie:<br>wicz                                   | Kamil | Kubajev | vski, B | artosz  | Orłowski | , Jakub | Matusie- |
|-----------------------------------------------------------------|-------|---------|---------|---------|----------|---------|----------|
|                                                                 |       |         |         |         |          |         |          |
| Studia dzienne I stopni<br>Kierunek: Informatyka<br>Semestr: II | a     | (       | Grupa   | zajęcio | wa: LAb  | 8       |          |
| Prowadzący ćwiczenie:                                           |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         | OCENA    |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |
| Data wykonania ćwicze<br>15 października 2025 r.                |       |         |         |         |          |         |          |
|                                                                 |       |         |         |         |          |         |          |

Data i podpis prowadzącego

| Wydział Informatyki Politechniki Białostockiej      | Data: 15.10.2025 |
|-----------------------------------------------------|------------------|
| Przedmiot: Modułowe systemy cyfrowe                 |                  |
| Zajęcia nr 2                                        | Prowadzący:      |
| Temat: Parametry statyczne i dynamiczne bramek oraz |                  |
| przerzutników                                       |                  |
|                                                     |                  |
| Grupa: Lab 8                                        |                  |
| Imię i nazwisko:                                    |                  |
| Kamil Kubajewski, Bartosz Orłowski, Jakub Matusie-  |                  |
| wicz                                                |                  |

#### 1 Cel ćwiczeń

Zapoznanie z podstawowymi parametrami wybranych układów cyfrowych TTL, konkretnie z przerzutnikami **D, T, RS** oraz **JK**.

# 2 Podstawa teoretyczna

Na zajęciach będziemy zajmować się bramkami logicznymi i przerzutnikami, które stanowią elementy elektroniki cyfrowej. Bramki logiczne odpowiadają za operacje logiczne, natomiast przerzutniki umożliwiają przechowywanie i przełączanie stanów logicznych w odpowiedzi na sygnały zegarowe.

#### 2.1 Bramki TTL

Bramki logiczne TTL (Transistor Transistor Logic) stanowią rezultat ewolucji oraz doskonalenia bipolarnych technologii przewodnikowych. Pierwsza bramka TTL powstała dzięki pracy Jamesa L. Buie'a z TRW Inc. w 1961 roku, a już w 1963 roku trafiły one do sprzedaży za pomocy firmy Sylvania, które były początkowo wykorzystywane do celów militarnych[1, 2].

Największa popularność zyskały wsród projektantów urządzeń elektronicznych TTL w amerykańskim przedsiębiorstwie Texas Instruments. To oni są odpowiedzielani za rodzinę układów 7400 wprowadzoną w 1964 roku do masowej produkcji cyfrowych układów scalonych i jest ona wykorzystywana do dzisiaj[1, 2, 3].

Układy typu TTL zbudowane są z tranzystorów bipolarnych i są one zasilane napięciem stałym 5V. Działają one w logice dodatniej, czyli stan niski (logiczne "0"), czyli 0V oraz stan wysoki (logiczne "1") odpowiadające 5V. W rzeczywistych warunkach napięcia te mogą jednak odbiegać od wartości idealnych z powodu niedoskonałości elementów i ograniczeń technologicznych [1, 2, 3]. Bramki konstruowane są w taki sposób, aby stan logiczny na wyjściu posiadał

pewien zapas w stosunku do wymaganych napięć na wejściu[3]. Dzięki temu zapewniona jest poprawna praca układu i odporność na zakłócenia, dlatego:

- Logiczna 1 to stan wysoki, w którym napięcie ma wartość od 2.4V do 5V.
- Logiczna 0 to stan niski, w którym napięcie wynosi 0V, ale może wahać się między 0V do 0.4V.
- Dodatkowo bramka TTL posiada tzw. margines odporności na zakłócenia, wynoszący około 0.4V zarówno na wejściu i wyjściu bramki.



Rysunek 1: Wykres napięć bramki TTL wraz z marginesami zakłóceń

- Czasy tpHL, tpLH: są to czasy potrzebne do zmiany stanu logicznego na wyjściu bramki:
  - $-\,$ tp<br/>HL -czas, w którym sygnał logiczny zmienia się z pozi<br/>omu wysokiego na niski stan,
  - tpLH czas, w którym sygnał logiczny zmienia się z poziomu niskiego na wysoki stan.



t<sub>PLH</sub> – Czas propagacji zmiany stanu z niskiego na wysoki;

t<sub>pht.</sub> – Czas propagacji zmiany stanu z wysokiego na niski;

t<sub>TLH</sub>, t<sub>r</sub> – Czas narastania zbocza sygnału;

 $t_{THL}$ ,  $t_f$  – Czas opadania zbocza sygnału.

Rysunek 2: Wykres czasowy dynamicznej zmiany stanu bramki( Maciak, 2021 [1])

#### 2.2 Przerzutniki

Przerzutniki to układy, które pozwalają na przechowywanie jednego bitu informacji. Używane są w licznikach, rejestrach, pamięciach oraz innych układach wymagających przechowywania stanów logicznych.

#### Przerzutnik typu JK

#### Przerzutnik typu D

| $\mathbf{Q}_i$ | D | $\mathbf{Q}_{i+1}$ |
|----------------|---|--------------------|
| 0              | 0 | 0                  |
| 0              | 1 | 1                  |
| 1              | 0 | 0                  |
| 1              | 1 | 1                  |

|   | $\mathbf{Q}_i$ | J | K | $\mathbf{Q}_{i+1}$ |
|---|----------------|---|---|--------------------|
|   | 0              | 0 | X | 0                  |
|   | 0              | 1 | X | 1                  |
|   | 1              | 0 | X | 1                  |
| ĺ | 1              | 1 | X | 0                  |

Tabela 2: Tabela wzbudzeń przerzut-

Tabela 1: Tabela wzbudzeń przerzut-nika typu JK (1 i 1 działa w trybie nika typu D TOGGLE)

#### Przerzutnik typu T

# $\begin{array}{c|cccc} \mathbf{Q}_i & \mathbf{T} & \mathbf{Q}_{i+1} \\ \hline 0 & 0 & 0 \\ 0 & 1 & 1 \\ 1 & 0 & 1 \\ 1 & 1 & 0 \\ \end{array}$

Tabela 3: Tabela wzbudzeń przerzutnika typu T (Gdy na  ${f T}$  jest 1 działa w trybie  ${f TOGGLE}$ 

#### Przerzutnik typu SR (Set-Reset)

| $\mathbf{R}$ | S | $\mathbf{Q}_n$ |
|--------------|---|----------------|
| 0            | 0 | $Q_{n-1}$      |
| 0            | 1 | 1              |
| 1            | 0 | 0              |
| 1            | 1 | N              |

Tabela 4: Tabela wzbudzeń przerzutnika typu SR

# 3 Przebieg ćwiczeń

#### 3.1 Zadanie 1

W układzie jak na rysunku zdjąć powierzchnię charakterystyczną bramki 7400. Układ scalony 7400 umieścić w podstawce modułu DB26.



Rysunek 3: Bramka NAND

Do przetestowania i dokonania pomiarów użyto **modułu DB26** do którego wpięto **układ scalony 7400**, czyli bramka **NAND**. Do pomiarów dla wejśc podłączono zasilanie (5 V jako jedynka logiczna i 0 V jako zero logiczne), które było regulowane, sprawdzić otrzymane napięcie na wyjściu. Daje to poniższe pomiary(tabela 1):

Tabela 5: Pomiary dla rożnych danych wejść

| V_1 [V] | V_2 [V] | Output[V] |
|---------|---------|-----------|
| 5,00    | 5,00    | 0,0645    |
| 4,50    | 5,00    | 0,0645    |
| 4,00    | 5,00    | 0,0645    |
| 3,50    | 5,00    | 0,0645    |
| 3,00    | 5,00    | 0,0645    |
| 2,50    | 5,00    | 0,0645    |
| 2,00    | 5,00    | 0,0645    |
| 1,50    | 5,00    | 0,0645    |
| 1,00    | 5,00    | 2,5410    |
| 0,50    | 5,00    | 3,7430    |
| 0,30    | 5,00    | 3,9290    |
| 5,00    | 4,50    | 0,0645    |
| 5,00    | 4,00    | 0,0645    |
| 5,00    | 3,50    | 0,0645    |
| 5,00    | 3,00    | 0,0645    |
| 5,00    | 2,50    | 0,0645    |
| 5,00    | 2,00    | 0,0645    |
| 5,00    | 1,50    | 0,0645    |
| 5,00    | 1,00    | 3,1890    |
| 5,00    | 0,50    | 3,9060    |
| 5,00    | 0,30    | 3,9320    |
| 1,20    | 3,70    | 2,5800    |
| 3,70    | 1,20    | 2,5500    |
| 3,10    | 0,80    | 3,4050    |
| 0,80    | 3,10    | 3,5010    |
| 1,20    | 2,80    | 2,4110    |
| 2,80    | 1,20    | 2,5620    |
| 2,80    | 2,40    | 0,0647    |
| 2,40    | 2,80    | 0,0647    |
| 1,60    | 1,20    | 2,7020    |
| 1,20    | 1,60    | 2,5330    |



Rysunek 4: Wykres powierzchni charakterystycznej

# 3.2 Zadanie 3

W zadaniu 3 przetestowano działanie przerzutników T, RS, JK, D za pomocą  $modułu\ DB11$ . Poniżej zamieszczone są schematy poszczególnych przerzutników.



Rysunek 5: Schematy przerzutników JK, RS, T, D

# 4 Dyskusja błedów

W zadaniu pierwszym badano powierzchnie charaketrystyczną bramki 7400. Podawane napięcia na wejścia bramki NAND wynosiły od 0V do 5V. W zależności od podanych napięć na wejściach otrzymywano różne napięcia na wyjściu. Dla stanu niskiego ( logiczne "0") napięcie wyjściowe zawierało się w przedziale od 0,0645 V do 0,0647 V. Aby obliczyć procentowe odchylenie wartości rzeczywistej od wartości teoretycznej, trzeba przyjąć maksymalne napięcie dla stanu wysokiego (0,4V) oraz średnią wartość wszystkich napięć dla stanu niskiego odjętą o maksymalne napięcie wyjściowe dla stanu wyoskiego:

$$\frac{|0.0646V - 0.4V|}{0.4V} * 100\% \approx 83.85\%$$

Napięcie stanu wysokiego (logiczne "1") wahał się od 2,4110V do 3,9320V. Aby obliczyć procentowe odchylenie rzeczywistej od wartości teoretycznej, trzeba przyjąć minimalne napięcie dla stanu wysokiego (2,4V) oraz średnią wartość wszystkich napięć dla stanu wysokiego odjętą o minimalne napięcie wyjściowe dla stanu wyoskiego:

$$\frac{|3,106V-2,4V|}{2,4V}*100\% \approx 29,42\%$$

Uzyskane wartości napięć różnią się od teoretycznych o ok. 84% dla stanu niskiego oraz 29% dla stanu wysokiego. Mimo dużej różnicy procentowej, obie wartości mieszczą się w dopuszczalnych granicach teoretycznych, co oznacza, że bramka 7400 pracuje poprawnie i zachowuje właściwą logikę stanów.

Różnice te mogą wynikać z następujących przyczyn:

- Dokładność użytego przyrządu pomiarowego, którego błąd pomiarowy przyjęto na potrzeby tych pomiarów jako 0.7V.
- Spadki napięć na tranzystorach wewnętrznych układu, które wynikają z ich charakterystyki półprzewodnikowej.
- Tolerancja elementów wewnętrznych.

W zadaniu trzecim wyniki rzeczywiste nie różnią się od wartości teoretycznych. Pomiary wykazane na rzeczywistych układach odpowiadają tym w tablicach wzbudzeń dla konkretnych przerzutników.

#### 5 Wnioski

W naszych zadaniach można było zaobserwować zachowanie bramek TTL, przerzutników D, T, RS oraz JK. W zadaniu pierwszym zbadano powierzchnie charakterystyczną bramki 7400 poprzez zmianę napięć na wejścia oraz pomiar napięcia na wyjściu. Otrzymane wyniki potwierdziły, że stany napięć logicznych nie są idealnie równe 0V( logiczne "0") oraz 5V( logiczne "1"), co jest zgodne z teorią działania brmake TTL. Dodatkowo zaobserwowano również margines odporności na zakłócenia, które zapewniają interpretację stanów logicznych pomimo niewielkich odchyleń napięć. Dzięki temu można było zaobserować rzeczywistą, nieliniową charakterystykę przejścia pomiędzy stanami logicznymi.

W zadaniu trzecim zaobserwowano rzeczywiste działanie przerzutników. Pozwoliło na zweryfikowanie tablic wzbudzeń przerzutników D, T, JK oraz RS, co jest zgodne z teorią działania układów sekwencyjnych.

### 6 Literatura

- [1] T. Maciak, Skrypt do laboratorium Elektroniki cyfrowej, Wydział Informatyki Politechniki Białostockiej, Białystok, 2021.
- [2] Transistor-transistor logic, Wikipedia, dostęp online: https://en.wikipedia.org/wiki/Transistor-transistor\_logic, data dostępu: październik 2025.
- [3] Texas Instruments, SN7400 NAND Gate Datasheet, dostęp online: https://www.ti.com/lit/ds/symlink/sn7400.pdf, data dostępu: 2017.

# 7 Protokół



Rysunek 6: Protokół