# 6. SISTEMAS SECUENCIALES



# **6. SISTEMAS SECUENCIALES**

### **6.1** Circuitos biestables.

- Definición de sistema secuencial. Tipos y características: Asíncronos y síncronos.
- Biestables: R S, J K, T y D
- Tiempos característicos en biestables.

# 6.2 Registros de desplazamiento.

- Concepto de registro.
- Registros de desplazamiento. Entrada serie, salida serie. Entrada serie, salida paralelo. Entrada paralelo, salida serie. Entrada paralelo, salida paralelo. Bidireccional.
- Aplicaciones de los registros. Generador de secuencia.

### 6.3 Contadores.

- Contadores digitales y sus aplicaciones.
- Contadores asíncronos. Contador de décadas.
- Contadores síncronos. Acarreo en serie y paralelo.
- Contador reversible.
- Contadores basados en registros de desplazamiento: en anillo, Johnson, con protección.

# 6.4 Análisis y diseño de circuitos secuenciales síncronos.

- Análisis de circuitos secuenciales síncronos.
- Tablas de transiciones y diagramas de estados: Máquina de Mealy y Máquina de Moore.
- Síntesis de sistemas secuenciales síncronos.

# Definición de sistema secuencial

Aquel sistema en que la información de salida es función de las entradas actuales y de la situación anterior del sistema (lo que se conoce como historia o memoria del sistema):



La memoria almacena la situación del sistema

# Tipos de circuitos secuenciales

- a) Asíncronos: los cambios de las salidas se producen en los mismos instantes que se modifican las variables de entrada (salvo retardos propios de los dispositivos electrónicos)
- b) Síncronos: requieren de la presencia de una señal particular, llamada sincronismo o reloj, para que las variables de entrada actúen sobre el circuito.

### Definición de circuito biestable

Los biestables (flip flop y latch) son circuitos lógicos elementales capaces de permanecer indefinidamente en uno de sus dos estados posibles (alto o bajo) mientras no haya orden de cambiar (lo que se conoce como disparo)

Esta capacidad de retener el estado, convierte los biestables en la célula elemental de memoria (almacena un 1 o un 0) y por tanto constituye la base para la construcción de sistemas secuenciales

### Clasificación de los biestables



Fuente: Circuitos Electrónicos Digitales. Manuel Mazo et al. Universidad de Alcalá

### Biestable RS

Veremos dos versiones: RS-NOR y RS-NAND

### **Biestable RS-NOR:**



$$\overline{Q_{t+1}} = \overline{S + Q_t}$$

$$Q_{t+1} = \overline{R + \overline{Q_t}}$$

| S | R | Q <sub>t+1</sub> |                |                                     |
|---|---|------------------|----------------|-------------------------------------|
| 0 | 0 | Q <sub>t</sub>   | NO CAMBIA      |                                     |
| 0 | 1 | 0                | RESET          |                                     |
| 1 | 0 | 1                | SET            |                                     |
| 1 | 1 | SISTE            | MA NO DESEABLE | $ Q_{t+1} = \overline{Q_{t+1}} = 0$ |

R=RESET  $\longrightarrow$  R=1 y S=0  $\longrightarrow$  Q=0 y  $\overline{Q}$ =1 (el biestable almacena un 0 lógico)

S=SET  $\longrightarrow$  S=1 y R=0  $\longrightarrow$  Q=1 y  $\overline{Q}$ =0 (el biestable almacena un 1 lógico)

Cuando R=0 y S=0 no se manda ni SET ni RESET y el biestable mantiene su estado anterior. Si almacenaba un 0 lógico (Q=0 y  $\overline{Q}$ =1) mantendrá los valores de salida, y si almacenaba un 1 lógico (Q=1 y  $\overline{Q}$ =0), mantendrá también sus valores de salida

Normalmente Q y  $\overline{Q}$  son complementarias, pero cuando R=S=1  $\longrightarrow$  Q= $\overline{Q}$ =0 porque el biestable detecta que le llegan un reset y un set a la vez. **Este caso hay que evitarlo** 

### **Biestable RS-NOR**

a) Estados estables: situaciones en las que un circuito permanece indefinidamente mientras no se alteren sus entradas

Ejemplo con un circuito sencillo:



|                                      | Е | S | ESTADO     |              |
|--------------------------------------|---|---|------------|--------------|
| Si E = 0 y $S_t = 0$ , $S_{t+1} = 0$ | 0 | 0 | ESTABLE    |              |
| Si E = 0 y $S_t = 1$ , $S_{t+1} = 1$ | 0 | 1 | ESTABLE    |              |
| Si E = 1 y $S_t = 0$ , $S_{t+1} = 1$ | 1 | 0 | NO ESTABLE | S <b>→</b> 1 |
| Si E = 1 y $S_t = 1$ , $S_{t+1} = 1$ | 1 | 1 | ESTABLE    |              |

Estados estables del biestable RS NOR 
$$\overline{Q_{t+1}} = \overline{S + Q_t}$$
  $Q_{t+1} = \overline{R + \overline{Q}_t}$ 

| S | R | Q | Q | ESTADO  |                                                 |
|---|---|---|---|---------|-------------------------------------------------|
| 0 | 0 | 0 | 0 |         |                                                 |
| 0 | 0 | 0 | 1 | ESTABLE | Q=1⊏>Q=0 y S=0⊏>Q=1                             |
| 0 | 0 | 1 | 0 | ESTABLE | Q=1 <del> </del>                                |
| 0 | 0 | 1 | 1 |         |                                                 |
| 0 | 1 | 0 | 0 |         |                                                 |
| 0 | 1 | 0 | 1 | ESTABLE | R=1 <b>⇒</b> Q=0 y S=0 <b>⇒</b> <del>Q</del> =1 |
| 0 | 1 | 1 | 0 |         |                                                 |
| 0 | 1 | 1 | 1 |         |                                                 |
| 1 | 0 | 0 | 0 |         |                                                 |
| 1 | 0 | 0 | 1 |         |                                                 |
| 1 | 0 | 1 | 0 | ESTABLE | S=1 ➡\_Q=0 y R=0 ➡\Q=1                          |
| 1 | 0 | 1 | 1 |         |                                                 |
| 1 | 1 | 0 | 0 | ESTABLE | S=1 <del>□</del> > <del>Q</del> =0 y R=1 □>Q=0  |
| 1 | 1 | 0 | 1 |         |                                                 |
| 1 | 1 | 1 | 0 |         |                                                 |
| 1 | 1 | 1 | 1 |         |                                                 |

### **Biestable RS-NOR**

b) Transiciones: un cambio en las entradas puede producir un cambio en las salidas.

Hay que tener en cuenta:

- Las puertas lógicas tienen un tiempo de propagación (tp), lo que supone un retardo en el biestable
- Los valores antes y después de la transición:

Q<sub>t</sub>: valor de Q antes de la transición

 $Q_{t+1}$ : valor de Q después de la transición (transcurrido  $t_p$ )

Las posibles transiciones del biestable RS-NOR son:

| Transición | S | R | Q <sub>t</sub> | $\overline{Q}_{t}$ | S <sub>t</sub> | R <sub>t</sub> | Q <sub>t+1</sub> | $Q_{t+1}$ | $\longrightarrow$ $Q_{t+1}$ y $\overline{Q_{t+1}}$ se obtienen a partir del valor de las entradas S y R |
|------------|---|---|----------------|--------------------|----------------|----------------|------------------|-----------|---------------------------------------------------------------------------------------------------------|
| 1          | 0 | 0 | 0              | 1                  | 0              | 1              | 0                | 1         | tras cambiarlas en el instante t (S <sub>t</sub> y R <sub>t</sub> ) y del valor, también en             |
| 2          | 0 | 0 | 0              | 1                  | 1              | 0              | 1                | 0         | el instante t, de Q y $\overline{Q}$ ( $Q_t$ y $\overline{Q}_t$ )                                       |
| 3          | 0 | 0 | 0              | 1                  | 1              | 1              | 0                | 0         |                                                                                                         |
| 4          | 0 | 0 | 1              | 0                  | 0              | 1              | 0                | 1         |                                                                                                         |
| 5          | 0 | 0 | 1              | 0                  | 1              | 0              | 1                | 0         | Fotos cosos no intereson nergue quendo los entre dos                                                    |
| 6          | 0 | 0 | 1              | 0                  | 1              | 1              | 0                | 0         | Estos casos no interesan porque cuando las entradas                                                     |
| 7          | 0 | 1 | 0              | 1                  | 0              | 0              | 0                | 1         | S y R valen 1 y las salidas Q y Q valen 0, como                                                         |
| 8          | 0 | 1 | 0              | 1                  | 1              | 0              | 1                | 0         | veremos en la siguiente diapositiva, da lugar a                                                         |
| 9          | 0 | 1 | 0              | 1                  | 1              | 1              | 0                | 0         | oscilaciones en el valor de las salidas                                                                 |
| 10         | 1 | 0 | 1              | 0                  | 0              | 0              | 1                | 0         |                                                                                                         |
| 11         | 1 | 0 | 1              | 0                  | 0              | 1              | 0                | 1         |                                                                                                         |
| 12         | 1 | 0 | 1              | 0                  | 1              | 1              | 0                | 0         |                                                                                                         |
| 13         | 1 | 1 | 0              | 0                  | 0              | 0              | INI              | DET       | ///                                                                                                     |
| 14         | 1 | 1 | 0              | 0                  | 0              | 1              | 0                | 1         | //                                                                                                      |
| 15         | 1 | 1 | 0              | 0                  | 1              | 0              | 1                | 0         |                                                                                                         |

Un cambio en las entradas el circuito pase por distintos estados hasta llegar un estado estable. A veces, como en el caso de la transición 13, no llega a un estado estable

### **Biestable RS-NOR**

Ejemplos de transiciones:

- Transición 2: S=0 R=0 Q=0  $\overline{Q}$ =1  $\longrightarrow$  S=1 R=0 Q=1  $\overline{Q}$ =0

|                   |                                               | S                | R   | Q                | Q |                                           |
|-------------------|-----------------------------------------------|------------------|-----|------------------|---|-------------------------------------------|
| t <sub>0</sub> →  | Inicial                                       | 0                | 0   | 0                | 1 |                                           |
| t.                | Cambio S=1                                    | 1                | 0   | 0                | 1 | $\overline{Q_{t+1}} = \overline{S + Q_t}$ |
| $t_2 \rightarrow$ | S=1 □ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \     | 1                | 0   | 0                | 0 |                                           |
| .2                | $\overline{Q}$ =0 y R=0 $\Longrightarrow$ Q=1 | 1                | 0   | 1                | 0 | ESTABLE                                   |
|                   |                                               | Q <sub>t+1</sub> | = R | + Q <sub>t</sub> |   |                                           |

t<sub>p1</sub>: tiempo de propagación de la puerta OR 1 del biestable

t<sub>p2</sub>: tiempo de propagación de la puerta OR 2 del biestable



- Transición 13: S=1 R=1 Q=0  $\overline{Q}$ =0  $\longrightarrow$  S=0 R=0 Q y  $\overline{Q}$  INDETERMINADOS

a) Si  $t_{p1}=t_{p2}$  (puerta 1 igual de rápida que la 2)

| 2)               |                                                                                                                                                     | 5 | К | Q        | Q |   |
|------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|---|---|----------|---|---|
| to.              | Inicial                                                                                                                                             | 1 | 1 | 0        | 0 |   |
| t                | Cambio S=0 y R=0                                                                                                                                    | 9 | 0 | 0        | 0 |   |
| 47               | S=0 y Q=0 $\Longrightarrow$ $\overline{Q}$ =1<br>R=0 y Q=0 $\Longrightarrow$ Q=1<br>Q=1, $\overline{Q}$ =1 $\Longrightarrow$ Q=0, $\overline{Q}$ =0 | 0 | 0 |          |   | , |
| t <sub>o</sub> _ | $R=0 y \overline{Q}=0 \Longrightarrow Q=1$                                                                                                          | ס | U | <u> </u> | 4 |   |
| 2                | Q=1, Q=1⊏>Q=0, Q=0                                                                                                                                  | 0 | 0 | 0        | 0 | 4 |
|                  |                                                                                                                                                     |   |   |          |   |   |

OSCILACIONES=INESTABLE

**ESTABLE** 

b) Si t<sub>p1</sub><t<sub>p2</sub>(puerta 1 más rápida que la 2)

Q S R Q Inicial 0 0  $t_0 \rightarrow$ Cambio S=0 y R=0 **(0)** (0) 0 t<sub>1</sub> →  $R=0 \text{ y } \overline{Q}=0 \square Q=1$ (1) **ESTABLE** 0 0

c) Si t<sub>p1</sub>>t<sub>p2</sub>(puerta 1 menos rápida que la 2)

| )                |                  | S | R | Q | Q |
|------------------|------------------|---|---|---|---|
| t. 🔺             | Inicial          | 1 | 1 | 0 | 0 |
| t <sub>1</sub> → | Cambio S=0 y R=0 | 9 | 0 | 0 | 0 |
|                  | S=0 y Q=0 🖒 Q=1  | 0 | 0 | 0 | 1 |
|                  |                  |   |   |   |   |

### **Biestable RS-NOR**

Agrupando las transiciones válidas se obtiene

| Tropoloiá  | EST | ΓADO | INIC                | IAL   | ESTADO FINAL   |                   |                  |           |          |      |   |   |                  |                |
|------------|-----|------|---------------------|-------|----------------|-------------------|------------------|-----------|----------|------|---|---|------------------|----------------|
| Transición | S   | R    | Q <sub>t</sub>      | $Q_t$ | S <sub>t</sub> | R <sub>t</sub>    | Q <sub>t+1</sub> | $Q_{t+1}$ |          |      | S | R | Q <sub>t+1</sub> |                |
| 7          | 0   | 1    | 0                   | 1     | 0              | 0.                | 0                | 1         | <u> </u> |      |   |   | (+1              |                |
| ,          |     | _    |                     |       |                | $\longrightarrow$ | اڏ k             | _         | >-       |      | 0 | 0 | Q,               | NO CAMBIA      |
| 10         | 1   | 0    | <u> </u>            | 0     | U              | 0 '               | <u>1</u>         | 0         | ノ        |      |   |   |                  |                |
| 1          | 0   | 0    | 0                   | 1     | 0              | 1                 | 0                | 1         | )        | <br> | 0 | 1 | 0                | RESET          |
| 4          | 0   | 0    | 1                   | 0     | 0              | 1                 | 0                | 1         |          | -    | 1 | 0 | 1                | SET            |
| 11         | 1   | 0    | 1                   | 0     | 0              | 1                 | 0                | 1         | ノ        |      | 1 | 1 | CICTE            | MA NO DECEARIE |
| 2          | 0   | 0    | 0                   | 1     | 1              | 0.                |                  | 0         |          |      | 1 | 1 | 313161           | MA NO DESEABLE |
| 8          | 0   | 1    | 0                   | 1     | 1              | 0                 | 1                | 0         |          |      |   |   |                  |                |
| 5          | 0   | 0    | $\lfloor 1 \rfloor$ | 0     | 1              | 0                 | 1                | 0         | J        |      |   |   |                  |                |

### **Conclusión:**

Tal y como se indicó al principio, el RS-NOR es un elemento de memoria:

Para almacenar un 1 se pone el SET a 1  $\Longrightarrow$  S = 1 y R = 0  $\Longrightarrow$   $Q_{t+1}$  = 1 Al volver SET a 0  $\Longrightarrow$  S = 0 y R = 0  $\Longrightarrow$   $Q_{t+1}$  =  $Q_t$  = 1

Para almacenar un 0 (borrar) se pone el RESET a 1  $\Longrightarrow$  S=0 y R=1  $\Longrightarrow$  Q<sub>t+1</sub>=0 Al volver RESET a 0  $\Longrightarrow$  S = 0 y R = 0  $\Longrightarrow$  Q<sub>t+1</sub> = Q<sub>t</sub> = 0

### **Biestable RS-NAND:**



| S | R | Q <sub>t+1</sub>    |           |  |  |  |  |
|---|---|---------------------|-----------|--|--|--|--|
| 1 | 1 | $Q_t$               | NO CAMBIA |  |  |  |  |
| 1 | 0 | 0                   | RESET     |  |  |  |  |
| 0 | 1 | 1                   | SET       |  |  |  |  |
| 0 | 0 | SISTEMA NO DESEABLE |           |  |  |  |  |

$$\overline{R} = RESET \longrightarrow \overline{R} = 0 \text{ y } \overline{S} = 1 \qquad \overline{Q} = 1 \text{ y } Q = 0 \text{ (el biestable almacena un 0 lógico)}$$

$$\overline{S} = SET \longrightarrow \overline{S} = 1 \text{ y } \overline{R} = 0 \qquad \overline{Q} = 1 \text{ y } \overline{Q} = 0 \text{ (el biestable almacena un 1 lógico)}$$

$$\overline{S} = SET \longrightarrow \overline{S} = 1 \text{ y } \overline{R} = 0 \qquad \overline{Q} = 1 \text{ y } \overline{Q} = 0 \text{ (el biestable almacena un 1 lógico)}$$

Cuando R=0 y S=0 no se manda ni SET ni RESET y el biestable mantiene su estado anterior. Si almacenaba un 0 lógico (Q=0 y Q=1) mantendrá los valores de salida, y si almacenaba un 1 lógico (Q=1 y Q=0), mantendrá también sus valores de salida

Normalmente Q y  $\overline{Q}$  son complementarias, pero cuando  $\overline{R}=\overline{S}=0$   $\longrightarrow$   $Q=\overline{Q}=0$  porque el biestable detecta que le llegan un reset y un set a la vez. **Este caso hay que evitarlo** 

# Aplicación biestable RS: conmutador sin rebote

Los conmutadores mecánicos rebotan varias veces antes de adoptar la posición definitiva

a) Influencia en un circuito sin biestable



Al conmutar de B a A oscila entre dos posiciones hasta quedarse en A:

Conmutador en A S=V="1" La salida oscila entre 1 y 0

Conmutador en el espacio entre A y B S= tierra="0" La salida oscila entre 1 y 0

b) Influencia en un circuito con biestable



Al conmutar de B a A oscila entre dos posiciones hasta quedarse en A:

Conmutador en A  $\longrightarrow$  S=V="1" y R=tierra="0"  $\longrightarrow$  Q=1 La salida no oscila, se queda en 1

### Problemática de los biestables RS asíncronos

Los biestables RS-NAND y RS-NOR vistos hasta ahora no tienen entrada para señal de reloj y por eso se clasifican como biestables asíncronos.

Los biestables asíncronos tienen el problema de recordar los glitches, que son señales no deseadas originadas por retardos diferentes de las señales transmitidas por caminos diferentes

Ejemplo del fenómeno glitch:



# Los biestables asíncronos recuerdan los glitches





# Soluciones a la problemática de los biestables RS asíncronos

a) Retardar la señal que va por el camino más rápido mediante parejas de inversores (en el ejemplo de la diapositiva anterior mediante 2 inversores por la línea de la señal B





b) Utilizar un biestable síncrono: un reloj fija los instantes de tiempo en que se permite la entrada de datos



C es la señal de habilitación o de reloj

| С | S | R | $Q_{t+1}$   |
|---|---|---|-------------|
| 0 | Х | Х | $Q_t$       |
| 1 | 0 | 1 | 0 RESET     |
| 1 | 1 | 0 | 1 SET       |
| 1 | 0 | 0 | $Q_t$       |
| 1 | 1 | 1 | NO DESEABLE |



### Biestable RS síncrono con entradas asíncronas

Además de las entradas síncronos Sy R controladas por el reloj C, puede tener entradas asíncronas PRESET y CLEAR no controladas por reloj (ambas son activas a nivel bajo).



Las entradas asíncronas prevalecen sobre las síncronas (sirven para inicializar el biestable)

 $\overline{\mathsf{PRESET}} = 0 \text{ (poner a SET)} \implies Q = 1 \text{ (}\overline{\mathsf{Q}} = 0\text{)}$ 

 $\overline{\text{CLEAR}} = 0 \text{ (borrar)} \longrightarrow Q=0 (\overline{Q}=1)$ 

PRESET = CLEAR = 1 \(\subseteq\) Actúan las síncronas (se habilitan puertas 3 y 4)

PRESET = CLEAR = 0 Situación no deseada (se manda SET y RESET

a la vez – posibles oscilaciones)

Anomalía: se propagan los impulsos de reloj a la salida

Si PRESET = 1 y CLEAR = 0, Q=0, pero en la realidad no es así



# Solución de anomalía del biestable RS síncrono con entradas asíncronas:

Utilizar puertas AND que bloquean el efecto de las entradas síncronas cuando se activan las





| PRESET | CLEAR | С | S | R | Q <sub>t+1</sub> | $\overline{Q_{t+1}}$ |                                                      |
|--------|-------|---|---|---|------------------|----------------------|------------------------------------------------------|
| 0      | 0     | Х | Х | Х | 0*               | 0*                   | ESTADO INDETERMINADO AL<br>VOLVER PRESET = CLEAR = 1 |
| 0      | 1     | Х | Х | Х | 1                | 0                    | SET (PRESET = 0)                                     |
| 1      | 0     | Х | Х | Х | 0                | 1                    | RESET (CLEAR = 0)                                    |
| 1      | 1     |   | 0 | 0 | $Q_t$            | $\overline{Q_t}$     | NO CAMBIA                                            |
| 1      | 1     |   | 0 | 1 | 0                | 1                    | RESET (R=1)                                          |
| 1      | 1     |   | 1 | 0 | 1                | 0                    | SET (S=1)                                            |
| 1      | 1     |   | 1 | 1 | INDETERMINADO    |                      |                                                      |

### Biestable JK

Es como el RS pero a la entrada R se le llama K, a la S se le llama J, y elimina la indeterminación que produce en RS cuando R=1 y S=1 (cuando J=1 y K=1 invierte la salida almacenada por el biestable)



| J | K | $Q_{t+1}$        |           |
|---|---|------------------|-----------|
| 0 | 0 | $Q_t$            | NO CAMBIA |
| 0 | 1 | 0                | RESET     |
| 1 | 0 | 1                | SET       |
| 1 | 1 | $\overline{Q}_t$ | INVIERTE  |

# Diseño de un JK a partir de un RS-NAND:

Realimentando las salidas del RS-NAND a un circuito combinacional que también recibe las entradas JK y cuyas salidas se conectan a las entradas del RS-NAND. El método vale para cualquier biestable



Tablas de verdad del JK y el RS-NAND:

|   | ENTR/ | ADAS           | SALIDA           |
|---|-------|----------------|------------------|
| J | K     | Q <sub>t</sub> | Q <sub>t+1</sub> |
| 0 | 0     | 0              | 0                |
| 0 | 0     | 1              | 1                |
| 0 | 1     | 0              | 0                |
| 0 | 1     | 1              | 0                |
| 1 | 0     | 0              | 1                |
| 1 | 0     | 1              | 1                |
| 1 | 1     | 0              | 1                |
| 1 | 1     | 1              | 0                |

|   | ENTR | ADAS           | SALIDA            |
|---|------|----------------|-------------------|
| S | R    | Q <sub>t</sub> | Q <sub>t+1</sub>  |
| 0 | 0    | SITU           | ACIÓN NO DESEABLE |
| 0 | 0    | SITU           | ACIÓN NO DESEABLE |
| 0 | 1    | 0              | 1                 |
| 0 | 1    | 1              | 1                 |
| 1 | 0    | 0              | <b></b> 0         |
| 1 | 0    | 1              | 0                 |
| 1 | 1    | 0              | <b>→</b> 0        |
| 1 | 1    | 1              | 1                 |

En el RS-NAND, ¿qué valores S y R hacen que  $Q_t$  pase a  $Q_{t+1}$ ? Como ejemplo, en rojo se marcan los casos en que se pasa de  $Q_t$  =0 a  $Q_{t+1}$  =0, que son  $\overline{S}$ =1, $\overline{R}$ =0 y  $\overline{S}$ =1, $\overline{R}$ =1. Es decir  $\overline{S}$ =1, $\overline{R}$ =X.

# Diseño de un JK a partir de un RS-NAND (continuación):

Tras haber deducido que para transitar de  $Q_t = 0$  a  $Q_{t+1} = 0$ , S=1 y R=X, se analizan el resto de casos y se obtiene la tabla de transiciones del RS-NAND:

| Tabla de transiciones RS-NAND |                  |   |   |  |  |  |
|-------------------------------|------------------|---|---|--|--|--|
| Q <sub>t</sub>                | Q <sub>t+1</sub> | S | R |  |  |  |
| 0                             | 0                | 1 | Х |  |  |  |
| 0                             | 1                | 0 | 1 |  |  |  |
| 1                             | 0                | 1 | 0 |  |  |  |
| 1                             | 1                | Χ | 1 |  |  |  |

| ENTRADAS |   |                |                  | SALIE | DAS |
|----------|---|----------------|------------------|-------|-----|
| J        | K | Q <sub>t</sub> | Q <sub>t+1</sub> | S     | R   |
| 0        | 0 | 0              | 0                | 1     | Х   |
| 0        | 0 | 1              | 1                | Х     | 1   |
| 0        | 1 | 0              | 0                | 1     | Χ   |
| 0        | 1 | 1              | 0                | 1     | 0   |
| 1        | 0 | 0              | 1                | 0     | 1   |
| 1        | 0 | 1              | 1                | Х     | 1   |
| 1        | 1 | 0              | 1                | 0     | 1   |
| 1        | 1 | 1              | 0                | 1     | 0   |

# Simplificando por Karnaugh S y R:



$$\overline{S} = \overline{J} + Q_t = \overline{J \cdot \overline{Q}_t}$$



$$\overline{R} = \overline{K} + \overline{Q_t} = \overline{K \cdot Q_t}$$





Problema: debido a la doble realimentación se producirán oscilaciones cuando J=K=1

### Ejemplo de problema con oscilaciones en biestable JK

Análisis en el dominio del tiempo:





Se soluciona el problema con biestables más complejos

### Biestable JK síncrono elemental

Como en el biestable RS, la introducción de un reloj permite controlar cuándo se actualizan las salidas del biestable, pero no arregla el problema de oscilaciones, que no tiene que ver con el reloj



C=1 habilita NAND 1 y 2 y el circuito funciona como si no hubiera reloj C=0 inhabilita NAND 1 y 2, y pone S y R a 1 (no se actualizan las salidas Q y Q)

### **Biestable JK maestro-esclavo**

Soluciona las oscilaciones del JK aislando la salida de la entrada para que no exista un camino de realimentación no deseado

En los JK maestro esclavo la lectura del dato y la actualización del biestable ocurren en diferente nivel de ciclo de reloj



### a) Reloj a nivel alto

AND 1 y 2 habilitadas, luego:

 $S_M = \overline{Q} \cdot J$  y  $R_M = Q \cdot K$  (se evita  $S_M = R_M = 1$  y el maestro adopta el estado ordenado por J y K)

AND 3 y 4 deshabilitadas, luego:

S<sub>s</sub>=R<sub>s</sub>=0 (se mantiene la salida del esclavo)



# b) Reloj a nivel bajo

AND 1 y 2 deshabilitados, luego:

 $S_M = R_M = 0$  (el maestro mantiene su estado)

AND 3 Y 4 habilitadas, luego:

 $S_S=Q_M$  y  $R_S=\overline{Q}_M=$  (el esclavo coge del maestro su valor de salida y lo copia en su propia salida)



### Problema del biestable JK maestro-esclavo

Cuando en el intervalo en que la señal de reloj está a nivel alto se producen variaciones en la entrada J, se puede producirse un comportamiento anómalo

### Funcionamiento no previsto



### Funcionamiento previsto



### Funcionamiento previsto o esperado:

J=0 K=1 cuando C pasa de 1 a 0 las salidas se ponen: Q=0 y  $\overline{Q}=1$ 

Funcionamiento no previsto o no esperado

- ① J=0 K=1 Q=0 y  $\overline{Q}$ =1,  $S_M = \overline{Q} \cdot J = 0$  y  $R_M = Q \cdot K = 0$   $\Longrightarrow$  mantiene su estado el maestro ( $Q_M = 0$  y  $\overline{Q}_M = 1$ )
- ② J=1 K=1 Q=0 y  $\overline{Q}$ =1,  $S_M = \overline{Q} \cdot J$ =1 y  $R_M = Q \cdot K = 0$   $\Longrightarrow$  se manda un set al maestro ( $Q_M = 1$  y  $\overline{Q}_M = 0$ )
- ③ J=0 K=1 Q=0 y  $\overline{Q}$ =1,  $S_M = \overline{Q} \cdot J = 0$  y  $R_M = Q \cdot K = 0$   $\longrightarrow$  mantiene su estado el maestro ( $Q_M = 1$  y  $\overline{Q}_M = 0$ ) y cuando C = 0  $S_S = Q_M = 1$  y  $R_S = \overline{Q}_M = 0$  se manda un set al esclavo  $\overline{Q} = 0$

Conclusión: para un buen funcionamiento hace falta que C=1 en un intervalo de tiempo corto

# Biestable JK disparado por flanco (en inglés edge)

Soluciona el comportamiento no previsto del JK maestro esclavo realizando la lectura de las entradas y la actualización de las salidas en uno de los flancos del impulso de reloj, llamado flanco activo

Tipos: a) Flanco ascendente



b) Flanco descendente



Las entradas deben estar estables durante un tiempo previo al flanco activo y la salida transita con un

retardo respecto al flanco activo

Circuito biestable JK edge a partir de maestro-esclavo:





### Biestable JK maestro esclavo con cierre de datos SN74111 (http://bit.ly/1sXylam)

La lectura de las entradas (toma de datos) se realiza en el flanco ascendente (+) del impulso de reloj La transición de la salida tiene lugar en el flanco descendente (-) del impulso de reloj (una vez transcurrido el tiempo de retardo)

A diferencia del maestro esclavo normal no le afectan los cambios en las entradas durante el intervalo en que el reloj está a nivel alto



Comportamiento de los distintos biestables JK



# Biestable JK comercial disparado por flanco de bajada con clear y preset (http://bit.ly/1p9Msiv)



# | SF00105

### SN74F112 DUAL NEGATIVE-EDGE-TRIGGERED J-K FLIP-FLOP WITH CLEAR AND PRESET

SDFS048A - D2932, MARCH 1987 - REVISED OCTOBER 1993

### **FUNCTION TABLE**

|     |     | OUTI         | PUTS |   |                |                  |
|-----|-----|--------------|------|---|----------------|------------------|
| PRE | CLR | CLK          | J    | K | Q              | Ы                |
| L   | Н   | Χ            | Χ    | Χ | Н              | L                |
| Н   | L   | X            | Χ    | X | L              | Н                |
| L   | L   | X            | Χ    | X | H <sup>†</sup> | H <sup>†</sup>   |
| Н   | Н   | $\downarrow$ | L    | L | $Q_0$          | $\overline{Q}_0$ |
| Н   | Н   | $\downarrow$ | Н    | L | Н              | L                |
| Н   | Н   | $\downarrow$ | L    | Н | L              | Н                |
| Н   | Н   | $\downarrow$ | Н    | Н | Toggle         |                  |
| Н   | Н   | Н            | Χ    | Χ | $Q_0$          | $\overline{Q}_0$ |

<sup>†</sup> The output levels in this configuration are not guaranteed to meet the minimum levels for V<sub>OH</sub>. Furthermore, this configuration is nonstable; that is, it will not persist when either PRE or CLR returns to its inactive (high) level.

# Biestable T (toggle o de conumtación)



| Т | Q <sub>t+1</sub>   |           |
|---|--------------------|-----------|
| 0 | $Q_t$              | NO CAMBIA |
| 1 | $\overline{Q}_{t}$ | INVIERTE  |

Se puede construir a partir de un biestable JK, uniendo las entradas J y K:





Aplicación de biestable T: divisor de frecuencia (cada biestable divide por 2 la frecuencia)







b) Con un biestable T síncrono por flanco de subida





# Biestable D (de muestreo o retención)



| E | Q <sub>t+1</sub> |                       |
|---|------------------|-----------------------|
| 0 | $Q_t$            | NO CAMBIA (RETENCIÓN) |
| 1 | D                | MUESTREALA ENTRADA    |

# La tabla anterior se puede expresar también como:





Nota: no se consideran los retardos

# Biestable D tipo latch comercial SN74F373 (http://bit.ly/1oQJujo):

### SN54F373, SN74F373 OCTAL TRANSPARENT D-TYPE LATCHES WITH 3-STATE OUTPUTS

SDFS076A - D2932, MARCH 1987 - REVISED OCTOBER 1993

SN54F373...J PACKAGE SN74F373...DB, DW, OR N PACKAGE (TOP VIEW)

|                                      | (                          | ,                                | '                                             |
|--------------------------------------|----------------------------|----------------------------------|-----------------------------------------------|
| OE [<br>1Q [<br>1D [<br>2D [<br>3Q [ | 1<br>2<br>3<br>4<br>5<br>6 | 20<br>19<br>18<br>17<br>16<br>15 | V <sub>CC</sub><br>8Q<br>8D<br>7D<br>7Q<br>6Q |
| 3D [                                 | 7                          | 14                               | 6D                                            |
| 4D 🛚                                 | 8                          | 13                               | 5D                                            |
| 4Q 🛛                                 | 9                          | 12                               | 5Q                                            |
| GND [                                | 10                         | 11                               | ] LE                                          |
|                                      |                            |                                  |                                               |

FUNCTION TABLE (each latch)

|    |        |   | ·<br>  |
|----|--------|---|--------|
|    | INPUTS |   | OUTPUT |
| ŌĒ | LE     | D | Q      |
| L  | Н      | Н | Н      |
| L  | Н      | L | L      |
| L  | L      | Χ | $Q_0$  |
| Н  | Χ      | Χ | Z      |

logic symbol†



† This symbol is in accordance with ANSI/IEEE Std 91-1984 and IEC Publication 617-12.

logic diagram (positive logic)



To Seven Other Channels

### **Biestable D síncrono**





# Comparativa entre biestable asíncrono y biestable síncrono por flanco de subida



Nota: no se consideran los retardos

# Tiempos característicos de los biestables

**Tiempo de establecimiento (set-up time):** mínimo tiempo anterior al flanco activo de toma de datos durante el que los niveles lógicos de las señales de entrada no deben cambiar

**Tiempo de mantenimiento (hold time):** mínimo tiempo posterior al flanco activo de toma de datos durante el que las entradas no deben cambiar

**Frecuencia máxima de reloj:** frecuencia máxima admisible de la señal de reloj para la que el fabricante garantiza el correcto funcionamiento del circuito

Duración del tiempo alto de reloj: tiempo mínimo que debe durar la parte alta del impulso de reloj

Duración del tiempo bajo de reloj: tiempo mínimo que debe durar la parte baja del impulso de reloj

**Tiempo bajo de PRESET y CLEAR:** tiempo mínimo que deben permanecer activadas las entradas asíncronas para garantizar un correcto funcionamiento

**Tiempo de retardo o de propagación:** tiempo que transcurre desde el flanco activo de reloj, que ordena la transición de las salidas hasta el momento que la transición tiene lugar (los fabricantes diferencian el tiempo de transición de alto de bajo  $t_{DHL}$  y el de bajo a alto  $t_{DLH}$ )



Nota: el flanco activo de toma de datos es el de subida de reloj, y el flanco activo de conmutación es el de bajada de reloj

# • Tiempos característicos en un biestable comercial

timing requirements over recommended ranges of supply voltage and operating free-air temperature (unless otherwise noted)

|                 |                                               |                 | V <sub>CC</sub> = 5 V,<br>T <sub>A</sub> = 25°C |     | MIN | MAX | UNIT |  |
|-----------------|-----------------------------------------------|-----------------|-------------------------------------------------|-----|-----|-----|------|--|
|                 |                                               |                 | MIN                                             | MAX |     |     |      |  |
| fclock          | Clock frequency                               |                 | 0                                               | 110 | 0   | 100 | MHz  |  |
|                 | Pulse duration                                | CLK high or low | 4.5                                             |     | 5   |     | 20   |  |
| $t_W$           | Pulse duration                                | CLR or PRE low  | 4.5                                             |     | 5   |     | ns   |  |
|                 | Catura timas, data hafarra CLK                | High            | 4                                               |     | 5   |     |      |  |
| t <sub>su</sub> | Setup time, data before CLK↓                  | Low             | 3                                               |     | 3.5 |     | ns   |  |
| _               | Held times and the office OLIV                | High            | 0                                               |     | 0   |     | ns   |  |
| <sup>t</sup> h  | Hold time, data after CLK↓                    | Low             | 0                                               |     | 0   |     |      |  |
| t <sub>su</sub> | Setup time, inactive state, data before CLK↓§ | CLR or PRE high | 4                                               |     | 5   |     | ns   |  |

<sup>§</sup> Inactive-state state setup time is also referred to as recovery time.

### switching characteristics (see Note 3)

| PARAMETER        | FROM<br>(INPUT) | TO<br>(OUTPUT)               | $V_{CC}$ = 5 V,<br>$C_{L}$ = 50 pF,<br>$R_{L}$ = 500 $\Omega$ ,<br>$T_{A}$ = 25°C |     |     | V <sub>CC</sub> = 4.5<br>C <sub>L</sub> = 50 pl<br>R <sub>L</sub> = 500 Ω<br>T <sub>A</sub> = MIN t | UNIT |     |
|------------------|-----------------|------------------------------|-----------------------------------------------------------------------------------|-----|-----|-----------------------------------------------------------------------------------------------------|------|-----|
|                  |                 |                              | MIN                                                                               | TYP | MAX | MIN                                                                                                 | MAX  |     |
| fmax             |                 |                              | 110                                                                               | 130 |     | 100                                                                                                 |      | MHz |
| t <sub>PLH</sub> | CLK             | Q or $\overline{Q}$          | 1.2                                                                               | 4.6 | 6.5 | 1.2                                                                                                 | 7.5  | ne  |
| t <sub>PHL</sub> | CLK             |                              | 1.2                                                                               | 4.6 | 6.5 | 1.2                                                                                                 | 7.5  | ns  |
| t <sub>PLH</sub> | PRE or CLR      | Q or $\overline{\mathbb{Q}}$ | 1.2                                                                               | 4.1 | 6.5 | 1.2                                                                                                 | 7.5  | ne  |
| <sup>t</sup> PHL | FIXE OF CER     | Q 01 Q                       | 1.2                                                                               | 4.1 | 6.5 | 1.2                                                                                                 | 7.5  | ns  |

<sup>†</sup> For conditions shown as MIN or MAX, use the appropriate value specified under recommended operating conditions. NOTE 3: Load circuits and waveforms are shown in Section 1.

# • Concepto de registro

Son circuitos secuenciales construidos con biestables que almacenan información (bits)



Un registro que almacena n bits está compuesto de n biestables (uno por cada bit):



Los biestables contienen en sus salidas  $b_n$   $b_{n-1}$   $\cdots$   $b_2$   $b_1$   $b_0$ , y estos valores dependen de las entradas de los biestables  $a_n$   $a_{n-1}$   $\cdots$   $a_2$   $a_1$   $a_0$ 

# • Registros de desplazamiento

Permiten desplazar la información (los bits) a lo largo del registro (de un biestable a otro). Si el desplazamiento es hacia la izquierda se multiplica por 2, y si es hacia la derecha se divide por 2:



Conectando los biestables en cascada (la salida de cada biestable a la entrada del siguiente) se añade, a la funcionalidad de almacenar información de n bits, la de realizar operaciones básicas del aritmética binaria también con el mismo circuito: la multiplicación por 2 o la división por 2.



Se comprobará en las siguientes diapositivas que se puede integrar en un mismo circuito las tres funciones: almacenar n bits, desplazar a la izquierda y desplazar a la derecha

# • Registros de desplazamiento: entrada serie-salida serie/paralelo

Ejemplo para 4 bits con 4 biestables RS síncronos por flanco ascendente:



En el flanco ascendente del pulso de reloj, el valor de D<sub>S</sub> se introduce en el biestable 1, y el contenido del biestable i pasa al i+1

La secuencia de entrada se desplaza hacia la derecha de acuerdo a la secuencia de pulsos de reloj Al cabo de 4 pulsos de reloj el valor de  $D_S$  aparece en  $Q_4$ 

# Registros de desplazamiento: entrada serie/paralelo-salida serie/paralelo

Ejemplo para 4 bits con 4 biestables RS síncronos por flanco descendente:



# Transferencia paralelo

2) Se introducen los datos en paralelo: borrado=0  $\square$  CL<sub>i</sub>=1 (clear asíncrono inhabilitado)

$$DP_i=1 \implies \overline{PR_i}=0 \implies PR_i=1 \implies Q_i=1$$
  
 $DP_i=0 \implies \overline{PR_i}=1 \implies Q_i=0$  (se mantiene estado)

• Registro desplazamiento comercial: entrada serie/paralelo-salida serie/paralelo

Para 8 bits con 8 biestables D síncronos por flanco ascendente (<a href="http://bit.ly/1kNPAkz">http://bit.ly/1kNPAkz</a>):

### SN54LV166A, SN74LV166A 8-BIT PARALLEL-LOAD SHIFT REGISTERS

SCLS456C - FEBRUARY 2001 - REVISED APRIL 2005



Pin numbers shown are for the D, DB, DGV, J, NS, PW, and W packages.

# Registros

- Registro desplazamiento comercial: entrada serie/paralelo-salida serie/paralelo
  - La entrada SH/LD determina el modo de funcionamiento del circuito:
  - a) SH/LD=0 como carga de datos en paralelo



b) SH/LD=1 como registro de desplazamiento (cada ciclo del reloj CLK se desplazan los bits un lugar a la derecha)



|     |        |         | FUN | CHON | IADLE          |                 |                 |                 |   |
|-----|--------|---------|-----|------|----------------|-----------------|-----------------|-----------------|---|
|     |        |         |     |      |                |                 | UTPUT           | S               |   |
|     | INPUTS |         |     |      |                | INTE            | RNAL            |                 |   |
| CLR | SH/LD  | CLK INH | CLK | SER  | PARALLEL<br>AH | QA              | QB              | Q <sub>H</sub>  |   |
| L   | Х      | Х       | Х   | Χ    | Х              | L               | L               | L               |   |
| Н   | X      | L       | L   | Χ    | X              | Q <sub>A0</sub> | $Q_{B0}$        | Q <sub>H0</sub> |   |
| Н   | L      | L       | 1   | Χ    | a h            | а               | b               | h               |   |
| Н   | Н      | L       | 1   | Н    | Χ              | Н               | Q <sub>An</sub> | Q <sub>Gn</sub> | Г |
| Н   | Н      | L       | 1   | L    | Χ              | L               | $Q_{An}$        | Q <sub>Gn</sub> |   |
| Н   | Х      | Н       | 1   | Х    | Х              | Q <sub>A0</sub> | Q <sub>B0</sub> | Q <sub>H0</sub> | Г |

ELINCTION TABLE

Pin numbers shown are for the D, DB, DGV, J, NS, PW, and W packages

# • Registro desplazamiento hacia la izquierda

El circuito de la figura 7.10 (muy similar al de la anterior diapositiva), se puede convertir en la figura 7.12 en un registro desplazamiento hacia la izquierda cableando las entradas y salidas



COFTROL S/L

RELOJ CLK

SRI OA OB OC OD

SRO

Fig. 7.12. Obtención de un registro de desplazamiento a la izquierda.

Fig. 7.10. Estructura de un registro de desplazamiento con entrada paralelo salida paralelo.

| ENTRADAS |     |     |    |   |   |   |   | SALIDAS         |                   |                   |                 |
|----------|-----|-----|----|---|---|---|---|-----------------|-------------------|-------------------|-----------------|
| CLR      | S/T | CLK | SI | Α | В | С | D | Q <sub>A</sub>  | Q <sub>B</sub>    | Qc                | $Q_D$           |
| L        | Х   | ×   | Х  | х | X | Х | X | L               | L                 | L                 | L               |
| н        | х   | LoH | х  | x | X | X | Х | Q <sub>A0</sub> | $Q_{\mathrm{Bo}}$ | $Q_{co}$          | $Q_{00}$        |
| н        | L   | ļ , | х  | а | b | С | d | а               | b                 | С                 | d               |
| н        | н   | ŧ   | L  | × | X | X | X | L               | QAn               | $Q_{\mathrm{Bn}}$ | Q <sub>Cn</sub> |
| н        | н   | 1   | н  | Х | Х | Х | Х | н               | Q                 | Q <sub>Bn</sub>   | Q <sub>Cn</sub> |

H = Nivel alto. L = Nivel bajo.

Sin embargo es una manera de obtener un registro de desplazamiento hacia la izquierda incómoda.

Para conmutar del modo de funcionamiento hacia la derecha hacia la izquierda hace falta cablear

Para solucionarlo veremos el siguiente circuito

Y - Inditerente

<sup>1 =</sup> Transición de nivel alto a bajo (flanco de bajada).

a...d = El nivel en las entradas A...D respectivamente.

 $Q_{o}$ ,  $Q_{oo}$ ,  $Q_{co}$  y  $Q_{oo}$  = Estados de  $Q_{o}$ ,  $Q_{o}$ ,  $Q_{c}$  y  $Q_{o}$  respectivamente después de un flanco de bajada de la señal de reloj.  $Q_{o}$ ,  $Q_{o}$ 

# • Registro bidireccional de 4 bits (circuito)

### SN54AS194, SN74AS194 4-BIT BIDIRECTIONAL UNIVERSAL SHIFT REGISTERS

SDAS212A - DECEMBER 1983 - REVISED DECEMBER 1994

### logic diagram (positive logic)



# Registros

Registro bidireccional de 4 bits (tabla de verdad)



# SN54AS194, SN74AS194 4-BIT BIDIRECTIONAL UNIVERSAL SHIFT REGISTERS

SDAS212A - DECEMBER 1983 - REVISED DECEMBER 1994

#### **FUNCTION TABLE**

|     | TONGTION TABLE |    |     |        |       |          |   |   |   |                 |          |          |          |
|-----|----------------|----|-----|--------|-------|----------|---|---|---|-----------------|----------|----------|----------|
|     |                |    |     | INF    | PUTS  | ·        |   |   |   |                 | OUT      | PUTS     |          |
|     | MC             |    |     | SERIAL |       | PARALLEL |   |   |   |                 | _        | _        |          |
| CLR | S1             | S0 | CLK | LEFT   | RIGHT | Α        | В | С | D | QA              | QB       | $Q_{C}$  | $Q_D$    |
| L   | Χ              | X  | Χ   | Х      | Χ     | Χ        | Х | X | Х | L               | L        | L        | L        |
| Н   | Χ              | Χ  | L   | Х      | Χ     | Χ        | Χ | Χ | Χ | Q <sub>A0</sub> | $Q_{B0}$ | QC0      | $Q_{D0}$ |
| Н   | Н              | Н  | 1   | Х      | Χ     | a        | b | С | d | a               | b        | С        | d        |
| Н   | L              | Н  | 1   | Х      | Н     | Χ        | X | X | X | Н               | $Q_{An}$ | $Q_{Bn}$ | $Q_{Cn}$ |
| Н   | L              | Н  | 1   | Х      | L     | Χ        | X | X | X | L               | $Q_{An}$ | $Q_Bn$   | $Q_{Cn}$ |
| Н   | Н              | L  | 1   | Н      | Χ     | Χ        | Χ | Χ | Χ | Q <sub>Bn</sub> | $Q_{Cn}$ | $Q_{Dn}$ | Н        |
| Н   | Н              | L  | 1   | L      | Χ     | Χ        | Χ | Χ | Χ | Q <sub>Bn</sub> | $Q_{Cn}$ | $Q_{Dn}$ | L        |
| Н   | L              | L  | Χ   | Х      | Χ     | Χ        | X | X | X | Q <sub>A0</sub> | $Q_{B0}$ | $Q_{C0}$ | $Q_{D0}$ |

H = high level (steady state); L = low level (steady state); X = irrelevant (any input, including transitions);  $\uparrow$  = transition from low to high level; a, b, c, d = the level of steady-state input at inputs A, B, C, or D, respectively; QA0, QB0, QC0, QD0 = the level of QA, QB, QC, or QD, respectively, before the indicated steady-state input conditions were established; QAn, QBn, QCn, QDn = the level of QA, QB, QC, respectively, before the most recent  $\uparrow$  transition of the clock.

# Registro bidireccional de 8 bits (circuito)

#### SN54ALS299, SN74ALS299 8-BIT UNIVERSAL SHIFT/STORAGE REGISTERS WITH 3-STATE OUTPUTS

SDAS220B - DECEMBER 1982 - REVISED DECEMBER 1994

#### logic diagram (positive logic)



 $<sup>^{\</sup>dagger}$  I/O ports not shown: B/QB (13), C/QC (6), D/QD (14), E/QE (5), F/QF (15), and G/QG (4).

# • Registro bidireccional de 8 bits (tabla de verdad)

# State of the serial input) CLK 12 QA 8 9 OE1 2 3 OE2 3 7 A/QA H/QH

# SN54ALS299, SN74ALS299 8-BIT UNIVERSAL SHIFT/STORAGE REGISTERS WITH 3-STATE OUTPUTS

SDAS220B - DECEMBER 1982 - REVISED DECEMBER 1994

#### **FUNCTION TABLE**

|                |        |             |             | INP              | JTS         |             |             |             | I/O PORTS                          |                                    |                                    |                                    |                                    |                                    |                                    |                                    | OUTPUTS                            |                                    |
|----------------|--------|-------------|-------------|------------------|-------------|-------------|-------------|-------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|------------------------------------|
| MODE           | CLR    | <b>S</b> 1  | S0          | OE1 <sup>†</sup> | OE2†        | CLK         | SL          | SR          | A/Q <sub>A</sub>                   | B/QB                               | C/QC                               | D/QD                               | E/QE                               | F/Q <sub>F</sub>                   | G/Q <sub>G</sub>                   | H/Q <sub>H</sub>                   | $Q_{A'}$                           | $Q_{H'}$                           |
| Clear          | L<br>L | X<br>L<br>H | L<br>X<br>H | L<br>L<br>X      | L<br>L<br>X | X<br>X<br>X | X<br>X<br>X | X<br>X<br>X | L<br>L<br>X                        | Υ                                  | L<br>L                             | L<br>L<br>L                        |
| Hold           | H      | L<br>X      | L<br>X      | L<br>L           | L<br>L      | X<br>L      | X<br>X      | X<br>X      | Q <sub>A0</sub><br>Q <sub>A0</sub> | Q <sub>B0</sub><br>Q <sub>B0</sub> | Q <sub>C0</sub>                    | Q <sub>D0</sub>                    | QE0<br>QE0                         | QF0<br>QF0                         | Q <sub>G0</sub>                    | Q <sub>H0</sub><br>Q <sub>H0</sub> | Q <sub>A0</sub><br>Q <sub>A0</sub> | QH0<br>QH0                         |
| Shift<br>Right | H      | L<br>L      | H<br>H      | L<br>L           | L<br>L      | ↑<br>↑      | X           | H           | H<br>L                             | Q <sub>An</sub><br>Q <sub>An</sub> | Q <sub>Bn</sub><br>Q <sub>Bn</sub> | Q <sub>Cn</sub><br>Q <sub>Cn</sub> | Q <sub>Dn</sub><br>Q <sub>Dn</sub> | Q <sub>En</sub><br>Q <sub>En</sub> | Q <sub>Fn</sub><br>Q <sub>Fn</sub> | Q <sub>Gn</sub><br>Q <sub>Gn</sub> | H                                  | Q <sub>Gn</sub><br>Q <sub>Gn</sub> |
| Shift<br>Left  | Н      | H           | L           | L<br>L           | L<br>L      | ↑<br>↑      | H<br>L      | X<br>X      | Q <sub>Bn</sub><br>Q <sub>Bn</sub> | Q <sub>Cn</sub><br>Q <sub>Cn</sub> | Q <sub>Dn</sub><br>Q <sub>Dn</sub> | Q <sub>En</sub><br>Q <sub>En</sub> | Q <sub>Fn</sub><br>Q <sub>Fn</sub> | Q <sub>Gn</sub><br>Q <sub>Gn</sub> | Q <sub>Hn</sub><br>Q <sub>Hn</sub> | H                                  | Q <sub>Bn</sub><br>Q <sub>Bn</sub> | H<br>L                             |
| Load           | Н      | Н           | Н           | Х                | Χ           | 1           | Χ           | Χ           | а                                  | b                                  | С                                  | d                                  | е                                  | f                                  | g                                  | h                                  | а                                  | h                                  |

NOTE: a . . . h = the level of the steady-state input at inputs A through H, respectively. This data is loaded into the flip-flops while the flip-flop outputs are isolated from the I/O terminals.

<sup>†</sup> When one or both output-enable inputs are high, the eight I/O terminals are disabled to the high-impedance state; however, sequential operation or clearing of the register is not affected.

# Registros de rotación

Se les llama también registros de desplazamiento con conexión en anillo La salida del último biestable está conectada a la entrada del primer biestable



FF es flip flop, una forma de llamar a los biestables activados por flanco

La información de bits no se pierde; está rotando en el registro

Para que el siguiente circuito sea un registro de rotación basta con conectar la salida  $Q_H$  a la entrada A y poner a 1 la entrada SER. SH/ $\overline{LD}$  habrá que ponerlo primero a 0 para cargar los datos, y luego a 1

logic diagram (positive logic)



Pin numbers shown are for the D, DB, DGV, J, NS, PW, and W packages.

# Contador digital

Es un circuito que recuerda el número de impulsos que le ha llegado

El módulo N de un contador es el número de impulsos que puede contar (ojo! si un contador cuenta de 0 a 5, no es módulo 5 sino módulo 6 ya que desde el 0 hasta el 5 van 6 números)

#### **Aplicaciones:**

<u>División de frecuencia</u>: en circuitos electrónicos es habitual emplear más de una señal de reloj, que se obtiene mediante un oscilador. Los osciladores son caros, por lo que resulta más económico obtener la señal de mayor frecuencia mediante un oscilador y mediante divisores de frecuencia generar el resto de señales de reloj de frecuencia más baja

<u>Adquisición de datos:</u> si cada impulso que recibe el contador corresponde a la detección de un objeto por parte de un sensor, se pueden obtener datos del número de detecciones realizadas



<u>Temporización</u>: si se cuenta el número de impulsos de una señal de reloj y se conoce la frecuencia del reloj, es posible calcular el tiempo que ha transcurrido cada vez que el contador pasa por 0. Mediante un diseño adecuado (frecuencia de la señal de entrada y módulo del contador) se pueden obtener una alarma que avisa de que a transcurrido un tiempo concreto.

Al igual que con los circuitos de registros, para los contadores también se emplean biestables.

Los primeros que veremos son los asíncronos, que se caracterizan por que sus biestables no emplean la misma señal de reloj

Los contadores asíncronos se pueden obtener mediante distintos tipos de biestables. Nosotros veremos un método basado en biestables JK:

#### Paso 1:

Determinar el número n de biestables necesarios para obtener el módulo N:  $2^{n-1} < N \le 2^n$  (ejemplo: para un módulo 16 hacen falta 4 biestables ya que  $2^4 = 16$ )

#### Paso 2:

Se diseña un circuito contador módulo 2<sup>n</sup>, (si el módulo que se desea obtener es 16, 2<sup>n</sup> es 16, pero si el módulo que se desea obtener es 10, también 2<sup>n</sup> será 16)

#### Paso 3:

Se conectan los biestables en cascada (cada biestable toma su señal de reloj de la salida del anterior biestable). El siguiente circuito es un módulo 16:



Como cada biestable del circuito anterior tiene entradas J=K=1 (igual a un biestable T con entrada T=1), estos cambian su estado con cada flanco de bajada de reloj:



El circuito cuenta en binario natural hasta 2<sup>4</sup>=16 impulsos, siendo 4 el número de biestables en cadena:

|                        | $Q_{D}$ | $Q_{c}$ | $Q_B$ | $Q_A$ | Número decimal |
|------------------------|---------|---------|-------|-------|----------------|
| Inicialmente           | 0       | 0       | 0     | 0     | 0              |
| Después del impulso 1  | 0       | 0       | 0     | 1     | 1              |
| Después del impulso 2  | 0       | 0       | 1     | 0     | 2              |
| Después del impulso 3  | 0       | 0       | 1     | 1     | 3              |
| Después del impulso 4  | 0       | 1       | 0     | 0     | 4              |
| Después del impulso 5  | 0       | 1       | 0     | 1     | 5              |
| Después del impulso 6  | 0       | 1       | 1     | 0     | 6              |
| Después del impulso 7  | 0       | 1       | 1     | 1     | 7              |
| Después del impulso 8  | 1       | 0       | 0     | 0     | 8              |
| Después del impulso 9  | 1       | 0       | 0     | 1     | 9              |
| Después del impulso 10 | 1       | 0       | 1     | 0     | 10             |
| Después del impulso 11 | 1       | 0       | 1     | 1     | 11             |
| Después del impulso 12 | 1       | 1       | 0     | 0     | 12             |
| Después del impulso 13 | 1       | 1       | 0     | 1     | 13             |
| Después del impulso 14 | 1       | 1       | 1     | 0     | 14             |
| Después del impulso 15 | 1       | 1       | 1     | 1     | 15             |
| Después del impulso 16 | 0       | 0       | 0     | 0     | 0              |

Si se compara  $Q_A$  con  $Q_B$ , el periodo de  $Q_B$  es el doble que el de  $Q_A$ . Lo mismo sucede entre  $Q_B$  y  $Q_C$ , y entre  $Q_C$  y  $Q_D$ .

Esto es porque la frecuencia de reloj se divide por 2 a la salida de cada biestable

En la práctica los biestables tienen retardos, lo que provoca que la conmutación del circuito, al estar conectados los biestables en cascada, sea secuencial:

De modo que la frecuencia máxima de la entrada de reloj del contador vendrá determinada por la transición más larga (cuando conmutan todos los biestables), que en el caso del contador de módulo 16 ocurrirá en dos casos: de 0111 a 1000 y de 1111 a 0000. Cogeremos la segunda opción:



Si los JK son maestro/esclavo el t<sub>set-up</sub>=t<sub>w</sub> (ancho del pulso de reloj)

El  $t_{hold}$  se considera despreciable y el tiempo de propagación o retardo del biestable será  $t_{pb}$  El periodo más corto que puede tener la entrada de reloj será entonces:

 $T_{min}=n \cdot t_{pb}+t_{set-up}$  (n es el número de biestables)

Con lo que para 4 biestables:  $T_{min}=4 \cdot t_{pb}+t_{set-up} \implies f_{max}=1/T_{min}$ 

Paso 4: hasta ahora se ha resuelto la parte de diseño de un contador módulo 2<sup>n</sup>, donde n es el número de biestables. Pero cuando el módulo del contador no es 2<sup>n</sup>, hace falta un paso adicional. Si por ejemplo se desea diseñar un contador módulo 10, se utilizará el contador módulo 16 del paso 3 y se obtendrá a partir de él el módulo 10.

- a) Se parte del último estado del contador (N-1), en este caso 10-1=9
- b) Se conectan las salidas de los biestables con Q=1 y la entrada de impulsos a una puerta NAND
- c) Se conecta la salida de la NAND a las PRESET de los biestables con Q=0
- d) Se conecta a 1 los PRESET de los biestables con Q=1

Así, en la subida del siguiente impulso de reloj los biestables conmutan a 1 y en la bajada conmutan a 0



El cronograma del contador asíncrono módulo 10 sin contar los tiempos de propagación es:



La salida de la puerta NAND se hace 0 y los biestables quedan a "1"

Durante el décimo impulso cuenta el 15, que es un número no deseado, lo que se soluciona en parte reduciendo el ancho de los pulsos

# Diagrama de tiempos sin contar los retardos de propagación

|                        | $Q_D$ | $Q_{c}$ | $Q_B$ | $Q_A$ | Número decimal |
|------------------------|-------|---------|-------|-------|----------------|
| Inicialmente           | 0     | 0       | 0     | 0     | 0              |
| Después del impulso 1  | 0     | 0       | 0     | 1     | 1              |
| Después del impulso 2  | 0     | 0       | 1     | 0     | 2              |
| Después del impulso 3  | 0     | 0       | 1     | 1     | 3              |
| Después del impulso 4  | 0     | 1       | 0     | 0     | 4              |
| Después del impulso 5  | 0     | 1       | 0     | 1     | 5              |
| Después del impulso 6  | 0     | 1       | 1     | 0     | 6              |
| Después del impulso 7  | 0     | 1       | 1     | 1     | 7              |
| Después del impulso 8  | 1     | 0       | 0     | 0     | 8              |
| Después del impulso 9  | 1     | 0       | 0     | 1     | 9              |
| Después del impulso 10 | 0     | 0       | 0     | 0     | 0              |

#### Inconvenientes de los contadores asíncronos

Analizando el contador módulo 10 se indican a continuación los problemas comunes de todos los contadores asíncronos

a) Igual que en el contador módulo 16, al producirse la transición en el flanco de bajada del décimo impulso todos los biestables conmutan a la vez y el retardo de cada biestable se acumula reduciendo la máxima frecuencia de trabajo del circuito.



b) Además el contador pasa por estados transitorios no deseados

|                                               | $Q_D$ | $Q_{c}$ | $Q_B$ | $Q_A$ | Número decimal |                       |
|-----------------------------------------------|-------|---------|-------|-------|----------------|-----------------------|
| Después del flanco de bajada del impulso 9    | 1     | 0       | 0     | 1     | 9              |                       |
| Después de NAND = 0                           | 1     | 1       | 1     | 1     | 15             |                       |
| Después de flanco de bajada de Q <sub>A</sub> | 1     | 1       | 1     | 0     | 14             | ├ Estados no deseados |
| Después de flanco de bajada de Q <sub>B</sub> | 1     | 1       | 0     | 0     | 12             | Estados no deseados   |
| Después de flanco de bajada de Q <sub>C</sub> | 1     | 0       | 0     | 0     | 8              | ] J                   |
| Después de flanco de bajada de Q <sub>D</sub> | 0     | 0       | 0     | 0     | 0              |                       |

c) Las transiciones no tardan el mismo tiempo y por eso hay que considerar la transición más larga para estar seguro de que el contador está en un estado estable

| $Q_D$ | $Q_{c}$ | $Q_B$ | $Q_A$ |          | $Q_{D}$ | $Q_{c}$ | $Q_B$ | $Q_A$ | ☐ 1 cambio     |                                         |
|-------|---------|-------|-------|----------|---------|---------|-------|-------|----------------|-----------------------------------------|
| 0     | 0       | 0     | 0     | <b>→</b> | 0       | 0       | 0     | 1     | │ 💳 े 1 cambio | 1 t <sub>pLH</sub>                      |
| 0     | 0       | 1     | 1     | <b>→</b> | 0       | 1       | 0     | 0     | ⇒ 3 cambios    | 1 t <sub>arr</sub> + 2 t <sub>arr</sub> |
|       |         |       |       |          |         |         |       |       | ,              | · · · · · · · · · · · · · · · · · · ·   |

Intentan resolver los problemas de los contadores asíncronos

La señal de los impulsos se aplica a la vez a todos los biestables

Los biestables conmutan simultáneamente

Las entradas síncronas se utilizan para pasar de un estado a otro

La frecuencia de los impulsos o de utilización del contador es más alta que en los asíncronos.

#### Método de diseño

- 1) Calcular el número n de biestables necesarios: para un contador módulo N:  $2^{n-1} < N \le 2^n$
- 2) Sacar la tabla de verdad del contador:

entradas: estados por los que ha de pasar el contador y estados siguientes después del impulso salidas: excitaciones que se han de presentar en los biestables (en las entradas síncronas) para provocar el cambio de estado requerido

| Tabla de       | transicion | nes biest | able RS |
|----------------|------------|-----------|---------|
| Q <sub>t</sub> | $Q_{t+1}$  | S         | R       |
| 0              | 0          | 0         | Х       |
| 0              | 1          | 1         | 0       |
| 1              | 0          | 0         | 1       |
| 1              | 1          | Χ         | 0       |

| Tabla d        | Tabla de transiciones biestable JK |   |   |  |  |  |  |  |  |  |
|----------------|------------------------------------|---|---|--|--|--|--|--|--|--|
| Q <sub>t</sub> | Q <sub>t+1</sub>                   | J | K |  |  |  |  |  |  |  |
| 0              | 0                                  | 0 | Х |  |  |  |  |  |  |  |
| 0              | 1                                  | 1 | Χ |  |  |  |  |  |  |  |
| 1              | 0                                  | Χ | 1 |  |  |  |  |  |  |  |
| 1              | 1                                  | Χ | 0 |  |  |  |  |  |  |  |

| Tabla de tr    | ansiciones k     | oiestable <sup>*</sup> |
|----------------|------------------|------------------------|
| Q <sub>t</sub> | Q <sub>t+1</sub> | Т                      |
| 0              | 0                | 0                      |
| 0              | 1                | 1                      |
| 1              | 0                | 1                      |
| 1              | 1                | 0                      |

| Tabla de tra   | ansiciones       | s biestable D |
|----------------|------------------|---------------|
| Q <sub>t</sub> | Q <sub>t+1</sub> | D             |
| 0              | 0                | 0             |
| 0              | 1                | Son 1         |
| 1              | 0 <sup>Ide</sup> | nticos 0      |
| 1              | 1                | 1             |
| •              |                  |               |

- 3) Calcular, a partir de la tabla de verdad, el conexionado de las entradas síncronas de los biestables y de las salidas de las mismas
- 4) implementar el circuito

- 1) Módulo N=16 (16 estados)  $\Longrightarrow$   $2^{n-1} < 16 \le 2^n$   $\Longrightarrow$  4 biestables
- 2) La tabla de verdad del contador (usando biestables JK por flanco de bajada)

| <u> </u> |         | Tabla | de ti | ransic | iones   |        |       |         |         | Señ     | iales d | le con  | trol    |       |       |
|----------|---------|-------|-------|--------|---------|--------|-------|---------|---------|---------|---------|---------|---------|-------|-------|
| Est      | tado a  | ctual | (t)   | Estac  | lo sigu | iiente | (t+1) |         |         | Entra   | idas si | íncror  | nas (t) |       |       |
| $Q_D$    | $Q_{c}$ | $Q_B$ | $Q_A$ | $Q_D$  | $Q_{c}$ | $Q_B$  | $Q_A$ | $J_{D}$ | $K_{D}$ | $J_{C}$ | $K_{c}$ | $J_{B}$ | $K_B$   | $J_A$ | $K_A$ |
| 0        | 0       | 0     | 0     | 0      | 0       | 0      | 1     | 0       | Х       | 0       | Х       | 0       | Х       | 1     | Х     |
| 0        | 0       | 0     | 1     | 0      | 0       | 1      | 0     | 0       | Χ       | 0       | Χ       | 1       | Χ       | Χ     | 1     |
| 0        | 0       | 1     | 0     | 0      | 0       | 1      | 1     | 0       | Χ       | 0       | Χ       | Χ       | 0       | 1     | Χ     |
| 0        | 0       | 1     | 1     | 0      | 1       | 0      | 0     | 0       | Χ       | 1       | Χ       | Χ       | 1       | Χ     | 1     |
| 0        | 1       | 0     | 0     | 0      | 1       | 0      | 1     | 0       | Χ       | Χ       | 0       | 0       | Χ       | 1     | Χ     |
| 0        | 1       | 0     | 1     | 0      | 1       | 1      | 0     | 0       | Χ       | Χ       | 0       | 1       | Χ       | Χ     | 1     |
| 0        | 1       | 1     | 0     | 0      | 1       | 1      | 1     | 0       | Χ       | Χ       | 0       | Χ       | 0       | 1     | Χ     |
| 0        | 1       | 1     | 1     | 1      | 0       | 0      | 0     | 1       | Χ       | Χ       | 1       | Χ       | 1       | Χ     | 1     |
| 1        | 0       | 0     | 0     | 1      | 0       | 0      | 1     | Х       | 0       | 0       | Χ       | 0       | Χ       | 1     | Χ     |
| 1        | 0       | 0     | 1     | 1      | 0       | 1      | 0     | Х       | 0       | 0       | Χ       | 1       | Χ       | Χ     | 1     |
| 1        | 0       | 1     | 0     | 1      | 0       | 1      | 1     | Х       | 0       | 0       | Χ       | Χ       | 0       | 1     | Χ     |
| 1        | 0       | 1     | 1     | 1      | 1       | 0      | 0     | Х       | 0       | 1       | Χ       | Χ       | 1       | Χ     | 1     |
| 1        | 1       | 0     | 0     | 1      | 1       | 0      | 1     | Х       | 0       | Χ       | 0       | 0       | Χ       | 1     | Χ     |
| 1        | 1       | 0     | 1     | 1      | 1       | 1      | 0     | Х       | 0       | Χ       | 0       | 1       | Χ       | Χ     | 1     |
| 1        | 1       | 1     | 0     | 1      | 1       | 1      | 1     | Х       | 0       | Χ       | 0       | Χ       | 0       | 1     | Χ     |
| 1        | 1       | 1     | 1     | 0      | 0       | 0      | 0     | Х       | 1       | Χ       | 1       | Χ       | 1       | Χ     | 1     |





0

#### 3) Simplificando por Karnaugh cada una de las salidas:

J<sub>D</sub> Q<sub>D</sub> Nota: las entradas del mapa de Karnaugh son las del estado actual, no las del siguiente

| ١. | XDO.    |                |   | _  |                 |    |    |  |
|----|---------|----------------|---|----|-----------------|----|----|--|
| B. | $Q_{A}$ | 00             |   | 01 | 11              |    | 10 |  |
|    | 00      | 0 0            | 4 | 0  | <sup>12</sup> X | 8  | Х  |  |
|    | 01      | 1 0            | 5 | 0  | <sup>13</sup> X | 9  | Х  |  |
|    | 11      | <sup>3</sup> 0 | 7 | 1  | <sup>15</sup> X | 11 | Х  |  |
|    | 10      | <sup>2</sup> 0 | 6 | 0  | <sup>14</sup> X | 10 | Х  |  |

$$J_D = Q_A \cdot Q_B \cdot Q_C$$

El resto de salidas son:

$$K_D = Q_A \cdot Q_B \cdot Q_C$$

$$J_C = K_C = Q_A \cdot Q_B$$

$$J_B = K_B = Q_A$$

$$J_A = K_A = 1$$

#### 4) Implementación del circuito (versión con acarreo paralelo)



#### Cronograma (todos los biestables conmutan simultáneamente):



 $t_{pp1}$ =tiempo de propagagación de la puerta AND 1  $t_{pp2}$ =tiempo de propagagación de la puerta AND 2  $t_{pb}$ =tiempo de propagagación del biestable JK

$$T_{min}=t_{pb}+t_{pp}+t_{setup}$$
  $f_{max}=1/T_{min}$ 

El periodo mínimo es más pequeño que el del contador asíncrono Por eso las frecuencia máxima de trabajo es mayor

#### 4) Implementación del circuito (versión con acarreo serie)



#### Cronograma (todos los biestables conmutan simultáneamente):



 $t_{pp1}$ =tiempo de propagagación de la puerta AND 1  $t_{pp2}$ =tiempo de propagagación de la puerta AND 2  $t_{pb}$ =tiempo de propagagación del biestable JK



Con el acarreo serie se evitar usar puertas de más de 2 entradas, pero el biestable D responde con 1  $t_{\rm pp}$  más de retardo que con el acarreo paralelo.

Aún así, el periodo mínimo es más pequeño que el del contador asíncrono (la frecuencia máxima de trabajo es mayor)

- 1) Módulo N=10 (10 estados)  $\Longrightarrow 2^{n-1} < 10 \le 2^n \Longrightarrow 4$  biestables
- 2) La tabla de verdad del contador (usando biestables JK por flanco de bajada)

|       | Tabla do transisiones |       |       |       |         |        |       |                        |         | C - 2          | -1             |                | 41             |                |                |
|-------|-----------------------|-------|-------|-------|---------|--------|-------|------------------------|---------|----------------|----------------|----------------|----------------|----------------|----------------|
|       | Tabla de transiciones |       |       |       |         |        |       |                        |         |                | ales d         |                |                |                |                |
| Est   | tado a                | ctual | (t)   | Estad | o sigu  | iiente | (t+1) | Entradas síncronas (t) |         |                |                |                |                |                |                |
| $Q_D$ | $Q_{c}$               | $Q_B$ | $Q_A$ | $Q_D$ | $Q_{c}$ | $Q_B$  | $Q_A$ | J <sub>D</sub>         | $K_{D}$ | J <sub>C</sub> | K <sub>C</sub> | J <sub>B</sub> | K <sub>B</sub> | J <sub>A</sub> | K <sub>A</sub> |
| 0     | 0                     | 0     | 0     | 0     | 0       | 0      | 1     | 0                      | Χ       | 0              | Χ              | 0              | Χ              | 1              | Χ              |
| 0     | 0                     | 0     | 1     | 0     | 0       | 1      | 0     | 0                      | Χ       | 0              | Χ              | 1              | Χ              | Χ              | 1              |
| 0     | 0                     | 1     | 0     | 0     | 0       | 1      | 1     | 0                      | Χ       | 0              | Χ              | Χ              | 0              | 1              | Χ              |
| 0     | 0                     | 1     | 1     | 0     | 1       | 0      | 0     | 0                      | Χ       | 1              | Χ              | Χ              | 1              | Χ              | 1              |
| 0     | 1                     | 0     | 0     | 0     | 1       | 0      | 1     | 0                      | Χ       | Χ              | 0              | 0              | Χ              | 1              | Χ              |
| 0     | 1                     | 0     | 1     | 0     | 1       | 1      | 0     | 0                      | Χ       | Χ              | 0              | 1              | Χ              | Χ              | 1              |
| 0     | 1                     | 1     | 0     | 0     | 1       | 1      | 1     | 0                      | Χ       | Χ              | 0              | Χ              | 0              | 1              | Χ              |
| 0     | 1                     | 1     | 1     | 1     | 0       | 0      | 0     | 1                      | Χ       | Χ              | 1              | Χ              | 1              | Χ              | 1              |
| 1     | 0                     | 0     | 0     | 1     | 0       | 0      | 1     | Χ                      | 0       | 0              | Χ              | 0              | Χ              | 1              | Χ              |
| 1     | 0                     | 0     | 1     | 0     | 0       | 0      | 0     | Χ                      | 1       | 0              | Χ              | 0              | Χ              | Χ              | 1              |



Tomando como base la tabla de transiciones del biestable JK



| Tabla de transiciones biestable JK |                  |   |   |  |  |
|------------------------------------|------------------|---|---|--|--|
| Q <sub>t</sub>                     | Q <sub>t+1</sub> | J | K |  |  |
| 0                                  | 0                | 0 | Х |  |  |
| 0                                  | 1                | 1 | Χ |  |  |
| 1                                  | 0                | Χ | 1 |  |  |
| 1                                  | 1                | Χ | 0 |  |  |

3) Simplificando por Karnaugh cada una de las salidas:



$$J_B = Q_A \cdot \overline{Q}_D$$



Aunque se puede hacer un lazo más grande, así J<sub>B</sub>=K<sub>B</sub> y el circuito es más sencillo

$$K_B = Q_A \cdot \overline{Q}_D$$

El resto de salidas son:

$$J_D = Q_A \cdot Q_B \cdot Q_C$$

$$K_D = Q_A$$

$$J_D = Q_A \cdot Q_B \cdot Q_C \qquad K_D = Q_A \qquad \qquad J_C = K_C = Q_A \cdot Q_B \qquad \qquad J_A = K_A = 1$$

$$J_A = K_A = 1$$

#### 4) Implementación del circuito (versión con acarreo paralelo)



# Cronograma (todos los biestables conmutan simultáneamente):





#### Acarreo paralelo



 $f_{max}=1/T_{min}$ 

# Contadores reversibles

Contadores binarios ascendentes: cuentan en sentido creciente de los números (los vistos hasta ahora)

Contadores binarios descendentes: cuentan en sentido decreciente de los números. Descuentan:

| Ascendente | Módulo 4             | Descendente |
|------------|----------------------|-------------|
| 0 – 00     | Inicialmente         | 0 – 00      |
| 1-01       | Tras primer impulso  | 3 – 11      |
| 2 – 10     | Tras segundo impulso | 2 – 10      |
| 3 – 11     | Tras tercer impulso  | 1-01        |
| 0-00       | Tras cuarto impulso  | 0 - 00      |

Contadores reversibles (up and down counter): cuenta y descuenta con el mismo circuito

Ejemplo: contador reversible módulo 6 con biestables JK disparados por flanco de bajada

- 1) Módulo N=6 (6 estados)
- 2<sup>*n*-1</sup><6≤2<sup>*n*</sup>
- 3 biestables

2) La tabla de verdad del contador

|   |                      |         | Ta     | bla de  | transic | siciones           |       |         | Señales de excitación |                |                |                |       |  |
|---|----------------------|---------|--------|---------|---------|--------------------|-------|---------|-----------------------|----------------|----------------|----------------|-------|--|
| - | Entrada de control C | Estac   | lo act | ual (t) | Estad   | Entradas síncronas |       |         |                       |                |                |                |       |  |
|   | CONTROLC             | $Q_{c}$ | $Q_B$  | $Q_A$   | $Q_{c}$ | $Q_B$              | $Q_A$ | $J_{C}$ | K <sub>C</sub>        | J <sub>B</sub> | K <sub>B</sub> | J <sub>A</sub> | $K_A$ |  |
| ı | 0                    | 0       | 0      | 0       | 1       | 0                  | 1     | 1       | Χ                     | 0              | Χ              | 1              | Χ     |  |
| - | 0                    | 0       | 0      | 1       | 0       | 0                  | 0     | 0       | Χ                     | 0              | Χ              | Χ              | 1     |  |
| - | 0                    | 0       | 1      | 0       | 0       | 0                  | 1     | 0       | Χ                     | Χ              | 1              | 1              | Χ     |  |
| - | 0                    | 0       | 1      | 1       | 0       | 1                  | 0     | 0       | Χ                     | Χ              | 0              | Χ              | 1     |  |
| - | 0                    | 1       | 0      | 0       | 0       | 1                  | 1     | Х       | 1                     | 1              | Χ              | 1              | Χ     |  |
| - | 0                    | 1       | 0      | 1       | 1       | 0                  | 0     | Х       | 0                     | 0              | Χ              | Χ              | 1     |  |
| - | 1                    | 0       | 0      | 0       | 0       | 0                  | 1     | 0       | Χ                     | 0              | Χ              | 1              | Χ     |  |
| - | 1                    | 0       | 0      | 1       | 0       | 1                  | 0     | 0       | Χ                     | 1              | Χ              | Χ              | 1     |  |
| - | 1                    | 0       | 1      | 0       | 0       | 1                  | 1     | 0       | Χ                     | Χ              | 0              | 1              | Χ     |  |
| - | 1                    | 0       | 1      | 1       | 1       | 0                  | 0     | 1       | Χ                     | Χ              | 1              | Χ              | 1     |  |
| - | 1                    | 1       | 0      | 0       | 1       | 0                  | 1     | Х       | 0                     | 0              | Χ              | 1              | Χ     |  |
| - | 1                    | 1       | 0      | 1       | 0       | 0                  | 0     | Х       | 1                     | 0              | Χ              | Χ              | 1     |  |

# Contadores reversibles

# 3) Simplificación por Karnaugh:



$$J_C = \overline{C} \cdot \overline{Q}_B \cdot \overline{Q}_A + C \cdot Q_B \cdot Q_A \qquad E$$

El resto de salidas son:

$$K_{C}=K_{B}=\overline{C}\cdot\overline{Q_{A}}+C\cdot Q_{A}$$

$$J_{B}=\overline{C}\cdot Q_{C}\cdot\overline{Q_{A}}+C\cdot\overline{Q_{C}}\cdot Q_{A}$$

$$J_{A}=K_{A}=1$$

#### 4) Implementación del circuito



# • Contadores reversibles comerciales

El SN74190 cuenta módulo 10 reversible y el SN74191 módulo 16 reversible (http://bit.ly/1AMLWLK)



# Contadores basados en registros de desplazamiento

Son un tipo especial de contadores síncronos en los que no importa que no se cuente en binario natural y donde el número de códigos que se obtienen es el módulo del contador

a) Contador en anillo



Lo inicializamos con 1000 (para ello la entrada P=0)

Cada vez que llega un impulso el "1" se se desplaza a la derecha.

En el cuarto impulso el "1" vuelve al primer biestable y comienza el ciclo de nuevo

|                             | $A_0$ | $B_0$        | $C_0$        | $D_0$    |                        |
|-----------------------------|-------|--------------|--------------|----------|------------------------|
| Estado inicial              | 1、    | <b>,</b> 0   | 0            | 0        |                        |
| Después del primer impulso  | 0     | <b>1</b> 1 < | 0            | 0        | O (                    |
| Después del segundo impulso | 0     | 0            | <b>*</b> 1 ( | 0        | Contador de módulo N=4 |
| Después del tercer impulso  | 0     | 0            | 0            | <b>1</b> |                        |
| Después del cuarto impulso  | 1 4   | 0            | 0            | 0        |                        |

Para cada estado se necesita un biestable

La salida del contador ya está decodificada. Sólo aparece un "1" en las salidas (puede excitar un LED) La posición del 1 indica el número de impulsos

# • Contadores basados en registros de desplazamiento

b) Contador Johnson (Möbius o anillo invertido)



Lo inicializamos con 0000 (para ello la entrada P=0)

Conforme llegan los impulsos se van poniendo los biestables a "1" y después a "0"

|                             | A <sub>0</sub> | B <sub>0</sub> | $C_0$        | $D_0$      |
|-----------------------------|----------------|----------------|--------------|------------|
| Estado inicial              | 0              | 0              | 0            | 0          |
| Después del primer impulso  | 1 <            | 0              | 0            | 0          |
| Después del segundo impulso | 1              | <b>1</b> 1 、   | 0            | 0          |
| Después del tercer impulso  | 1              | 1              | <b>*</b> 1 ( | 0          |
| Después del cuarto impulso  | 1              | 1              | 1            | <b>^</b> 1 |
| Después del quinto impulso  | 0 <            | _ 1            | 1            | 1          |
| Después del sexto impulso   | 0              | <b>¯</b> 0、    | . 1          | 1          |
| Después del séptimo impulso | 0              | 0              | <b>*</b> 0、  | 1          |
| Después del octavo impulso  | 0              | 0              | 0            | <b>~</b> 0 |

Con el contador Johnson se obtiene el doble de estados que con el contador en anillo para el mismo número de biestables

Con n biestables: síncrono normal 2<sup>n</sup> estados, en anillo n estados y Johnson 2n estados diferentes

# • Contadores basados en registros de desplazamiento

c) Contador con protección (anti lockout)

Los contadores que saltan estados (módulo N<2<sup>n</sup>), a causa del ruido pueden caer en uno de los estados no deseados y no salir de él

Los contadores con protección son los que salen automáticamente de los estados no deseados

Ejemplo: Contador en anillo de módulo N=2



|                             | $Q_1$ | $Q_2$ |
|-----------------------------|-------|-------|
| Estado inicial              | 1     | 0     |
| Después del primer impulso  | 0     | 1     |
| Después del segundo impulso | 1     | 0     |



Si el contador cae en uno de los estados no deseados ("00", "11"), permanece en dicho estado indefinidamente





# • Contadores basados en registros de desplazamiento

c) Contador con protección (anti lockout)

Mediante lógica adicional se consigue que el contador no se quede en el estado indeseado ("00" o "11") y se inicializa automáticamente a "10".

|   | Estado | actual | Estado | siguiente | Entradas | asín <u>cron</u> as |                                    |
|---|--------|--------|--------|-----------|----------|---------------------|------------------------------------|
| Р | $Q_1$  | $Q_2$  | $Q_1$  | $Q_2$     | PR1      | CL2                 | ~                                  |
| 0 | 0      | 0      | 1      | 0         | 0        | 0                   |                                    |
| 0 | 0      | 1      | 1      | 0         | 0        | 0                   | ├ Inicialización manual            |
| 0 | 1      | 0      | 1      | 0         | 0        | 0                   |                                    |
| 0 | 1      | 1      | 1      | 0         | 0        | 0                   | J                                  |
| 1 | 0      | 0      | 1      | 0         | 0        | 0                   | → Inicialización automática        |
| 1 | 0      | 1      | 1      | 0         | 1        | 1                   | No actúan las entradas asíncronas  |
| 1 | 1      | 0      | 0      | 1         | 1        | 1                   | Tho actual las entradas asincionas |
| 1 | 1      | 1      | 1      | 0         | 0        | 0                   | → Inicialización automática        |



#### 0. Recordatorio

**Sistemas secuenciales**: La información de salida es función de las entradas actuales y de la situación (historia) del sistema



La memoria almacena la situación del sistema

**Sistemas secuenciales síncronos:** El contenido de los elementos de memoria sólo puede cambiar en presencia de pulsos de reloj

Hasta ahora se ha visto unos par de tipos concretos de circuitos secuenciales síncronos, que son los contadores síncronos y los registros de desplazamiento.

A continuación se explicarán las máquinas de Moore y de Mealy, que permiten implementar cualquier tipo de circuito secuencial síncrono

#### 1. Introducción

**Máquina de Mealy:** la salida actual es función de las entradas actuales y de la situación actual (estado actual) del sistema

**Máquina de Moore:** la salida actual sólo es función de la situación actual (estado actual) del sistema



#### 2. Análisis de Circuitos Secuenciales Síncronos

Modelo general de un sistema secuencial síncrono:



- Las señales de excitación I(t) definen el estado (siguiente) que almacenará la memoria cuando llegue el pulso de reloj
- La memoria va almacenando los estados o situaciones por las que va pasando el sistema

#### 2. Análisis de Circuitos Secuenciales Síncronos

Modelo general de un sistema secuencial síncrono:



Entradas X(t) =  $[x_1(t), x_2(t), .... X_n(t)]$ 

Estado actual Y(t) =  $[y_1(t), y_2(t), \dots, Y_q(t)]$ 

Salidas Z(t) = 
$$[z_1(t), z_2(t), ..... z_m(t)] = F_Z[X(t), Y(t)]$$
  
 $z_j(t) = f_j[x_1(t), x_2(t), ..... x_n(t), y_1(t), y_2(t), .... y_q(t)]$ 

Excitaciones 
$$I(t) = [i_1(t), i_2(t), ..... i_r(t)] = F_I[X(t), Y(t)]$$
  
 $i_j(t) = f_j[x_1(t), x_2(t), ..... x_n(t), y_1(t), y_2(t), .... y_q(t)]$ 

Estado siguiente:  $Y(t+1) = F_v[I(t)] = F_v[X(t),Y(t)]$ 

# 2. a) Ecuaciones de Estado y de Salida

# Ejemplo 1

Ecuación de Salida:  $z(t) = x(t) \cdot y_1(t) \cdot \overline{y}_2(t)$ (Máquina de Mealy)

Ecuaciones de excitación de los Biestables:

$$J_1(t) = \overline{x}(t) + \overline{y}_1(t) \cdot y_2(t)$$
  $K_1(t) = \overline{x}(t)$ 

$$K_1(t) = \overline{x(t)}$$

$$J_2(t) = x(t)$$

$$K_2(t) = y_2(t)$$

Ecuaciones del estado siguiente en un Biestable:

| S(t) | R(t) | Q(t) | Q(t+1) |
|------|------|------|--------|
| 0    | 0    | 0    | 0      |
| 0    | 0    | 1    | 1      |
| 0    | 1    | 0    | 0      |
| 0    | 1    | 1    | 0      |
| 1    | 0    | 0    | 1      |
| 1    | 0    | 1    | 1      |
| 1    | 1    | 0    | Х      |
| 1    | 1    | 1    | Х      |

| J(t) | K(t) | Q(t) | Q(t+1) |
|------|------|------|--------|
| 0    | 0    | 0    | 0      |
| 0    | 0    | 1    | 1      |
| 0    | 1    | 0    | 0      |
| 0    | 1    | 1    | 0      |
| 1    | 0    | 0    | 1      |
| 1    | 0    | 1    | 1      |
| 1    | 1    | 0    | 1      |
| 1    | 1    | 1    | 0      |

$$Q(t+1) = S(t) + \overline{R}(t) \cdot Q(t)$$

$$Q(t+1) = J(t) \cdot \overline{Q}(t) + \overline{K}(t) \cdot Q(t)$$



| D(t) | Q(t) | Q(t+1) |
|------|------|--------|
| 0    | 0    | 0      |
| 0    | 1    | 0      |
| 1    | 0    | 1      |
| 1    | 1    | 1      |

$$Q(t+1) = D(t)$$

# 2. a) Ecuaciones de Estado y de Salida

# Ejemplo 1

Ecuación de Salida:  $z(t) = x(t) \cdot y_1(t) \cdot \overline{y}_2(t)$  (Máquina de Mealy)

Ecuaciones de excitación de los Biestables:

$$J_1(t) = \overline{x}(t) + \overline{y_1}(t) \cdot y_2(t) \qquad K_1(t) = \overline{x}(t)$$

$$J_2(t) = x(t) \qquad K_2(t) = y_2(t)$$

Ecuaciones del estado siguiente en un Biestable:  $Q(t+1) = J(t) \cdot \overline{Q}(t) + \overline{K}(t) \cdot Q(t)$ 



$$y_1(t+1) = J_1(t) \cdot \overline{y_1}(t) + \overline{K_1}(t) \cdot y_1(t) = [\overline{x}(t) + \overline{y_1}(t)y_2(t)]\overline{y_1}(t) + \overline{\overline{x}}(t)y_1(t) = \overline{x}(t)\overline{y_1}(t) + \overline{y_1}(t)y_2(t) + \overline{x}(t)\overline{y_1}(t)$$

$$y_2(t+1) = J_2(t) \cdot \overline{y_2}(t) + \overline{K_2}(t) \cdot y_2(t) = x(t)\overline{y_2}(t) + \overline{y_2}(t)y_2(t) = x(t)\overline{y_2}(t)$$

• Estas ecuaciones caracterizan al sistema: podemos hallar directamente a partir del estado actual y de la entrada presente, cuál va a ser su siguiente estado y la salida actual

# 2. a) Ecuaciones de Estado y de Salida

# Ejemplo 1

Suponiendo que para t=0 tenemos x(0)=0  $y_1(0)=0$   $y_2(0)=0$ 

Entrada actual: X(0) = [x(0)] = [0]

Estado actual:  $Y(0) = [y_1(0), y_2(0)] = [0,0]$ 

Salida Actual:  $Z(0) = [z(0)] = x(0) \cdot y_1(0) \cdot \overline{y}_2(0) = [0]$ 

Excitaciones:  $I(0) = [i_1(0), i_2(0)] = [J_1(0), K_1(0), J_2(0), K_2(0)]$ 

$$i_1(0) = [\bar{x}(0) + \bar{y}_1(0)y_2(0), \bar{x}(0)] = [1,1]$$

$$i_2(0) = [x(0), y_2(0)] = [0,0]$$

Estado siguiente:  $y(1) = [y_1(1), y_2(1)]$ 

$$y_1(1) = \overline{x}(0)\overline{y}_1(0) + \overline{y}_1(0)y_2(0) + x(0)y_1(0) = 1$$

$$y_2(1) = x(0)\overline{y}_2(0) = 0$$

| Ro                                                   | esumen                                 |
|------------------------------------------------------|----------------------------------------|
| $z(t) = x(t) \cdot y_1(t) \cdot \bar{y}$             | 7 <sub>2</sub> (t)                     |
| $y_1(t+1) = \overline{x(t)}\overline{y_1}(t) +$      | $\overline{y}_1(t)y_2(t) + x(t)y_1(t)$ |
| $y_2(t+1) = x(t)\overline{y_2}(t)$                   |                                        |
| $J_1(t) = \overline{x}(t) + \overline{y}_1(t) \cdot$ | $y_2(t) K_1(t) = \overline{x}(t)$      |
| $J_2(t) = x(t)$                                      | $K_2(t) = y_2(t)$                      |

| Entrada | Estado<br>Actual   |                    | F <sub> </sub> [X(t),Y(t)] |                    |                    | F <sub>Y</sub> [X(t),Y(t)] |                      | FZ[X(t),Y(t)         |               |
|---------|--------------------|--------------------|----------------------------|--------------------|--------------------|----------------------------|----------------------|----------------------|---------------|
| Actual  |                    |                    | Excitación Actual          |                    |                    |                            | Estado Siguiente     |                      | Salida Actual |
| X(t)    | Y <sub>1</sub> (t) | Y <sub>2</sub> (t) | J <sub>1</sub> (t)         | K <sub>1</sub> (t) | J <sub>2</sub> (t) | K <sub>2</sub> (t)         | Y <sub>1</sub> (t+1) | Y <sub>2</sub> (t+1) | Z(t)          |
| 0       | 0                  | 0                  | 1                          | 1                  | 0                  | 0                          | 1                    | 0                    | 0             |
| 0       | 0                  | 1                  |                            |                    |                    |                            |                      |                      |               |
| 0       | 1                  | 0                  |                            |                    |                    |                            |                      |                      |               |
| 0       | 1                  | 1                  |                            |                    |                    |                            |                      |                      |               |
| 1       | 0                  | 0                  |                            |                    |                    |                            |                      |                      |               |
| 1       | 0                  | 1                  |                            |                    |                    |                            |                      |                      |               |
| 1       | 1                  | 0                  |                            |                    |                    |                            |                      |                      |               |
| 1       | 1                  | 1                  |                            |                    |                    |                            |                      |                      |               |

# 2. b) Tablas de transiciones y Diagramas de Estado

• La finalidad de las tablas de transiciones y diagramas de estado es describir de manera sencilla el funcionamiento del circuito

# b1) Tablas de transiciones

# \*Máquina de Mealy

- Columna = Entrada Actual
- Fila = Estado Actual
- Intersección = Estado siguiente / Salida actual

#### \*Máquina de Moore

- Columna = Entrada Actual
- Fila = Estado Actual / Salida Actual
- Intersección = Estado siguiente

<sup>\*</sup>Tabla de transiciones del Ejemplo 1 (Máquina de Mealy): intersección = [Estado siguiente] / Salida actual

| Actual V(t) | 0         | 1         |
|-------------|-----------|-----------|
| [0,0]       | [1,0] / 0 | [0,1] / 0 |
| [0,1]       | [1,0] / 0 | [1,0] / 0 |
| [1,0]       | [0,0] / 0 | [1,1] / 1 |
| [1,1]       | [0,0] / 0 | [1,0] / 0 |

# Si hacemos: $[0,0] = q_0$ $[0,1] = q_1$

$$[1,0] = q_2$$

$$[1,1] = q_3$$

| Actual X(t)      | 0         | 1       |
|------------------|-----------|---------|
| $q_0$            | $q_2/0$   | $q_1/0$ |
| $q_{\mathtt{1}}$ | $q_2/0$   | $q_2/0$ |
| $q_2$            | $q_0/0$   | $q_3/1$ |
| $q_3$            | $q_0 / 0$ | $q_2/0$ |

# 2. b) Tablas de transiciones y Diagramas de Estado

# b2) Diagramas de estado

- Su finalidad es describir de manera sencilla el funcionamiento del circuito
- Permite conocer fácilmente la secuencia de salida y de los estados por los que pasa el sistema cuando le llega una secuencia a la entrada

#### \*Máquina de Mealy

- Nodo = Estado
- Flecha = Transición con la entrada actual / salida actual

# \*Máquina de Moore

- Nodo = Estado con salida actual
- Flecha = transición con entrada actual
- \*Diagrama de estados del Ejemplo 1 (Máquina de Mealy)



Ej: Sea la secuencia X(0)=1, X(1)=1, X(2)=0, X(3)=0

1) Si estado inicial =  $q_0$  Secuencia de estados:  $q_0 \xrightarrow{X(0)=1} q_1 \xrightarrow{X(1)=1} q_2 \xrightarrow{X(2)=0} q_0 \xrightarrow{X(3)=0} q_2$ Secuencia de salidas:  $q_0 \xrightarrow{Z(0)=0} z_1 \xrightarrow{Z(1)=0} q_2 \xrightarrow{Z(2)=0} z_2 \xrightarrow{Z(3)=0} q_3$ 

2) Si estado inicial =  $q_1$ : Secuencia de estados:  $q_1 \xrightarrow{X(0)=1} q_2 \xrightarrow{X(1)=1} q_3 \xrightarrow{X(2)=0} q_0 \xrightarrow{X(3)=0} q_2$ Secuencia de salidas:  $q_1 \xrightarrow{X(0)=1} q_2 \xrightarrow{X(1)=1} q_3 \xrightarrow{X(2)=0} q_0 \xrightarrow{X(3)=0} q_2$ 

# 2. c) Tablas de transiciones y excitaciones de los biestables

Para el Ejemplo 1 la tabla completa de transiciones y excitaciones de los biestables es:

| Entrada |                    |                    | F <sub>I</sub> [X(t),Y(t)] |                    |                    | F <sub>Y</sub> [X(t),Y(t)] |                      | FZ[X(t),Y(t)         |      |
|---------|--------------------|--------------------|----------------------------|--------------------|--------------------|----------------------------|----------------------|----------------------|------|
| Actual  |                    |                    | Excitación Actual          |                    |                    | Estado Siguiente           |                      | Salida Actual        |      |
| X(t)    | Y <sub>1</sub> (t) | Y <sub>2</sub> (t) | J <sub>1</sub> (t)         | K <sub>1</sub> (t) | J <sub>2</sub> (t) | K <sub>2</sub> (t)         | Y <sub>1</sub> (t+1) | Y <sub>2</sub> (t+1) | Z(t) |
| 0       | 0                  | 0                  | 1                          | 1                  | 0                  | 0                          | 1                    | 0                    | 0    |
| 0       | 0                  | 1                  | 1                          | 1                  | 0                  | 1                          | 1                    | 0                    | 0    |
| 0       | 1                  | 0                  | 1                          | 1                  | 0                  | 0                          | 0                    | 0                    | 0    |
| 0       | 1                  | 1                  | 1                          | 1                  | 0                  | 1                          | 0                    | 0                    | 0    |
| 1       | 0                  | 0                  | 0                          | 0                  | 1                  | 0                          | 0                    | 1                    | 0    |
| 1       | 0                  | 1                  | 1                          | 0                  | 1                  | 1                          | 1                    | 0                    | 0    |
| 1       | 1                  | 0                  | 0                          | 0                  | 1                  | 0                          | 1                    | 1                    | 1    |
| 1       | 1                  | 1                  | 0                          | 0                  | 1                  | 1                          | 1                    | 0                    | 0    |

# PASOS A SEGUIR PARA DISEÑAR DE SISTEMAS SECUENCIALES SÍNCRONOS

# 1. Descripción del funcionamiento del sistema:

Consiste en definir e identificar correctamente las entradas, salidas y estados del sistema

- 2. Construcción de la tabla y el diagrama de estados
- 3. Minimización de estados

Consiste en utilizar el mínimo número de estados posibles para el correcto funcionamiento

# 4. Asignación y Codificación de estados

Determinar el número de biestables necesarios; N=nº estados; 2<sup>n-1</sup><N≤2<sup>n</sup> Representar los estados mediante las salidas de los biestables Realizar la asignación (arbitraria) de estados : asociar un estado a una codificaciónnto

# 5. Implementación del circuito

Obtención de la tabla de transiciones codificada Ecuaciones de excitación de los biestables simplificadas Ecuaciones de salidas simplificadas

Dibujo del circuito

Antes de pasar a los ejemplos se explicará el paso 3 de diseño de circuitos secuenciales síncronos:

#### 3. Minimización de estados

Consiste en utilizar el mínimo número de estados posibles para el correcto funcionamiento

Se trata de detectar ESTADOS EQUIVALENTES (indistinguibles a través de los valores de salida)





DESDE EL PUNTO DE VISTA DE UN OBSERVADOR EXTERIOR ESTOS DOS SISTEMAS REALIZAN LA MISMA FUNCIÓN

PERO EL SEGUNDO SISTEMA ES MÁS SIMPLE: SÓLO REQUIERE DOS ESTADOS

#### Método de minimización

#### 1. Agrupar los estados en clases:

Cada clase contendrá los estados que ante las mismas entradas tengan las mismas salidas

- 2. Comprobación de estados equivalentes (indistinguibles) dentro de la misma clase

  Ante las mismas entradas, los estados tienen las mismas salidas y, además, sus estados siguientes están en la misma clase
- 3. Si la clase no es de estados equivalentes: subdivisión en subclases

#### 3. Minimización de estados



#### 3. Minimización de estados

- 1. Agrupar los estados en clases
- 2. Comprobación de estados equivalentes dentro de la misma clase
- 3. Si la clase no es de estados equivalentes: subdivisión en subclases

|               |                | ENTF              | RADA              |
|---------------|----------------|-------------------|-------------------|
|               |                | 0                 | 1                 |
| _             | q <sub>o</sub> | q <sub>0</sub> /1 | q <sub>4</sub> /0 |
| ACTUAL        | q <sub>1</sub> | q <sub>0</sub> /0 | q <sub>4</sub> /0 |
|               | q <sub>2</sub> | q <sub>1</sub> /0 | q <sub>5</sub> /0 |
| <b>ESTADO</b> | q <sub>3</sub> | q <sub>1</sub> /0 | q <sub>5</sub> /0 |
|               | q <sub>4</sub> | q <sub>2</sub> /0 | q <sub>4</sub> /1 |
|               | q <sub>5</sub> | q <sub>3</sub> /0 | q <sub>5</sub> /1 |

| CLASE           | C <sub>10</sub> = | [ <b>q</b> <sub>0</sub> ] |                 | $C_{00}=[\mathbf{q_1},\mathbf{q_2},\mathbf{q_3}]$ |                 |                       |                 |                       | $C_{01} = [q_4, q_5]$ |                 |                 |                       |
|-----------------|-------------------|---------------------------|-----------------|---------------------------------------------------|-----------------|-----------------------|-----------------|-----------------------|-----------------------|-----------------|-----------------|-----------------------|
| ESTADO          | q                 | lo                        | q               | 1                                                 | q               | 2                     | q               | 3                     | q                     | 4               | q               | 5                     |
| ENTRADA         | 0                 | 1                         | 0               | 1                                                 | 0               | 1                     | 0               | 1                     | 0                     | 1               | 0               | 1                     |
| EST. SIG.       | q <sub>o</sub>    | $q_4$                     | q <sub>o</sub>  | $q_4$                                             | q <sub>1</sub>  | <b>q</b> <sub>5</sub> | q <sub>1</sub>  | <b>q</b> <sub>5</sub> | q <sub>2</sub>        | $q_4$           | q <sub>3</sub>  | <b>q</b> <sub>5</sub> |
| CLASE EST. SIG. | C <sub>10</sub>   | C <sub>01</sub>           | C <sub>10</sub> | C <sub>01</sub>                                   | C <sub>00</sub> | C <sub>01</sub>       | C <sub>00</sub> | C <sub>01</sub>       | C <sub>00</sub>       | C <sub>01</sub> | C <sub>00</sub> | C <sub>01</sub>       |

i  $C_{00}=[q_1, q_2, q_3]$  hay que dividirlo en subclases!

#### 3. Minimización de estados



| CLASE           | $C_{10}^{} = [q_{0}^{}]$ |                 | C <sub>00</sub> '= | =[q₁]                       | $C_{00}^{"}=[q_2,q_3]$ |                 |                   | $C_{01} = [q_4, q_5]$ |                   |                 |                   |                       |
|-----------------|--------------------------|-----------------|--------------------|-----------------------------|------------------------|-----------------|-------------------|-----------------------|-------------------|-----------------|-------------------|-----------------------|
| ESTADO          | q                        | 0               | q                  | 1                           | q                      | 2               | q                 | 3                     | q                 | 4               | q                 | 5                     |
| ENTRADA         | 0                        | 1               | 0                  | 1                           | 0                      | 1               | 0                 | 1                     | 0                 | 1               | 0                 | 1                     |
| EST. SIG.       | $q_0$                    | q <sub>4</sub>  | $q_0$              | $q_{\scriptscriptstyle{4}}$ | q <sub>1</sub>         | q <sub>5</sub>  | q <sub>1</sub>    | q <sub>5</sub>        | q <sub>2</sub>    | q <sub>4</sub>  | q <sub>3</sub>    | <b>q</b> <sub>5</sub> |
| CLASE EST. SIG. | C <sub>10</sub>          | C <sub>01</sub> | C <sub>10</sub>    | C <sub>01</sub>             | C <sub>00</sub> '      | C <sub>01</sub> | C <sub>00</sub> ' | C <sub>01</sub>       | C <sub>00</sub> " | C <sub>01</sub> | C <sub>00</sub> " | C <sub>01</sub>       |

C<sub>00</sub>"

 $C_{01}$ 

 $q_2, q_3$ 

 $q_4$ ,  $q_5$ 

p<sub>3</sub>/0

p<sub>3</sub>/1

p<sub>1</sub>/0

 $p_2/0$ 

 $C_{01}=[q_4, q_5]$ 

 $q_5$ 

1

 $q_5$ 

 $C_{01}$ 

0

 $q_3$ 

C<sub>00</sub>"

 $q_4$ 

1

 $q_4$ 

 $C_{01}$ 

0

 $q_2$ 

#### 3. Minimización de estados

|               |                | ENT                | RADA              |  |       | CLASE          | C <sub>10</sub> = | [q <sub>0</sub> ] | C <sub>00</sub> '= | [q <sub>1</sub> ] |                   | C <sub>00</sub> ''=[ | q <sub>2</sub> , q <sub>3</sub> ] |                            |                 |
|---------------|----------------|--------------------|-------------------|--|-------|----------------|-------------------|-------------------|--------------------|-------------------|-------------------|----------------------|-----------------------------------|----------------------------|-----------------|
|               |                | 0                  | 1                 |  | E     | STADO          | q                 | o                 | q                  | 1                 | q                 | 2                    | q                                 | ls                         |                 |
|               | q <sub>o</sub> | q <sub>0</sub> /1  | q <sub>4</sub> /0 |  |       |                | _                 | _                 |                    |                   | _                 |                      | _                                 |                            |                 |
| NAL           | <b>a</b>       | q <sub>o</sub> /0  | q <sub>4</sub> /0 |  |       | NTRADA         | 0                 | 1                 | 0                  | 1                 | 0                 | 1                    | 0                                 | 1                          | 0               |
| ACT           | q <sub>1</sub> | 4 <sub>0</sub> / 0 | 44/0              |  | E     | ST. SIG.       | q <sub>0</sub>    | $q_4$             | q <sub>0</sub>     | $q_4$             | q <sub>1</sub>    | $q_5$                | q <sub>1</sub>                    | q <sub>5</sub>             | q <sub>2</sub>  |
| ESTADO ACTUAL | $q_2$          | q <sub>1</sub> /0  | q <sub>5</sub> /0 |  |       |                | _                 | _                 |                    | _                 |                   | _                    |                                   |                            |                 |
| STAL          | q <sub>3</sub> | q <sub>1</sub> /0  | q₅/0              |  | CLAS  | SE EST. SIG.   | C <sub>10</sub>   | C <sub>01</sub>   | C <sub>10</sub>    | C <sub>01</sub>   | C <sub>00</sub> ' | C <sub>01</sub>      | C <sub>00</sub> '                 | C <sub>01</sub>            | C <sub>00</sub> |
| й             | Ч3             | 41/0               | 45/0              |  |       |                |                   |                   |                    |                   |                   |                      |                                   |                            |                 |
|               | q <sub>4</sub> | q <sub>2</sub> /0  | q <sub>4</sub> /1 |  |       |                | <u>E</u>          | <u>NTI</u>        | RAD                | <u> </u>          |                   | -                    |                                   |                            |                 |
|               | q₅             | q <sub>3</sub> /0  | q <sub>5</sub> /1 |  |       |                |                   | 0                 | -                  | L                 | CLA               | \SE                  |                                   | ΓADOS<br>/ALENT            | ES              |
|               |                |                    |                   |  | 1     |                | lacksquare        |                   |                    |                   |                   |                      |                                   |                            |                 |
|               |                |                    |                   |  | JAL   | p <sub>0</sub> | p <sub>0</sub>    | /1                | p <sub>3</sub>     | /0                | C                 | 10                   |                                   | $\mathbf{q}_{0}$           |                 |
|               |                |                    |                   |  | CTUAL | $p_1$          | p <sub>0</sub>    | <sub>0</sub> /0   | p <sub>3</sub>     | /0                | C <sub>C</sub>    | ,<br>10              |                                   | $q_{\scriptscriptstyle 1}$ |                 |

**ESTADO** 

p<sub>2</sub>

 $P_3$ 

#### **EJEMPLO DE DISEÑO**

Diseño de un contador síncrono de módulo 4. Entrada de puesta a cero.

Salida que enciende un LED en los 2 últimos estados

1. Descripción del funcionamiento del sistema: definir las entradas, salidas y estados



X=1 puesta a 0 del contador

Z=1 enciende el LED

#### Estados del sistema:

q<sub>0</sub>: contador a 0. Salida asociada Z=0

q<sub>1</sub>: contador a 1. Salida asociada Z=0

q<sub>2</sub>: contador a 2. Salida asociada Z=1

q<sub>3</sub>: contador a 3. Salida asociada Z=1

MÁQUINA DE MOORE



#### 2. Construcción de la tabla y el diagrama de estados

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

|    | TO  |            |
|----|-----|------------|
|    | IIK | <b>A</b> ) |
| -1 |     | <i></i>    |

|                             |                   | ENTR                       | ADA X          |                                            |
|-----------------------------|-------------------|----------------------------|----------------|--------------------------------------------|
|                             |                   | 0                          | 1              |                                            |
| ACTUAL                      | q <sub>0</sub> /0 | $q_{\scriptscriptstyle 1}$ | $q_0$          | CLASE $C_0 = [\mathbf{q_0, q_1}]$          |
| EST. ACTUAL / SALIDA ACTUAL | q <sub>1</sub> /0 | <b>q</b> <sub>2</sub>      | q <sub>o</sub> | CE/ (32 C <sub>0</sub> [40, 41]            |
| CTUAL /                     | q <sub>2</sub> /1 | $q_3$                      | $q_0$          |                                            |
| EST. AC                     | q <sub>3</sub> /1 | $q_0$                      | $q_0$          | CLASE $C_1 = [\mathbf{q}_2, \mathbf{q}_3]$ |



#### 3. Minimización de estados

|  | <b>DESCRIPCI</b> | <b>^</b>     |
|--|------------------|--------------|
|  | IDEXI RIDI I     |              |
|  | DESCIVII CI      | $\mathbf{v}$ |
|  |                  |              |

- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

|                             |                   | ENTR           | ADA X                     |                                            |  |  |
|-----------------------------|-------------------|----------------|---------------------------|--------------------------------------------|--|--|
|                             |                   | 0              | 1                         |                                            |  |  |
| CTUAL                       | q <sub>0</sub> /0 | q <sub>1</sub> | q <sub>o</sub>            | CLASE $C_0 = [\mathbf{q_0}, \mathbf{q_1}]$ |  |  |
| EST. ACTUAL / SALIDA ACTUAL | q <sub>1</sub> /0 | q <sub>2</sub> | q <sub>o</sub>            | 52 52 5 <sub>0</sub> -[4 <b>0,</b> 41]     |  |  |
| CTUAL /                     | q <sub>2</sub> /1 | q <sub>3</sub> | q <sub>o</sub>            |                                            |  |  |
| EST. A(                     | q₃/1              | q <sub>o</sub> | $\mathbf{q}_{\mathrm{o}}$ | CLASE $C_1 = [q_2, q_3]$                   |  |  |

| CLASE           | $C_0=[q_0, q_1,]$ |       |                |                | $C_1=[\mathbf{q_2},\mathbf{q_3}]$ |       |                |       |
|-----------------|-------------------|-------|----------------|----------------|-----------------------------------|-------|----------------|-------|
| ESTADO          | q <sub>o</sub>    |       | q              | 11             | q <sub>2</sub>                    |       | q <sub>3</sub> |       |
| ENTRADA         | 0                 | 1     | 0              | 1              | 0                                 | 1     | 0              | 1     |
| EST. SIG.       | $q_1$             | $q_0$ | q <sub>2</sub> | $q_0$          | $q_3$                             | $q_0$ | $q_0$          | $q_0$ |
| CLASE EST. SIG. | $C_0$             | $C_0$ | $C_1$          | C <sub>0</sub> | $C_1$                             | $C_0$ | $C_0$          | $C_0$ |
|                 |                   | 1     |                |                |                                   | 1     |                |       |

Las clases  $C_0$  y  $C_1$  hay que dividirlas en 2 subclases  $\Rightarrow$  4 clases  $\Rightarrow$  4 estados No es posible minimizar más

# 4. Asignación y codificación de estados

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

|                   | ENTRADA X      |                |  |  |  |  |  |
|-------------------|----------------|----------------|--|--|--|--|--|
|                   | 0              | 1              |  |  |  |  |  |
| q <sub>0</sub> /0 | q <sub>1</sub> | q <sub>o</sub> |  |  |  |  |  |
| q <sub>1</sub> /0 | q <sub>2</sub> | q <sub>o</sub> |  |  |  |  |  |
| q <sub>2</sub> /1 | q <sub>3</sub> | q <sub>o</sub> |  |  |  |  |  |

EST. ACTUAL / SALIDA ACTUAL

q<sub>3</sub>/1

N=4 estados  $(q_0,q_1,q_2,q_3)$  $2^{n-1} < N \le 2^n$ 

n=2 biestables  $(Y_1=Q_1; Y_2=Q_2)$ 

| CODIFICACION ASIGNADA |                                              |                                                    |                                                       |  |  |  |  |  |
|-----------------------|----------------------------------------------|----------------------------------------------------|-------------------------------------------------------|--|--|--|--|--|
|                       | $Q_1$                                        | $Q_2$                                              |                                                       |  |  |  |  |  |
| $q_0$                 | 0                                            | 0                                                  |                                                       |  |  |  |  |  |
| $q_1$                 | 0                                            | 1                                                  |                                                       |  |  |  |  |  |
| $q_2$                 | 1                                            | 0                                                  |                                                       |  |  |  |  |  |
| $q_3$                 | 1                                            | 1                                                  |                                                       |  |  |  |  |  |
|                       | q <sub>0</sub> q <sub>1</sub> q <sub>2</sub> | $egin{array}{cccccccccccccccccccccccccccccccccccc$ | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ |  |  |  |  |  |

| \L                        |      | 0  | 1  |
|---------------------------|------|----|----|
| ACTUA                     | 00/0 | 01 | 00 |
| SALIDA                    | 01/0 | 10 | 00 |
| EST. ACTUAL/SALIDA ACTUAL | 10/1 | 11 | 00 |
| EST. AC                   | 11/1 | 00 | 00 |

**ENTRADA X** 

### 5. Implementación del circuito

De la tabla anterior se obtiene la **Tabla de transiciones y salidas** (ya codificada)

|  |  | _ |
|--|--|---|
|  |  |   |
|  |  |   |
|  |  |   |
|  |  |   |
|  |  |   |

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

|                           |      | ENTRADA X |    |  |  |  |
|---------------------------|------|-----------|----|--|--|--|
| 4                         |      | 0         | 1  |  |  |  |
| EST. ACTUAL/SALIDA ACTUAL | 00/0 | 01        | 00 |  |  |  |
| SALIDA                    | 01/0 | 10        | 00 |  |  |  |
| :TUAL/                    | 10/1 | 11        | 00 |  |  |  |
| EST. AC                   | 11/1 | 00        | 00 |  |  |  |

| ENTRADA<br>ACTUAL<br>X(t) |   | CTUAL<br>Q2(t) |   | GUIENTE<br>Q2(t+1) | SALIDA<br>ACTUAL<br>Z(t) |
|---------------------------|---|----------------|---|--------------------|--------------------------|
| 0                         | 0 | 0              | 0 | 1                  | 0                        |
| 0                         | 0 | 1              | 1 | 0                  | 0                        |
| 0                         | 1 | 0              | 1 | 1                  | 1                        |
| 0                         | 1 | 1              | 0 | 0                  | 1                        |
| 1                         | 0 | 0              | 0 | 0                  | 0                        |
| 1                         | 0 | 1              | 0 | 0                  | 0                        |
| 1                         | 1 | 0              | 0 | 0                  | 1                        |
| 1                         | 1 | 1              | 0 | 0                  | 1                        |

### 5. Implementación del circuito

| ENTRADA<br>ACTUAL<br>X(t) |   | CTUAL<br>Q2(t) |   | GUIENTE<br>Q2(t+1) | SALIDA<br>ACTUAL<br>Z(t) |
|---------------------------|---|----------------|---|--------------------|--------------------------|
| 0                         | 0 | 0              | 0 | 1                  | 0                        |
| 0                         | 0 | 1              | 1 | 0                  | 0                        |
| 0                         | 1 | 0              | 1 | 1                  | 1                        |
| 0                         | 1 | 1              | 0 | 0                  | 1                        |
| 1                         | 0 | 0              | 0 | 0                  | 0                        |
| 1                         | 0 | 1              | 0 | 0                  | 0                        |
| 1                         | 1 | 0              | 0 | 0                  | 1                        |
| 1                         | 1 | 1              | 0 | 0                  | 1                        |

Ecuación de la salida Z(t)

1. DESCRIPCIÓN

2. CONSTRUCCIÓN TABLA

3. MINIMIZACIÓN

4. ASIGNACIÓN ESTADOS

5. IMPLEMENTACIÓN

$$Z(t)=Q_1(t)$$

No depende de X es una Máquina de Moore

El resto de la implementación es exactamente igual al diseño de un contador síncrono

| ENTRADA<br>ACTUAL X(t) | EST. ACTUAL<br>Q1(t) Q2(t) |   | EST. SIG<br>Q1(t+1)=D1(t) |   |
|------------------------|----------------------------|---|---------------------------|---|
| 0                      | 0                          | 0 | 0                         | 1 |
| 0                      | 0                          | 1 | 1                         | 0 |
| 0                      | 1                          | 0 | 1                         | 1 |
| 0                      | 1                          | 1 | 0                         | 0 |
| 1                      | 0                          | 0 | 0                         | 0 |
| 1                      | 0                          | 1 | 0                         | 0 |
| 1                      | 1                          | 0 | 0                         | 0 |
| 1                      | 1                          | 1 | 0                         | 0 |

### 5. Implementación del circuito

| ENTRADA<br>ACTUAL X(t) | EST. ACTUAL<br>Q1(t) Q2(t) |   | EST. SIGUIENTE<br>Q1(t+1)=D1(t) Q2(t+1)=D2(t) |   | SALIDA<br>ACTUAL Z(t) |
|------------------------|----------------------------|---|-----------------------------------------------|---|-----------------------|
| 0                      | 0                          | 0 | 0                                             | 1 | 0                     |
| 0                      | 0                          | 1 | 1                                             | 0 | 0                     |
| 0                      | 1                          | 0 | 1                                             | 1 | 1                     |
| 0                      | 1                          | 1 | 0                                             | 0 | 1                     |
| 1                      | 0                          | 0 | 0                                             | 0 | 0                     |
| 1                      | 0                          | 1 | 0                                             | 0 | 0                     |
| 1                      | 1                          | 0 | 0                                             | 0 | 1                     |
| 1                      | 1                          | 1 | 0                                             | 0 | 1                     |

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

| $D_1(t) \times Q_1(t)$                         |   |    |    |    |    |  |  |  |
|------------------------------------------------|---|----|----|----|----|--|--|--|
| $Q_2(t)$                                       |   | 00 | 01 | 11 | 10 |  |  |  |
|                                                | 0 | 0  | 1  | 0  | 0  |  |  |  |
|                                                | 1 | 1  | 0  | 0  | 0  |  |  |  |
| $D_1(t) = \overline{X} (Q_1(t) \oplus Q_2(t))$ |   |    |    |    |    |  |  |  |



### 5. Implementación del circuito

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

#### **DIBUJO DEL CIRCUITO**

$$Z(t)=Q_1(t)$$

$$D_1(t) = \overline{X} (Q_1(t) \oplus Q_2(t))$$



#### 5. Implementación del circuito (mediante programación)

- 1. DESCRIPCIÓN
- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN
- Se graba en una memoria programable la tabla de decisiones del sistema
- Gran flexibilidad: los cambio en la tabla de decisiones sólo afectan al contenido de la memoria programable y no a la circuitería exterior
- El sistema evoluciona de acuerdo a una secuencia de lecturas que se efectúa sobre la memoria programable:
  - Se envía a la memoria la dirección, que contiene información sobre el estado actual, y las señales de entrada
  - Se realiza el ciclo de lectura
  - Se obtiene de memoria la información para deducir el estado siguiente y la salida



#### 5. Implementación del circuito (mediante programación)

1. DESCRIPCIÓN

- 2. CONSTRUCCIÓN TABLA
- 3. MINIMIZACIÓN
- 4. ASIGNACIÓN ESTADOS
- 5. IMPLEMENTACIÓN

En el ejemplo del contador módulo 4 la tabla completa era:

| ENTRADA<br>ACTUAL X(t) | EST. ACT<br>Q1(t) |       | EST. SIGU<br>Q1(t+1)=D1(t) |       | SALIDA<br>ACTUAL Z(t) |
|------------------------|-------------------|-------|----------------------------|-------|-----------------------|
| 0                      | 0                 | 0     | 0                          | 1     | 0                     |
| 0                      | 0                 | 1     | 1                          | 0     | 0                     |
| 0                      | 1                 | 0     | 1                          | 1     | 1                     |
| 0                      | 1                 | 1     | 0                          | 0     | 1                     |
| 1                      | 0                 | 0     | 0                          | 0     | 0                     |
| 1                      | 0                 | 1     | 0                          | 0     | 0                     |
| 1                      | 1                 | 0     | 0                          | 0     | 1                     |
| 1                      | 1                 | 1     | 0                          | 0     | 1                     |
| $A_2$                  | A <sub>1</sub>    | $A_0$ | $D_1$                      | $D_0$ | $D_2$                 |
|                        |                   |       |                            |       |                       |





#### La dirección tiene tres campos:

A<sub>2</sub> para la señal de entrada x(t)

 $A_1 A_0 = Q1(t) Q2(t)$  información estado actual

#### Los datos tiene tres campos:

D<sub>2</sub> para la señal de salida z(t)

 $D_1 D_0 = Q1(t+1) Q2(t+1)$  información estado siguiente