# ΑΝΑΦΟΡΑ 2ΗΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΤΗ ΣΧΕΔΙΑΣΗ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ

#### EPΩTHMA 1: DECODER 4-σε-16

### Απάντηση:

O Decoder 4-16 δέχεται ένα 4bit σήμα και δίνει ως έξοδο ένα 16bit αριθμό. Συγκεκριμένα δέχεται όλους τους συνδυασμούς των 4 στοιχείων, και για κάθε ένα από αυτούς δίνει μια συγκεκριμένη τιμή, πχ

- 0000 → 0000000000000001
- 0001 → 00000000000000010
- 0010 → 00000000000000100
- ...(κτλ)...
- 1111 → 10000000000000000

Η υλοποίηση που κάναμε φαίνεται στο παρακάτω σχήμα

```
nodule decoder 4to16(
   input [0:3]in,
   output [0:15]out
 re not in0;
 re not in1;
 re not in2;
 ire not in3;
ot(not in0, in[0]);
ot(not in1, in[1]);
ot(not in2, in[2]);
not(not in3, in[3]);
and(out[15], not in3, not in2, not in1, not in0)
ind(out[14], not in1, not in2, not in3, in[0]);
and(out[13], not in0, not in2, not in3, in[1]);
and(out[12], not in2, not in3, in[0], in[1]);
and(out[11], not in0, not in1, not in3, in[2]);
ind(out[10], not in1, not in3, in[0], in[2]);
and(out[9], not in0, not in3, in[1], in[2]);
ind(out[8], not in3, in[0], in[1], in[2]);
and(out[7], not in0, not in1, not in2, in[3]);
and(out[6], not in1, not in2, in[0], in[3]);
 nd(out[5], not in0, not in2, in[1], in[3]);
und(out[4], not in2, in[0], in[1], in[3]);
and(out[3], not in0, not in1, in[2], in[3]);
ind(out[2], not in1, in[0], in[2], in[3]);
ind(out[1], not in0, in[1], in[2], in[3]);
and(out[0], in[0], in[1], in[2], in[3]);
ndmodule
```

Σημείωση: οι εικόνες με κώδικα verilog που δείχνουμε εδώ δεν έχουν σχόλια για να μη πιάνουν χώρο, έχουμε όμως σχολιάσει τους κώδικες στα παραδοτέα .**ν** αρχεία.

Το διάγραμμα του decoder μας βασίστηκε σε ένα ολοκληρωμένο το οποίο λειτουργεί ως decoder και demultiplexer. Εμείς τροποποιήσαμε το κύκλωμα ώστε να είναι μόνο decoder. Το αρχικό κύκλωμα του ολοκληρωμένου αυτού (που ονομάζεται **74HCT154**) φαίνεται παρακάτω



Για να τροποποιήσουμε το διάγραμμα αυτό, αρχικά αφαιρέσαμε το κομμάτι του κυκλώματος που λειτουργεί ως demultiplexer. Αυτό είναι το λογικό κύκλωμα που φαίνεται αριστερά (το οποίο δέχεται δυο εισόδους).

Στη συνέχεια αφαιρέσαμε τις γραμμές από κάθε πύλη NAND που συνδέεται σε αυτό, οπότε τώρα όλες οι πύλες NAND έχουν 4 εισόδους αντι για 5.

Για να βγουν σωστές οι έξοδοι, αντιστρέψαμε τα Υ0.... Υ15 σε Υ15 .... Υ0.

Για παράδειγμα, αν δώσουμε ως είσοδο το 0000, το παραπάνω κύκλωμα θα δώσει έξοδο 10000000000000 (βέβαια το κύκλωμα δίνει ως έξοδο το συμπλήρωμα της εξόδου οπότε στην ουσία δίνει το 0111111111111111111 αλλά εμείς δε δίνουμε το συμπλήρωμα ώστε να μας βγει αυτό που θέλουμε).

Τέλος για δικιά μας ευκολία χρησιμοποιήσαμε ΑΝD αντί για NAND.

Όμως στο σενάριο μιας πραγματικής υλοποίησης, η χρήση πυλών NAND λόγω ότι είναι universal πύλες (μπορούμε μόνο με αυτές να υλοποιήσουμε όλες τις άλλες πύλες), προτιμώνται αντί για AND.

Παρακάτω είναι το τροποποιημένο κύκλωμα μας



Ακολουθούν οι εικόνες υλοποίησης του test bench και το simulation.

```
module decoder_4to16_test_bench;

reg[0:3] in;
wire[0:15] out;

decoder_4to16 dec(in, out);
initial begin
   in = 4'b0000;
end
lalways begin
   #10 in = in + 1'b1;
end
endmodule
```







Στην πρώτη εικόνα έχουμε το test bench μας στο οποίο η είσοδος αλλάζει κάθε 10ps, οπότε για το simulation θέσαμε χρόνο εκτέλεσης =  $10 * (2^4)$  ps = 160 ps για να εξομοιωθούν όλες οι πιθανές τιμές της εισόδου.

Στη συνέχεια βλέπουμε το simulation, στις παραπάνω εικόνες φαίνεται πως το κύκλωμα δουλεύει ως decoder.

#### ΕΡΩΤΗΜΑ 2: ΚΥΚΛΩΜΑ ΠΟΥ ΥΠΟΛΟΓΙΖΕΙ ΤΕΤΡΑΓΩΝΟ ΤΩΝ ΕΙΣΟΔΩΝ

Πρώτα ξεκινάμε δημιουργώντας των πίνακα αληθείας. Στη συνέχεια απλοποιούμε το κύκλωμα με χάρτες Karnaugh και τέλος σχεδιάζουμε το κύκλωμα.

Υπολογίζουμε σε δεκαδικό (για ευκολία) τα τετράγωνα των εισόδων από 0 (0000) μέχρι 15 (1111), δηλαδή:

```
0 \rightarrow 0, 1 \rightarrow 1, 2 \rightarrow 4, 3 \rightarrow 9, 4 \rightarrow 16, 5 \rightarrow 25, 6 \rightarrow 36, 7 \rightarrow 49, 8 \rightarrow 64, 9 \rightarrow 81, 10 \rightarrow 100, 11 \rightarrow 121, 12 \rightarrow 144, 13 \rightarrow 169, 14 \rightarrow 196, 15 \rightarrow 225
```

Τώρα απλώς βάζουμε τις τιμές αυτές στο πίνακα αληθείας (αφού πρώτα τις μετατρέψουμε στο δυαδικό σύστημα).

## Πίνακας Αληθείας

| No. | in[3] | in[2] | in[1] | in[0] | out[7] | out[6] | out[5] | out[4] | out[3] | out[2] | out[1] | out[0] |
|-----|-------|-------|-------|-------|--------|--------|--------|--------|--------|--------|--------|--------|
| 0   | 0     | 0     | 0     | 0     | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| 1   | 0     | 0     | 0     | 1     | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 1      |
| 2   | 0     | 0     | 1     | 0     | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      |
| 3   | 0     | 0     | 1     | 1     | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 1      |
| 4   | 0     | 1     | 0     | 0     | 0      | 0      | 0      | 1      | 0      | 0      | 0      | 0      |
| 5   | 0     | 1     | 0     | 1     | 0      | 0      | 0      | 1      | 1      | 0      | 0      | 1      |
| 6   | 0     | 1     | 1     | 0     | 0      | 0      | 1      | 0      | 0      | 1      | 0      | 0      |
| 7   | 0     | 1     | 1     | 1     | 0      | 0      | 1      | 1      | 0      | 0      | 0      | 1      |
| 8   | 1     | 0     | 0     | 0     | 0      | 1      | 0      | 0      | 0      | 0      | 0      | 0      |
| 9   | 1     | 0     | 0     | 1     | 0      | 1      | 0      | 1      | 0      | 0      | 0      | 1      |
| 10  | 1     | 0     | 1     | 0     | 0      | 1      | 1      | 0      | 0      | 1      | 0      | 0      |
| 11  | 1     | 0     | 1     | 1     | 0      | 1      | 1      | 1      | 1      | 0      | 0      | 1      |
| 12  | 1     | 1     | 0     | 0     | 1      | 0      | 0      | 1      | 0      | 0      | 0      | 0      |
| 13  | 1     | 1     | 0     | 1     | 1      | 0      | 1      | 0      | 1      | 0      | 0      | 1      |
| 14  | 1     | 1     | 1     | 0     | 1      | 1      | 0      | 0      | 0      | 1      | 0      | 0      |
| 15  | 1     | 1     | 1     | 1     | 1      | 1      | 1      | 0      | 0      | 0      | 0      | 1      |

## Απλοποίηση του κυκλώματος με χάρτες Karnaugh

```
\begin{aligned} & \text{out}[7] = \Sigma(12, 13, 14, 15) \\ & \text{out}[6] = \Sigma(8, 9, 10, 11, 14, 15) \\ & \text{out}[5] = \Sigma(6, 7, 10, 11, 13, 15) \\ & \text{out}[4] = \Sigma(4, 5, 7, 9, 11, 12) \\ & \text{out}[3] = \Sigma(3, 5, 11, 13) \\ & \text{out}[2] = \Sigma(2, 6, 10, 14) \\ & \text{out}[1] = \Sigma() \\ & \text{out}[0] = \Sigma(1, 3, 5, 7, 9, 11, 13, 15) \end{aligned}
```

Παρακάτω, δείχνουμε τους χάρτες **Karnaugh** και πως απλοποιούμε τις συναρτήσεις.





Ο Κώδικας για το **test bench**, καθώς και το **module** που υλοποιεί το ερώτημα, φαίνεται στις παρακάτω εικόνες

```
module square_module_test_bench;

reg[3:0] in;
wire[7:0] out;

square sq0(in, out);

initial begin
    in = 4'b00000;
end

always begin
    #10 in = in + 1'b1;
end
endmodule
```

```
odule square(
   input [3:0]in,
   output [7:0]out
wire not in3;
vire not in2;
vire not in1;
wire not in0;
not(not in3, in[3]);
not(not in2, in[2]);
not(not in1, in[1]);
not(not in0, in[0]);
wire xor in3 in2;
rire xor in2 in1;
cor(xor in3 in2, in[3], in[2]);
kor(xor in2 in1, in[2], in[1]);
and(out[7], in[3], in[2]);
wire temp 6 or1;
or(temp 6 or1, not in2, in[1]);
and(out[6], in[3], temp 6 or1);
vire temp 5 and1;
wire temp 5 and2;
and(temp 5 and1, in[1], xor in3 in2);
and(temp 5 and2, in[3], in[2], in[0]);
or(out[5], temp 5 and1, temp 5 and2);
wire temp4_and1;
wire temp4_and2;
and(temp4 and1, in[0], xor in3 in2);
and(temp4 and2, in[2], not in1, not in0);
or(out[4], temp4 and1, temp4 and2);
and(out[3], in[0], xor in2 in1);
and(out[2], in[1], not in0);
assign out [1] = 0;
assign out[0] = in[0];
endmodule
```

To simulation φαίνεται παρακάτω, παρατηρούμε ότι η υλοποίηση του κυκλώματος είναι σωστή, εφόσον τα αποτελέσματα είναι τα επιθυμητά.

