## VGA-Protokollet

## Teori med implementering i VHDL

Lasse Karagiannis 2016-12-20

## Sammanfattning

VGA-protokollet har beskrivits och en delvis färdig implementering av en VGA-kontroller har bearbetats och fåtts att fungera.

| 1 Kravspecifikationen                                 | 3  |
|-------------------------------------------------------|----|
| 2 Beskrivning VGA-protokollet                         |    |
| 2.1 Antalet pixlar kolumnvis och radvis               |    |
| 2.2 Synkroniserings signalerna och blankningssignalen |    |
| 3 Verifiering                                         |    |
| 4 Validering                                          |    |
| 5 Källkoden                                           |    |
| 6 Testbänken.                                         | 15 |
| 7 Do-filen                                            |    |

Kravspecifikationen för uppgiften ges av Tabell 1 nedan.

| Krav<br>id | Beskrivning                                                                                 |                                                                                            | Utfört Ja/nej |  |  |
|------------|---------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|---------------|--|--|
|            | Konstruktionskrav                                                                           |                                                                                            | 1             |  |  |
| 1          | Skapa ett Quartus-projekt n                                                                 | ned namnet vhdl2_uppgift_1a                                                                | JA            |  |  |
| 2a         | Kravspecifikationen är att konstruera en VGA-kontroller, kommentera koden, verifiera JA     |                                                                                            |               |  |  |
|            | med testbänk (före valideringen) och validera koden på DE1-kortet.                          |                                                                                            |               |  |  |
| 2b         |                                                                                             | och dela 50 MHz klockan i en process för att få 25 MHz.                                    | JA            |  |  |
|            | Testprotokoll                                                                               |                                                                                            |               |  |  |
| 3          | Testfall: VGA protokollets styrsignaler testas med ModelSim. Följande signaler ska JA       |                                                                                            |               |  |  |
|            | verifieras: VGA_HS, VGA_VS, VGA_CLK och VGA_BLANK_N.                                        |                                                                                            |               |  |  |
|            | Se bilaga.                                                                                  |                                                                                            |               |  |  |
|            | Validering på FPGA kortet:                                                                  | , '                                                                                        |               |  |  |
|            |                                                                                             | nt i övre vänster hörn när KEY(0) trycks ned                                               |               |  |  |
|            |                                                                                             | ant i nedre vänster hörn när KEY(1) trycks ned nt i nedre höger hörn när KEY(2) trycks ned |               |  |  |
|            |                                                                                             | varandra och de ska blandas i mitten av skärmen. Se figur 14                               |               |  |  |
|            | i bilaga D.                                                                                 | varandra och de ska blandas i filitten av skarmen. Se figur 14                             |               |  |  |
|            | VHDL-kod                                                                                    |                                                                                            | 1             |  |  |
| 4          | Regler och riktlinjer för VI                                                                | L<br>IDL och C ska följas                                                                  | JA            |  |  |
| -          | fierings-/Valideringskrav                                                                   | DE Com Coska Torjas.                                                                       | 371           |  |  |
| 5a         | Verifiera med ModelSim.                                                                     | <u> </u>                                                                                   | JA            |  |  |
| 5b         | Validera på DE1-kortet. Fyl                                                                 | l i testprotokollet                                                                        | JA            |  |  |
| - 62       | Rapportkrav                                                                                 |                                                                                            | V11           |  |  |
| 6          | Skriv en rapport (pdf eller v                                                               | vord).                                                                                     | JA            |  |  |
| Ů          |                                                                                             | , ditt namn, e-post, datum och en kort sammanfattning                                      |               |  |  |
|            |                                                                                             | ng, sidnumrering och kapitel nummer                                                        |               |  |  |
|            | 3) Kravspecifikation, eget kapitel.                                                         |                                                                                            |               |  |  |
|            | 4) Beskriv VGA-protokollet. Ett tydligt pulsdiagram i förhållande till H- och V-            |                                                                                            |               |  |  |
|            | räknarna för VGA-signalerna: VGA_HS, VGA_VS, VGA_CLK,                                       |                                                                                            |               |  |  |
|            |                                                                                             | (detta bör göras innan koden skrivs!), eget kapitel.                                       |               |  |  |
|            |                                                                                             | erifiering och ett enkelt protokoll för validering (olika                                  |               |  |  |
|            | protokoll), eget kapitel.                                                                   |                                                                                            |               |  |  |
|            | 6) Konstruktionsbeskrivning, eget kapitel. a. System arkitektur                             |                                                                                            |               |  |  |
|            |                                                                                             |                                                                                            |               |  |  |
|            | b. Delsystem  7) Verificating Fact kepitel                                                  |                                                                                            |               |  |  |
|            | 7) Verifiering, Eget kapitel. a. Testbänken, Teststimuli (som bygger på testprotokollet för |                                                                                            |               |  |  |
|            | programn                                                                                    |                                                                                            |               |  |  |
|            |                                                                                             | resultatet från simuleringen med ModelSim (se bilaga C för                                 |               |  |  |
|            | exempel)                                                                                    | ` ` `                                                                                      |               |  |  |
|            | c. Ifyllt test                                                                              | protokoll för verifiering                                                                  |               |  |  |
|            | 8) Validering, beskriv resultatet med ett foto.                                             |                                                                                            |               |  |  |
|            |                                                                                             | protokoll för validering (ej samma som verifiering)                                        |               |  |  |
|            | 9) Bilaga                                                                                   |                                                                                            |               |  |  |
|            | a. VHDL-fi                                                                                  |                                                                                            |               |  |  |
|            | b. Do-fil                                                                                   |                                                                                            |               |  |  |
|            | c. Testbänk                                                                                 |                                                                                            |               |  |  |
|            | Ett dakumantationakrav är ookså att figurer ook tahallar aka ha numarrii a ook              |                                                                                            |               |  |  |
|            | Ett dokumentationskrav är också att figurer och tabeller ska ha numrering och               |                                                                                            |               |  |  |
|            | beskrivning. Figurbeskrivning under figuren och tabellbeskrivning ovanför tabellen.         |                                                                                            |               |  |  |

VGA-protokollet använder sig av analoga signaler för att rita upp skärmen, vilket är p.g.a. tidigare katodstråle teknologi för styrning av elektronstrålens passeringar över fosfor belagd yta för uppritning av bokstäver och bild.

En vanligt VGA-mode är bildvisning på 640 x 480 pixlar med 16 färger. Avsikten är här att beskriva hur detta fungerar med avseende på signaler protokollet kräver.

För att underlätta förklaringar kommer terminologi från katodstråle-teknologin att användas. Skärmen ritas upp 60 ggr per sekund, där en hel skärm sägs målas eller ritas upp under ett elektronstråle svep.

Vidare används uttrycket att elektronstrålen sveper från rad till rad.

För att underlätta beskrivningen av när synkningssignaler och blankningssignalen infaller tidsmässigt i förhållande till elektronstrålens svep över skärmen, så generaliseras begreppet pixlar genom att skärmen utökas till att förutom att innehålla pixlar som är synliga för ögat, till att även innehålla pixlar som inte är synliga för ögat, på sås sätt kan synksignalernas pulsavsnitt anges i termer av pixelpositioner istället för att ange tidpunkter.

Så för att underlätta beskrivningen av när synk-signaler och blanksignalen inträffar så gör vi antagandet att 640x 480 skärmen egentligen är 800 x 525. Detta alltså för att kunna ange synk och blanksignalernas påslag i termer av pixelpositioner, vilket är endast för att underlätta framställningen.

Vi har 640 pixlar i x-led, och 480 pixlar i y-led enligt Figur 1



Varje pixel består av tre belagda cirklar av olika fosfortyp, som emitterar rött, grönt respektive blått ljus vid fosforescens, där den emitterade ljusintensiteten är proportionell emot den infallande partikel intensiteten. Färgbilder kan därför skapas genom adekvat kontroll av tre elektronstrålar som var för sig bestryker de röda, gröna och blå fosforskikten respektive.

Hur lång tid tar elektronstrålens passering över en pixel? Ögat kräver en bild-uppdateringsfrekvens på minst 30Hz, och om vi väljer det dubbla 60Hz, så betyder det att tiden för att rita 640\*480 = 307200 pixlar måste vara 1/60 = 0.01666s, men eftersom vi behöver synk-signaler så måste elektronstrålen svepa längre på samma tid, motsvarande 800\*525 pixlar.

800\*525 = 420 000 pixlar måste kunna svepas över på 0.0166s. Antal sekunder per pixel blir 0.0166/420 000 = 3.966E-8 eller 39ns, vilket ger inversen, den s.k. pixelfrekvensen, antalet pixlar per sekund till 25 210 084, eller 25.2 MHz. Detta ger att klockan till VGA-avkodningen måste halveras då systemklockan på 50MHz används.

För att elektronstrålens passeringar över skärmen skull synkroniseras kolumnvis i x och radvis i y, så behövdes synksignaler som gick från hög till låg nivå en bestämd tid efter att elektronstrålen ritat svept över varje rad, samt en en bestämd tid efter att elektronstrålen ritat en en hel skärm, dvs, efter 480 rader. Se Figur 2 för ett tidschema för synksignalerna, normaliserat till tiden det tar att rita en



Horisontella synksignalen VGA\_HS skall enligt bilden gå låg från pixel 659 till 755(pixelräkningen i programmet börjar från noll, till skillnad från Figur 2, som börjar på ett). Vertikala synksignalen VGA\_VS skall enligt Figur 2 vara låg under hela rad 493 (radräkningen börjar också från noll)

Förutom synkroniseringssignaler så måste blankningssignalen finnas. Blankningssignalen VGA\_BLANK är hög under den tiden då elektronstrålen avses att rita skärmen och går låg då elektronstrålen är "utanför" ritfältet. Då bilden går från pixel 0 till 639 i x-led, och från 0 till 479 i y-led, och hela svepet slutar vid 799 i x-led respektive 524 i y-led, så skall blankningssignalen gå låg från 640 till 799 i x-led, samt från 480 till 524 i y-led.

Sammanfattningsvis gäller alltså följande:

Elektronstrålen sveper från pixel 0 till 799 i x-led

Elektronstrålen sveper från rad 0 till rad 524 i y-led

Horisontella synksignalen VGA\_HS går låg då elektronstrålen befinner sig vid pixlar 659 till 755 i x-led.

Vertikala synsignalen VGA\_VS går låg då elektronstrålen befinner sig på rad 493

Blankningssignalen VGA BLANK, går låg då elektronstrålen befinner sig utanför ritfältet

dvs. från pixlar 640 i till 799 i x-led för raderna 0 till 479, och för samtliga pixlar i x-led för raderna 480 till 524.

För att få en flimmerfri bild så skall VGA\_CLK vara 25.2MHz för bilduppdateringsfrekvensen 60Hz.

Följande testas. Knapp 0 trycks in vilket ska generera en röd fyrkant. Fyrkanten ska ockupera pixlar 0 till 360 i x-led och rader 0 till 320 p.g.a. raden

VGA\_R <= (others => '1') when (unsigned(x\_counter) >= 0 AND unsigned(x\_counter) <= 360 AND unsigned(y\_counter) >= 0 AND unsigned(y\_counter) <= 320) AND KEY(0) ='0' else (others => '0');

Vidare skall synksignalerna och blankningssignalerna vara korrekta. Se Tabell 1 för testprotokollet:

| Signal    | Krav                                                | Godkänt/Ej godkänt                     |
|-----------|-----------------------------------------------------|----------------------------------------|
| VGA_CLK   | 25MHz                                               | Godkänt, Figur 3                       |
| VGA_R     | 0xFF, för 0 <= x <= 360 OCH<br>0<= y <= 320         | Godkänt, Figur 3 och Figur 4           |
| VGA_HS    | '0', för 659<= x <=755, '1' annars                  | Godkänt, Figur 5 och Figur 6           |
| VGA_VS    | '0', för y = 493, '1' annars                        | Godkänt, Figur 7                       |
| VGA_BLANK | '1', för 0<=x<= 639 OCH<br>0<= y <= 479, '0' annars | Godkänt, Figur 8, Figur 9,<br>Figur 10 |

Figur 3 veriferar att VGA\_CLK är 25MHz, samt att VGA\_R är 0xFF från pixel 0, rad 0, samt att VGA\_HS, VGA\_VS och VGA\_BLANK är höga då elektronstrålen är i början av ritfältet-



Figur 4 visar att VGA\_R går låg efter pixel 360 på rad 320



Figur 5 visar att VGA\_HS är låg fr.o.m pixel 659.





Figur 7 visar att VGA\_VS är låg under hela rad 493



Figur 8 indikerar att VGA\_BLANK går låg för varje rad fram till 497 fr.o.m. pixel 640, i figuren har radnumret helt godtyckligt valts till 348. Figur 9 visar då VGA\_BLANK går låg för sista gången vid pixel 640, därefter är VGA\_BLANK låg för alla pixlar fr.o.m. rad 480 till rad 524 då ett helt elektronsvep är avklarat, Figur 10.







" % /67 + ,,&, \$'% + , 1\$

Validering har gjorts genom att verifiera att fyrkanterna ritas upp genom att trycka på knapparna KEY[2..0]. Resultatet är såsom specifikationen kräver, nämligen att röd rektangel ritas upp då KEY0 hålls intryckt, grön då KEY1 hålls intryckt och blå då KEY2 hålls intryckt. För att göra en uttömmande validering så skulle man kunna använda Qsys "In circuits and probes", men detta har inte kunden begärt, så däeför ha endast en ytlig okulär inspektion gjorts av resultatet.

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
use ieee.numeric_std.all;
LIBRARY work;
entity vhdl2 uppgift la is
port(
       CLOCK 50
                     : in std logic;
       reset_n
                      : in std_logic;
: in std_logic_vector(2 downto 0);
       KEY
       VGA_CLK
                      : out std_logic;
: out std_logic;
       VGA VS
       VGA HS
                      : out std logic;
                     : out std_logic;
: out std_logic_vector(7 downto 0);
       VGA_BLANK N
       VGA R
                     : out std_logic_vector(7 downto 0);
: out std_logic_vector(7 downto 0)
       VGA G
       VGA B
);
end vhdl2_uppgift_1a;
architecture rtl of vhdl2 uppgift la is
        signal x_counter : unsigned(9 downto 0);
       signal y_counter : unsigned(9 downto 0);
        ----- could use a record for x/y counters -----
       type HV type is -- Horizontal/Vertical type
               record
                       H : integer range 0 to 1023; -- Horizontal (x) signal
                       V : integer range 0 to 525; -- Vertical (y) signal
               end record;
       signal counter
                                              : HV_type; -- for simulation only
       signal clk_25
                                              : std_logic;
                                              : std_logic_vector(2 downto 0);
: std_logic_vector(2 downto 0);
       signal first flip flop
       signal second flip flop
begin
------ Clock divider process ------
               clock_divider:process(CLOCK_50, reset_n)
               begin
                       if reset_n = '0' then
                          clk_25 <= '0';
                       elsif rising_edge(CLOCK_50) then
                          -- Divide the clock by two
                          clk 25 <= not clk 25;
                       end if;
               end process;
----- Metastability process -----
               Metastability:process(CLOCK_50, reset_n)
               begin
                       if reset n = '0' then
                           -- Something might need to be reset. -Forget it Lennart!
                       elsif rising_edge(CLOCK_50) then
                          -- There should be a double D-flip-flop for the inputs
                          first flip flop <= KEY;</pre>
                          second_flip_flop <= first_flip_flop;</pre>
                       end if;
               end process;
```

```
----- Counters process -----
               process(clk 25, reset n)
               begin
                       if reset_n = '0' then
                           -- clear counter signals
                          x_counter <= (others => '0');
                          counter.H <= 0;
                          y_counter <= (others => '0');
counter.V <= 0;</pre>
                       elsif rising_edge(clk_25) then
                           -- counters
                               -- increment x counter (counter.H) every clock pulse
                               if unsigned(x_counter) >= 799 then
                                  x counter <= (others => '0');
                                  counter.H <= 0;
                                       -- increment y counter (counter.V) for every X = 799
                                       if unsigned(y_counter) >= 525 then
                                         y_counter <= (others => '0');
counter.V <= 0;</pre>
                                       else
                                         y counter <= y counter + 1;
                                         counter.V <= counter.V + 1;
                                       end if;
                                   x_counter <= x_counter + 1;
counter.H <= counter.H +1;</pre>
                               end if;
                       end if;
               end process;
----- Concurrent statements -----
-- Output divided clock to VGA CLK
       VGA CLK <= clk 25;
----- Sync pulses -----
       VGA_HS \le 0' when (unsigned(x_counter) \ge 659) AND (unsigned(x_counter) \le 755)
                                                else '1';
       VGA VS <= '0' when (unsigned(y\_counter)) = 493 else '1';
-- Blanking
       VGA BLANK N <= '1' when (unsigned(x counter) <= 639) and (unsigned(y counter)
                       <= 479) else '0';
----- RGB signals for validation -----
       VGA R <= (others \Rightarrow '1') when
                                       (unsigned(x counter) >= 0 AND unsigned(x counter) <= 360 AND
                                       unsigned(y_counter) >= 0 AND unsigned(y_counter) <= 320) AND</pre>
                                        KEY(0) = \overline{0}' \text{ else (others => '0')};
       VGA G <= (others => '1') when
                                       (unsigned(x_counter) >= 0 AND unsigned(x_counter) <= 410 AND</pre>
                                       unsigned(y_counter) >= 280 AND unsigned(y_counter) <= 480) AND
                                        KEY(1) = \overline{0}' \text{ else (others => '0')};
       VGA B <= (others \Rightarrow '1') when
                                         (unsigned(x counter) >= 300 AND unsigned(x counter) <= 640 AND
                                         unsigned(y_counter) >= 240 AND unsigned(y_counter) <= 480)AND
                                          KEY(2) = '0' else (others => '0');
----- Concurrent statements
                   x from 0 to 360, y from 0 to 320
x from 0 to 410, y from 280 to 480
x from 300 to 640, y from 240 to 480
       -- Red
       -- Green
       -- Blue
end rtl;
```

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY vhdl2 uppgift 1a vhd tst IS
END vhdl2_uppgift_1a_vhd_tst;
ARCHITECTURE vhdl2_uppgift_la_arch OF vhdl2_uppgift_la_vhd_tst IS
-- constants
constant sys clk period: TIME:=20ns;
-- signals
SIGNAL CLOCK_50 : STD_LOGIC;
SIGNAL KEY : STD_LOGIC_VECTOR(2 DOWNTO 0);
SIGNAL reset n : STD LOGIC;
SIGNAL VGA B : STD LOGIC VECTOR(7 DOWNTO 0);
SIGNAL VGA_BLANK_N : STD_LOGIC;
SIGNAL VGA CLK : STD LOGIC;
SIGNAL VGA G : STD LOGIC VECTOR(7 DOWNTO 0);
SIGNAL VGA HS : STD LOGIC;
SIGNAL VGA R : STD LOGIC VECTOR (7 DOWNTO 0);
SIGNAL VGA VS : STD LOGIC;
COMPONENT vhdl2_uppgift_1a
       PORT (
       CLOCK 50 : IN STD LOGIC;
       KEY : IN STD_LOGIC_VECTOR(2 DOWNTO 0);
       reset_n : IN STD_LOGIC;
       VGA B : OUT STD LOGIC VECTOR(7 DOWNTO 0);
       VGA BLANK N : OUT STD LOGIC;
       VGA CLK : OUT STD LOGIC;
       VGA G : OUT STD LOGIC VECTOR(7 DOWNTO 0);
       VGA HS : OUT STD LOGIC;
       VGA R : OUT STD LOGIC VECTOR(7 DOWNTO 0);
       VGA VS : OUT STD LOGIC
       );
END COMPONENT;
BEGIN
       i1 : vhdl2_uppgift_1a
       PORT MAP (
-- list connections between master ports and signals
       CLOCK 50 => CLOCK 50,
       KEY => KEY,
       reset_n => reset_n,
       VGA B => VGA B,
       VGA BLANK N => VGA BLANK N,
       VGA_CLK => VGA_CLK,
       VGA G => VGA G,
       VGA HS => VGA HS,
```

```
VGA R => VGA R,
      VGA_VS => VGA_VS
      );
clock : PROCESS
-- variable declarations
BEGIN
     CLOCK_50 <= '0';
              wait for sys_clk_period/2;
              CLOCK_50 <= '1';
              wait for sys_clk_period/2;
END PROCESS clock;
reset_n <= '0', '1' after 10*sys_clk_period;</pre>
always : PROCESS
-- optional sensitivity list
-- ( )
-- variable declarations
BEGIN
       -- code executes for every event on sensitivity list
               KEY <= "110";
                wait for 20ms;
WAIT;
END PROCESS always;
END vhdl2_uppgift_la_arch;
```

```
transcript on
if {[file exists rtl_work]} {
       vdel -lib rtl_work -all
vlib rtl_work
vmap work rtl_work
vcom -93 -work work {C:/Users/root/Documents/TEIS2016/Systemkurs_VHDL/Task1/vhdl2_uppgift_la.vhd}
vcom -93 -work work
{C:/Users/root/Documents/TEIS2016/Systemkurs VHDL/Task1/simulation/modelsim/vhdl2 uppgift 1a.vht}
vsim -t 1ps -L altera -L 1pm -L sgate -L altera_mf -L altera_lnsim -L cyclonev -L rtl_work -L work
-voptargs="+acc" vhdl2_uppgift_la_vhd_tst
add wave *
add wave -position insertpoint \
sim:/vhdl2_uppgift_1a_vhd_tst/i1/counter.H
add wave -position insertpoint \
sim:/vhdl2_uppgift_1a_vhd_tst/i1/counter.V
view structure
view signals
run 20 ms
```