# TEIS Teknisk rapport

Författare Lasse Karagiannis Uppgift 7

TEIS ECS - Embedded Computer System

Kontrollerad JA Version 1

Fil Lasse Karagiannis vhdl uppgift 10.pdf

**TEIS AB** 

# TEIS ECS - Embedded Computer System -

**Lasse Karagiannis** 

16-11-20

Sammanfattning: TEIS datorsystem är en enkel men komplett dator som exekveras på ett FPGA-kort. Datorn består av en CPU, adressbuss-decoder, ROM, samt ett ingångsfilter för att välja manuell eller automatisk klockning av processorn. Datorn presenterar även register, bussar och chip select signaler på kortets sjusegmentdisplayer och lysdioder.

# INNEHÅLLSFÖRTECKNING

| 1 | INLEDNING                                                                                    | 7  |
|---|----------------------------------------------------------------------------------------------|----|
| 2 | KRAVSPECIFIKATION                                                                            | 7  |
| 3 | ÖVERSIKT AV SYSTEMARKITEKTUR OCH KOMPONENTHIERARKI                                           | 8  |
|   | 3.1 Symbol                                                                                   | 8  |
|   | 3.2 In/utgångar                                                                              | 8  |
|   | 3.3 TEIS Embedded Datorsystem arkitektur (ECS)                                               | 10 |
|   | 3.4 General package and library                                                              | 11 |
| 4 | INGÅENDE KOMPONENTER                                                                         | 12 |
|   | 4.1 CPU – komponent.                                                                         | 12 |
|   | 4.1.1 Funktion, arkitektur och tillståndsmaskin                                              | 12 |
|   | 4.1.2 In/utgångar                                                                            | 13 |
|   | 4.1.3 Tillståndsmaskin                                                                       | 13 |
|   | 4.1.4 Beskrivning av CPU:ns register, operationer, databuss, adressbuss och kontrollsignaler | 14 |
|   | 4.1.5 Beskrivning av CPU:ns arbetssätt                                                       | 15 |
|   | 4.2 ROM – komponent                                                                          | 17 |
|   | 4.2.1 Funktion och arkitektur                                                                | 17 |
|   | 4.2.2 In/utgångar                                                                            | 18 |
|   | 4.2.3 RTL-nivå                                                                               | 18 |
|   | 4.2.4 VHDL-nivå                                                                              | 19 |
|   | 4.3 LED – komponent                                                                          | 20 |
|   | 4.3.1 Funktion och arkitektur                                                                | 20 |
|   | 4.3.2 In/utgångar                                                                            | 20 |
|   | 4.3.3 RTL-nivå                                                                               | 21 |
|   | 4.3.4 VHDL-kod                                                                               | 22 |
|   | 4.4 Adressbussdekoder – komponent                                                            | 23 |
|   | 4.4.1 Funktion och arkitektur                                                                | 23 |
|   | 4.4.2 In/utgångar                                                                            | 23 |
|   | 4.4.3 RTL-nivå                                                                               | 24 |
|   | 4.4.4 VHDL-kod                                                                               | 25 |
|   | 4.5 Ingångsfilter – komponent                                                                | 26 |
|   | 4.5.1 Funktion och arkitektur                                                                |    |
|   | 4.5.2 In och utgångar                                                                        | 26 |

| 4.5.3 VHDL-koden                                    | 27   |
|-----------------------------------------------------|------|
| 4.6 Status display – komponent                      | 28   |
| 4.6.1 Funktion och arkitektur                       | 28   |
| 4.6.2 In/utgångar                                   | 29   |
| 4.7 Sju_seg_displayer – komponent                   | 30   |
| 4.7.1 Funktion arkitektur                           | 30   |
| 4.7.2 In/Utgångar                                   | 3131 |
| 4.7.3 RTL-nivå                                      | 31   |
| 4.8 Sju_seg_displayer_CPU_STATE                     | 32   |
| 4.8.1 Funktion arkitektur                           | 32   |
| 4.8.2 In/Utgångar                                   | 32   |
| 4.8.3 RTL-nivå.                                     | 33   |
| 4.8.4 VHDL-kod                                      | 33   |
| 5 VERIFIERING                                       | 35   |
| 5.1 Tabell med testfall                             | 35   |
| 5.2 Beskrivning av testbänken                       | 36   |
| 5.3 Do-filens beskrivining                          | 36   |
| 5.4 Resultatet från test                            | 37   |
| 5.5 Tidsanalys                                      |      |
| 5.5.1 Cykler 1-14                                   |      |
| 5.5. 2 Cykler 15-19                                 |      |
| 5.5.3 Cykler 20 – 24                                | 41   |
| 5.5.4 Cykler 25-29                                  |      |
| 5.5.5 Cykler 30 – 34                                | 43   |
| 5.5.6 Cykler 35-39                                  | 44   |
| 5.5.7 Cykler 40 – 44                                | 45   |
| 5.5.8 Cykler 45-49                                  | 46   |
| 6 VALIDERING                                        | 47   |
| 6.1 Test Cases Tabellen test cases med loggade data | 48   |
| 6.2 Konfigurering av ISSPE                          | 50   |
| 6.3 Kommentar kring resultatet från JTAG skanningen | 52   |
| 7 GRANSKNING OCH FÖRSLAG PÅ FÖRBÄTTRINGAR           |      |
| 8 FOOT PRINT9 KOSTNAD FÖR PROJEKTET                 |      |

## 1 INLEDNING

Denna rapport beskriver ett datorsystem skrivet i VHDL. Systemet har analyserats genom simulering och verifiering i ModelSim och därefter validerats på ett lämpligt FPGA-kort.

# 2 KRAVSPECIFIKATION

Denna Uppgiften är att till kund leverera en rapport innehållande analys av givet datorsystem TEIS-ECS, att genomföra en verfiering av tillhandahållen VHDL-kod, där dokumentation av verifieringsprocessen ingår i ovan nämnd rapport, att göra en validering på ett lämpligt FPGA-kort med dokumentation av resultatet i ovan nämnd rapport, samt att ge förslag till förbättringar, också denna presenterad i samma rapport. Vidare krav från kunden är att utrymmet på FPGA:n som använts s.k. footprint anges i rapporten samt att tidsåtgången för arbetet dokumenteras i rapporten. Kravspecifikationen sammanfattas i Tabell 1 nedan,

Tabell 1 Kravspecifikation med checklista för utförda krav.

| Krav | Beskrivning                                                                                                                                                                                                                                     | Utfört<br>Ja/Nej |  |  |
|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|--|--|
| 0    | Projektnamn: "TEIS_ECS" (TEIS Embedded Computer System)                                                                                                                                                                                         |                  |  |  |
| 1    | Ladda ner och slutför rapporten, utgå ifrån den äldre rapporten som finns i schemat (fornamn_efternamn_vhdl_uppgift_7). Kunden godtar att du blandar svenska och engelska.                                                                      | JA               |  |  |
| 2    | Granska koden och ge synpunkter på förbättringar.                                                                                                                                                                                               | JA               |  |  |
| 3    | Beräkna kostnaden för projektet. Företaget debiterar kunden med 350 SEK/tim.                                                                                                                                                                    | JA               |  |  |
|      | Leverans                                                                                                                                                                                                                                        |                  |  |  |
| 4    | Leveransen ska ske till Itslearning. Leveransen ska vara en mapp med:  • rapport med namnet "fornamn_efternamn_vhdl_uppgift_7" (word eller pdf) och  • arkiverat Quartus-projekt.  Namnet på mappen ska vara "fornamn_efternamn_vhdl_uppgift_7" |                  |  |  |
|      | (zip eller rar).<br>Sista leveransdagen se kurs schemat.                                                                                                                                                                                        | JA               |  |  |

## 3 ÖVERSIKT AV SYSTEMARKITEKTUR OCH KOMPONENTHIERARKI

TEIS datorsystem består av en CPU, adressbuss-decoder, ROM, samt ett ingångsfilter för att välja manuell eller automatisk klockning av processorn. Resultat presenteras på LEDG 3..0. Datorn klockas normalt manuellt för operatör ska kunna se vad som händer vid varje enskild klockcykel. I Figur 1 visas toppnivån med in och utgångar. Figur 2 visar det kort som används. Figur 3 visar systemarkitekturen och figur 4 hierarkien.

# 3.1 Symbol



Figur 1. Toppnivån för TEIS mikrodatorsystem

## 3.2 In/utgångar

Systemet har 3 ingångar, egentligen 4 stycken varav en av dem *Use\_Manual\_Clock* är kopplad direkt till Vcc. Detta framkommer i INPUT\_FILTER.vhd, som är det första delsystemet, användarens input möter. SW9 är reset\_n. KEY0 är den manuella klockan.

Så här ser Pin plannern ut:



Figur 2. Pinn planner vyn för TEIS mikrodatorsystem



Figur 3. TEIS datorsystem på DE2-115

# 3.3 TEIS Embedded Datorsystem arkitektur (ECS)



Figur 4. Systemarkitekturen för TEIS datorsystem



Figur 5. Komponenthierarki i TEIS datorsystem

Systemet använder ett ROM för att lagra programkoden i. Se minnesmappen i Tabell 2. Resultat lagras i systemets register.

Tabell 2. Minnesmapp

| Тур        | Minnesområde | Storlek | Minnestyp |
|------------|--------------|---------|-----------|
| Programkod | 0x0 - 0xF    | 15      | ROM       |
| I/O        | 0x10         | 1       | RAM       |

# 3.4 General package and library

Bibliotket/Library som används är från IEEE. Tre olika packages används totalt i projektet och dessa är std\_logic\_1164, numeric\_std samt std\_logic\_unsigned.

Package std\_logic\_1164 innehåller typdefinitionen för typen std\_logic samt std\_logic\_vector samt funktionsdeklarationer för behandling av signaler av denna typ.

Package numeric\_std introducerar signed och unsigned och tillhandahåller funktioner för numerisk manipulering, som var tänkt att ersätta ett package skrivet av företaget Synposis, nämligen std\_logic\_unsigned och std\_logic\_signed.

Används numeric\_std kan man definiera std\_logic\_vector såsom antingen unsigned eller signed, beroende på vad som ska åstadkommas i koden.

# 4 INGÅENDE KOMPONENTER

## 4.1 CPU – komponent

Komponent namn: simple VHDL CPU

Instansnamn: instansiate VHDL CPU

## 4.1.1 Funktion, arkitektur och tillståndsmaskin

CPU-komponentens in och utgångar visas i Figur 6. CPU:n styrs av reset eller klocksignal. CPU:n arbetar med en tillståndsmaskin som kan exekvera instruktionerna NOP, LOAD, STORE och JMP. Internt använder CPU:n programräknaren, instruktionsregistret och dataregistret. Programräknaren pekar ut vilken instruktion som skall hämtas från ROM.

Vid reset initieras programräknaren, bussar och register till 0 medan enable-signaler initieras till 1. Vid positiv klocksignal initieras enable-signalerna till 1, därefter kontrolleras programräknaren av tillståndsmaskinen. Figur 7 visar ett tillståndsdiagram för tillståndsmaskinen.



Figur 6. CPU symbol

## 4.1.2 In/utgångar

CPU:ns in och utsignaler visas i Tabell 3.

Tabell 3. CPU:ns in och utsignaler

| Signal               | Namn         | Riktning | Тур                           |
|----------------------|--------------|----------|-------------------------------|
| Clocksignal 50 MHz   | Clk_50       | in       | std_logic                     |
| Reset                | reset_n      | in       | std_logic                     |
| Write enable         | WE_n         | ut       | std_logic                     |
| Read enable          | RD_n         | ut       | std_logic                     |
| Bus enable           | bus_en_n     | ut       | std logic                     |
| Databus ut           | data bus out | ut       | std logic vector(15 downto 0) |
| Databus in           | data_bus_in  | ut       | std_logic_vector(15 downto 0) |
| Adressbuss           | Addr_bus     | ut       | std_logic_vector(7 downto 0)  |
| Programräknare       | PC           | ut       | std_logic_vector(7 downto 0)  |
| Instruktionsregister | IR_out       | ut       | std_logic_vector(7 downto 0)  |
| Tillstånd            | CPU_state    | ut       | std_logic_vector(1 downto 0)) |

## 4.1.3 Tillståndsmaskin

Tillståndsmaskinen arbetar i fyra tillstånd, fetch, decode, execute och store. Fetch hämtar nästa instruktion. Decode avkodar vad som ska göras. Execute utför det som beslutats i decode-fasen. Store lagrar data till minnet. Figur 7 nedan visar tillståndsmaskinen i detalj.



Figur 7. Tillståndsmaskinen

## Tillstånds beskrivning:

#### • Fetch

CPU\_state får värdet "00". Data hämtas in till instruktionsregistret. Värdet på programräknaren läggs ut på adressbussen. rd och bus enable sätts till 0. I IR läggs instruktionen in från databussen.

#### • Decode:

Först ökas programräknaren med ett och CPU\_state får värdet "01". Berode på vilken instruktion som ligger i instruktionsregistret väljs vilken instruktion som skall exekveras i fasen Execute

#### Execute

CPU\_state får värdet"10". Om NOP exekveras görs ingenting. Om Load exekveras läggs IR in i dataregister. Om Store exekveras kopieras registret till databussen och adressbussen får värdet i IR. Om JMP exekveras får programräknaren värdet i IR

#### Store

CPU state får värdet "11". Först sätts write enable och bus enable till 0 och sedan sätts de till 1.

**4.1.4 Beskrivning av CPU:ns register, operationer, databuss, adressbuss och kontrollsignaler** CPU:n arbetar internt med tre olika register. Programräknare, instruktionsregister och dataregister. Se Tabell 4 för detaljerad beskrivning.

Tabell 4. CPUns interna register

| Register             | Namn                                                 | Beskrivning                                  |
|----------------------|------------------------------------------------------|----------------------------------------------|
| Programräknare       | nare PC_reg Innehåller vilken adress CPU ska läsa fr |                                              |
|                      |                                                      | ROM                                          |
| Instruktionsregister | IR                                                   | Innehåller vilken instruktion CPU ska utföra |
| Dataregister         | CPU_REG_0                                            | Internt register för att överföra data       |

Instruktioner är kodaded med 16 bitar, där de högsta 4 bitarna anger instruktionstypen och resterande 3 nibblar är argumentet till instruktionen. Samtliga nibblar används inte vid varje instruktion, detta framgår med "-" i Tabell 5, som beskriver de tillgängliga assemblerinstruktionerna.

Tabell 5: Assembler instruktioner, OP-kod och kodning

| Instruktion   | OP-kod | Exempel och förklaring                      |
|---------------|--------|---------------------------------------------|
| NOP           | 0x0    | No operation                                |
| LOAD_R0 #imm  | 0x1nnn | Load R0 with immediate                      |
| STORE_R0#ADDR | 0x2-nn | Store R0 at 8-bit adress                    |
| JMP #ADDR     | 0x3-nn | Load IR content of code memory at adress nn |

## 4.1.5 Beskrivning av CPU:ns arbetssätt

Maskinkoden eller operationskoden innehåller information som används av CPU:ns styrenhet. En digitalt system kan ses vara uppdelad i styrenhet och dataväg. Styrenheten manipulerar datavägen efter dedikerade bitfält i maskinkoden (OP-koden).

Assembler är maskinkoden skriven med en symbolisk beskrivning för att underlätta för programmeraren. Operationskoden beskriven med ettor och nollor, eller i Hex ersätts med en s.k. "mnemonic", ett minnesord. Mnemonics för instruktioner som hämtar data in till processorn, vare sig det är med ett omedelbart värde, skrivet i operationskoden s.k. "immediate" eller från dataminnet, så heter instruktionerna antingen LOAD eller ld enligt konvention, med olika argument.

Rent allmänt kan sägas att om instruktionen har två eller flera argument så är det nästan alltid så, att det första argumentet till instruktionen är destinationspositionen, adressen/ registret där resultatet av operationen placeras.

Processorer exekverar konsekutiva instruktioner ur en lista, det s.k. kod-minnet. Processorn adresserar kod-minnet under den s.k. Fetch– fasen med programpekaren PC, och läser in aktuell instruktion i instruktionsregistret IR, detta går under en klockcykel.

Nästa klockcykel går processorn in i Decode-fasen. Om processorn arbetar enligt löpande band principen, s.k. "pipelining" fortsätter Fetch-delen att göra redo för nästa Decode, men så är inte fallet för CPU:n i projektet. Under decode så ställer styrenheten om datavägen med hjälp av den avkodade instruktionen.

Nästa klockcykel är Execute, där resultatet från exempelvis ALU klockas in i interna resultat register. Sista klockcykeln görs Store då resultatet skrivs till minne, varvid CPU:n återupprepar processen med Fetch, se Figur 8.



Figur 8: CPU:ns arbetsätt

# 4.2 ROM – komponent

Komponent namn: ROM\_VHDL

Instansnamn: inst\_ROM\_VHDL

## 4.2.1 Funktion och arkitektur

ROM används för att lagra maskinkoden som CPU:n ska exekvera. Vid positiv klockflank läggs data ut på databussen på den adress ROM har som insignal. Chip select används inte internt i ROM. ROM-komponentens in och utgångar visas i Figur 8, och innehållet i ROM visas i Tabell 6. RTL-nivån på ROM visas i Figur 9.



Figur 9. ROM Symbol

Tabell 6. Innehåll i ROM

| Adres | Maskinko | Assemblerkod | Instruktio | Data  |
|-------|----------|--------------|------------|-------|
| S     | d [HEX]  |              | n [HEX]    | [HEX] |
| 0     | 0000     | NOP          | 0          | 000   |
| 1     | 100A     | LOAD R0#A    | 1          | 00A   |
| 2     | 2010     | STORE_R0 #10 | 2          | 010   |
| 3     | 1001     | LOAD R0 #1   | 1          | 001   |
| 4     | 2010     | STORE_R0 #10 | 2          | 010   |
| 5     | 3001     | JMP #1       | 3          | 001   |
| 6     | 0000     | NOP          | 0          | 000   |
| 7     | 0000     | NOP          | 0          | 000   |
| 8     | 0000     | NOP          | 0          | 000   |
| 9     | 0000     | NOP          | 0          | 000   |
| 10    | 0000     | NOP          | 0          | 000   |
| 11    | 0000     | NOP          | 0          | 000   |
| 12    | 0000     | NOP          | 0          | 000   |
| 13    | 0000     | NOP          | 0          | 000   |
| 14    | 0000     | NOP          | 0          | 000   |
| 15    | 0000     | NOP          | 0          | 000   |

# 4.2.2 In/utgångar

In- och utsignalerna till ROM enligt Tabell 7.

Tabell 7. In- och utsignalerna till ROM

| Signal             | Namn     | Riktning | Тур                               |
|--------------------|----------|----------|-----------------------------------|
| Klocksignal 50 MHz | clk_50   | in       | std logic                         |
| Chipselect         | CS_ROM_n | in       | std logic                         |
| Adressbuss         | addr     | in       | std_logic_vector(7 downto 0);     |
| Data ut            | data_out | ut       | out std_logic_vector(15 downto 0) |

## 4.2.3 RTL-nivå



Figur 10. RTL-nivån på ROM

## 4.2.4 VHDL-nivå

```
entity ROM VHDL is
           port
           (
                      clk 50, CS ROM n
                                                                            : in std_logic;
                                                                              : in std_logic_vector(7 downto 0);
: out std_logic_vector(15 downto 0)
                      addr
                      data out
          );
end entity;
architecture rtl of ROM VHDL is
           -- Build a 2-D array type for the RoM
           subtype word_t is std_logic_vector(15 downto 0);
           type memory t is array(0 to 15) of word t;
          signal rom: memory_t:= memory_t'(
X"0000", -- Adress 0; NOP
X"100A", -- Adress 1; LOAD_RO #A
X"2010", -- Adress 2; STORE_RO #10
X"1001", -- Adress 3; LOAD_RO #1
X"2010", -- Adress 4; STORE_RO #10
X"3001", -- Adress 5; JMP #1
X"0000",
X"00000"
           X"0000",
X"0000", -- Adress 8
           X"0000",
           x"0000",
          X"0000",
X"0000", -- Adress 12
X"0000",
           x"0000",
           x"0000"); -- Adress 15
begin
           process(clk 50)
           begin
           if(rising_edge(clk_50)) then
                     data out <= rom(to integer(unsigned(addr(3 downto 0))));</pre>
           end if;
           end process;
end rtl;
```

# 4.3 LED – komponent

**Komponent:** OUT\_LED

Instansnamn: inst\_OUT\_LED

#### 4.3.1 Funktion och arkitektur

OUT LED är en periferienheten för hantering av 4 stycken lysdioder.

Utsignalerna är kopplade till LEDR[3..0] enligt Pin-planner

Den har insignalerna Clk\_50, reset\_n, Cs\_n, WE\_n och data\_bus\_in, som är klocka, reset, chip select, write enable och en 16-bitars data-port in LED. Figur 11 ger en schematisk bild av komponentens in och utgångar. Tabell 7 beskriver komponentens in och utgångar typer. Figur 12 visar RTL implementationen av VHDL-koden som listas i avsnitt 4.3.4.



Figur 11 OUT\_LED

## 4.3.2 In/utgångar

In och utsignaler till LED\_OUT enligt Tabell 8

Tabell 8 In och utsignaler OUT\_LED

| Signal             | Namn        | Riktning | Тур                           |
|--------------------|-------------|----------|-------------------------------|
| Klocksignal 50 MHz | clk_50      | in       | std_logic                     |
| Reset              | reset n     | in       | std logic                     |
| Chip select        | Cs_n        | in       | std logic                     |
| Data in            | data bas in | in       | std logic vector(15 downto 0) |
| LED-signaler       | LEDG        | ut       | std logic vector(3 downto 0)  |

## 4.3.3 RTL-nivå



Figur 12 RTL-nivån för OUT\_LED

## 4.3.4 VHDL-kod

```
library ieee;
use ieee.std_logic_1164.all;
entity OUT_LED is -- out to leds
       port
       (
       Clk_50, reset_n
                            : in std_logic;
       Cs_n, WE n
                             : in std logic;
       data bus in
                             : in std logic vector(15 downto 0);
                             : out std_logic_vector(3 downto 0));
End entity;
architecture rtl of OUT LED is
Begin
       process(reset_n, clk_50)
       begin
               if reset_n = '0' then
                      LEDG <= "1111";
                                                    -- LED-signals go high during reset
               elsif(rising_edge(clk_50)) then
                      if CS_n = '0' and WE_n = '0' then --if CS_n and WE_n lowest nibble
                             LEDG <= data_bus_in(3 downto 0);-- at data_bus_in is sent to LEDs</pre>
                      end if;
              end if;
       end process;
end rtl;
```

# 4.4 Adressbussdekoder – komponent

Komponent: ADDR\_BUS\_DECODER

Instansnamn: inst2

## 4.4.1 Funktion och arkitektur

Adressbussdekodern beslutar om ROM ska väljas eller I/O. Denna har insignalerna bus\_en\_n samt 8-bitars vektorn Addr\_bus. Dekodern undersöker om adressen är 0-15, i såfall väljer decodern att enabla CS\_ROM\_n, men om adressen är 16, så väljer dekodern att enabla CS\_OUT\_LED\_n. Figur 13 ger en schematisk bild av komponenten. Tabell 9 innehåller in och utgångarnas typer. Figur 14 visar RTL-nivån.



## 4.4.2 In/utgångar

## Tabell 9 In och utsignaler för ADDR\_BUS\_DECODER

| Signal          | Namn         | Riktning | Тур                          |
|-----------------|--------------|----------|------------------------------|
| Buss enable     | bus_en_n     | in       | std_logic                    |
| Adress buss     | Addr bus     | in       | std logic vector(7 downto 0) |
| Chip select ROM | CS_ROM_n     | ut       | std logic                    |
| Chip select LED | CS_OUT_LED_n | ut       | std_logic                    |

## 4.4.3 RTL-nivå



Figur 14 RTL-nivån för ADDR\_BUS\_DECODER

## 4.4.4 VHDL-kod

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity ADDR BUS DECODER is
       port(
                bus_en_n : in std_logic;
Addr_bus : in std_logic_vector(7 downto 0);
CS_ROM_n : out std_logic;
                              : out std_logic
                CS OUT LED n
end entity ADDR_BUS_DECODER;
architecture rtl of {\tt ADDR\_BUS\_DECODER} is
Begin
        process(Addr_bus, bus_en_n)
        begin
                if bus en n = '0' then -- Om buss enable
                        if unsigned(addr bus) >= 0 AND unsigned(addr bus) < 16 then
                                                               -- 0-15; ROM adress
                                CS ROM n <= '0'; -- ROM väljs
                        else
                                CS_ROM_n <= '1'; -- ROM väljs ej
                        end if;
                        - Är adressen 16?
                        if addr bus = "00010000" then -- 16; OUT LED adress
                                CS OUT LED n <= '0'; -- LED väljs
                        else
                                CS OUT LED n <= '1'; -- Led väljs inte
                        end if;
                        -- Om inte bus enable
                else
                        CS_ROM_n \leftarrow '1'; -- välj inte ut någon alls
                        CS_OUT_LED_n <= '1';
                end if;
        end process;
end rtl;
```

# 4.5 Ingångsfilter – komponent

**Komponent:** INPUT\_FILTER

Instansnamn: inst\_INPUT\_FILTER

Generisk parameter: cnt high av typen integer, initierad till 20.

#### 4.5.1 Funktion och arkitektur

Ingångsfiltret används för att generera en klocksignal till CPU. Klocksignalen kan väljas som intern eller manuell klockning med tryckknapp. Om Use\_Manual\_Clock = 0 används kortets klocka annars används tryckknapp KEY0 på kortet. Filtret använder en generic, cnt\_high för att bestämma hur många klockpulser som behövs för att signalen ska anses som stabil. Key0 läses, och sparas under tiden för två stigande klockflanker. Om föregående värde för KEY0 skiljer sig från nu inlästa värde har en förändring skett, så nollställer vi räknaren som räknar upp till 50 000. Om högsta bit i räknaren fortfarande noll så fortsätt att klocka räknaren, men om räknarens högsta bit är 1 så skicka ut det värdet från Key0. Figur 15 ger en schematisk vy över in och ut -portarna. Tabell 10 listar typerna för ingångarna och utgångarna.



Figur 15 INPUT\_FILTER

## 4.5.2 In och utgångar

#### Tabell 10 In och utsignaler INPUT\_FILTER

| Signal            | Namn             | Riktning | Тур       |
|-------------------|------------------|----------|-----------|
| Klocksignal 50MHz | Clk 50 in        | in       | std logic |
| Reset             | reset_n          | in       | std logic |
| KEY0              | IN KEY n         | in       | std logic |
| Klock val         | Use Manual Clock | in       | std logic |
| Utvald klocka     | Clk_out          | ut       | std_logic |

#### 4.5.3 VHDL-koden

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic unsigned.all;
entity INPUT FILTER is
       generic ( cnt high : integer := 20);
       port (
                                    : in std logic; -- 50MHz
               Clk 50 in
                                     : in std logic; -- Reset signal, aktivt låg, SW9 uppåt
               reset n
               IN KEY n
                                     : in std logic; -- Manuella klockan KEYO på DE1-SoC
              Use Manual Clock
                                   : in std logic; -- När denna är '1' så IN KEY n => Clk out
              Clk out
                                     : out std logic -- Utgående klockan
          );
end entity INPUT FILTER;
architecture rtl of INPUT FILTER is
       signal flipflops : std logic vector(1 downto 0); -- Detektera förändring på knappen
       signal btn changed : std logic;
       signal btn counter: std logic vector(cnt high downto 0) := (others => '1');
       signal use Real Clock : boolean := false;
begin
       btn changed <= flipflops(0) xor flipflops(1); -- Har knappen ändrat läge?
       process(Clk 50 in, reset n)
               variable Clk Status : std logic;
       begin
               if (reset n = '0') then
                      btn counter <= (others => '1');
                       use Real Clock <= (Use Manual Clock = '0'); --Vilken ska användas?
               else
                       if rising_edge(Clk_50_in) then
                              if not use Real Clock then
                                      flipflops(1) <= flipflops(0);</pre>
                                      flipflops(0) <= IN KEY n;
                                      if (btn changed = '1') then
                                             btn counter <= (others => '0');
                                      elsif (btn counter(cnt high) = '0') then
                                             btn counter <= btn counter + 1;</pre>
                                             Clk Status := flipflops(1);
                                             Clk out <= flipflops(1);</pre>
                                      end if;
                              end if;
                              use_Real_Clock <= (Use_Manual_Clock = '0');</pre>
                       end if;
                       if use Real Clock then
                              Clk Status := Clk 50 in;
                       end if;
                      Clk out <= Clk Status; -- Lägg ut vår klockstatus på Clk out
               end if;
       end process;
end rtl;
```

# 4.6 Status display – komponent

Komponent: STATUS\_DISPALY\_SYSTEM

Instansnamn: inst DISPLAY SYSTEM

## 4.6.1 Funktion och arkitektur

Status displaysystemet presenterar adressbussen, programräknaren, instruktionsregistret och CPU:ns state på fyra 7-segmentdisplayer. På DE2-115 kortet finns det, om det inte finns på ett kort så går de inte att koppla in. Status display är uppdelad i fyra olika delsystem. CPU state (SJU\_SEG\_DISPLAYER\_CPU) är en del. De övriga tre är instansieringar av en komponent (SJU\_SEG\_DISPLAYER). I Figur 16 och Figur 17 visas in- och ut-signalerna i status display system. Tabell 11, visar datatyperna för in- och ut-signalerna. Tabell 12 visar vilka 7-segments displayer som är drivna av vilka 7-segments-signaler.



Figur 16. Status display symbol



Figur 17. Status display system subsystem (arkitektur)

# 4.6.2 In/utgångar

Tabell 11 In- och utsignalerna i status display system

| Signal                       | Namn            | Riktning | Тур                          |
|------------------------------|-----------------|----------|------------------------------|
| Adressbuss                   | Addr_display_in | in       | std_logic_vector(7 downto 0) |
| Programräknare               | PC_display_in   | in       | std_logic_vector(7 downto 0) |
| Instruktionsregistret        | IR_display_in   | in       | std_logic_vector(7 downto 0) |
| CPU-tillstånd (STATE)        | CPU_state       | in       | std_logic_vector(1 downto 0) |
| Adressbussens värde omtolkat | SEG_adress      | ut       | std_logic_vector(6 downto 0) |
| till 7-segmentinformation    |                 |          |                              |
| Programräknarens värde       | SEG_PC          | ut       | std_logic_vector(6 downto 0) |
| omtolkat                     |                 |          |                              |
| till 7-segmentinformation    |                 |          |                              |
| Instruktionsregistrets värde | SEG_IR          | ut       | std_logic_vector(6 downto 0) |
| omtolkat                     |                 |          |                              |
| till 7-segmentinformation    |                 |          |                              |
| CPU-tillstånd (STATE) värde  | SEG_CPU_STATE   | ut       | std_logic_vector(6 downto 0) |
| omtolkat                     |                 |          |                              |
| till 7-segmentinformation    |                 |          |                              |

Tabell 12 Information på 7-segmentdisplayerna

| Namn                 | Presenterad information | Display på<br>DE1-SoC |
|----------------------|-------------------------|-----------------------|
| SJU_SEG_DISPLAYER _1 | Adressbuss              | HEX 0                 |
| SJU_SEG_DISPLAYER _2 | Programräknare          | HEX 1                 |
| SJU_SEG_DISPLAYER _3 | Instruktionsregistret   | HEX 2                 |
| CPU_STATE            | CPUns tillstånd         | HEX 3                 |

# 4.7 Sju seg displayer – komponent

**Komponent:** SJU\_SEG\_DISPLAYER

Instansnamn: inst\_SJU\_SEG\_DISPLAYER\_1, inst\_SJU\_SEG\_DISPLAYER\_2 och

 $inst\_SJU\_SEG\_DISPLAYER\_3$ 

## 4.7.1 Funktion arkitektur

Komponenten SJU\_SEG\_DISPLAYER\_1 visar adressbussen på 7-segmentdisplayen hex0. Insignalen TAL omtolkas till utsignalen HEX så att 7-segementdisplayen visar TALs värde. Displayen uppdateras då TAL ändrar tillstånd. In- och utsignalerna i sjusegment display 1 visas i Figur 18 och Tabell 13. RTL-nivån för sjusegmentdisplayen visas i Figur 19.



Figur 18. Sjusegment display 1

# 4.7.2 In/Utgångar

Tabell 13. Signaler för presentation av adressbussen

| Signal        | Extern namn     | Internt namn | Riktning | Тур                           |
|---------------|-----------------|--------------|----------|-------------------------------|
| Adressbussen  | addr_display_in | TAL          | in       | std_logic_vector(7 downto 0)  |
| Styrdata till | SEG_adr         | HEX          | ut       | out std_logic_vector(6 downto |
| HEX6          |                 |              |          | 0)                            |

## 4.7.3 RTL-nivå



Figur 19. RTL-nivån för sjusegmentdisplay 1

# 4.8 Sju seg displayer CPU STATE

**Komponent:** SJU\_SEG\_DISPLAYER\_CPU\_STATE

Instansnamn: inst\_CPU\_STATE

## 4.8.1 Funktion arkitektur

Enheten CPU\_STATE presenterar datorns tillstånd på 7-segment display HEX3. Displayen uppdateras då STATE ändrar tillstånd. In- och utsignaler för komponenten CPU\_STATE visas i Figur 20 och Tabell 15. Förklaring av text på HEX3 visas i Tabell 14. RTL-nivån på CPU\_STATE visas i Figur 21.



Tabell 14. CPUns tillstånd

| Tillstånd | HE |
|-----------|----|
|           | Х3 |
| FETCH     | F  |
| DECODE    | D  |
| EXECUTE   | Ε  |
| STORE     | S  |
| ERROR     | 8  |

## 4.8.2 In/Utgångar

STATE:in std\_logic\_vector(1 downto 0);-- Tryckknappar

HEX:out std\_logic\_vector(6 downto 0)

Tabell 15. In och utgångar för SJU\_SEG\_DISPLAYER\_CPU\_STATE

| Signal                | Extern namn       | Internt namn | Riktning | Тур                              |
|-----------------------|-------------------|--------------|----------|----------------------------------|
| CPU tillstånd         | CPU_STATE[10      | STATE[10]    | in       | std_logic_vector(1 downto 0)     |
| Styrdata till<br>HEX3 | SEG_CPU_STAT<br>E | HEX[60]      | ut       | out std_logic_vector(6 downto 0) |

## 4.8.3 RTL-nivå



Figur 21. RTL-nivån för CPU state

## 4.8.4 VHDL-kod

```
Library IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
entity SJU_SEG_DISPLAYER_CPU_STATE is

port( STATE: in std_logic_vector(1 downto 0); -- Tryckknappar HEX: out std_logic_vector(6 downto 0) -- 7-segment display

);
end SJU_SEG_DISPLAYER_CPU_STATE;
```

```
architecture rtl of {\tt SJU\_SEG\_DISPLAYER\_CPU\_STATE} is
```

end rtl;

# **5 VERIFIERING**

Verifiering med Modelsim har gjorts av enkel CPU. 50 instruktionscykel har stegats igenom, och värdet i CPU:ns register, adress och data bussar, samt lysdioderna status har analyserats.

Registervärden och signalvärden på bussar har jämförts med den givna VHDL-koden. Tabell 16 avsnitt 5.1 visar ett antal testfall som undersökts.

# 5.1 Tabell med testfall

Tabell 16. Tabell med testfall

| Testfall                                                                             | Insignal       | Utsignal                                                                                                                  | OK/Fel                          |
|--------------------------------------------------------------------------------------|----------------|---------------------------------------------------------------------------------------------------------------------------|---------------------------------|
| Resetsignal som<br>återställer konstruktionen<br>till utgångsläget Reset_n<br><= '0' | reset_n <= '0' | Nollställs PC, IR, R0, adressbuss och datautgång. Kontrollsignalerna sätts i inaktivt läge och tillstånd till Fetch_state | ОК                              |
| NOP-instruktion                                                                      | IR<=X"0000"    | next_state = Execute_NOP_state                                                                                            | OK                              |
| LOAD-instruktion<br>LOAD_R0 #A                                                       | IR<=X"100A"    | CPU_REG_0 = "0xA" under Execute_Load- state                                                                               | OK                              |
| STORE-instruktion<br>STORE_R0 #10                                                    | IR <= X"2010"  | Addr_bus = 0b00010000 WE_n = '0' data_bus_out = REG_0 då next_state = STORE_2                                             | OK                              |
| JMP-instruktion<br>JMP #1                                                            | IR <= X"3001"  | PC_reg <= IR[7:0]  next_state <= Fetch_1_state;                                                                           | OK, då next_state = EXECUTE_JMP |

# 5.2 Beskrivning av testbänken

Testbänken innehåller ingenting annat än en uppdatering av klocksignalen, en reset-nivåändring från låg till hög. Då reset\_n går hög kommer processorns state-machine att börja hämta instruktioner från minnet.

```
clock: PROCESS
-- variable declarations

BEGIN

CLOCK_50 <= '0';

wait for sys_clk_period/2;

CLOCK_50 <= '1';

wait for sys_clk_period/2;

END PROCESS clock;

SW(9) <= '0', '1' after 10*sys_clk_period;
```

## 5.3 Do-filens beskrivining

Do-filen återfinns under mappen simulation, och skapas då testbänken genereras av verktyget. Intresanta signaler läggs till förevisningsfönstret genom att klicka på projektstrukturen (fönster med vit bakgrund) och expandera en trädstrukturen för en akteull subkomponent . Då komponenter i hierarkin markeras så presenteras tillgängliga signaler i fönstret med blå bakgrund. Höger-klick på dessa och val av "Add Wave", resulterar I att signalen läggs till i simuleringsfönstret, genom att en kodsnutt körs i terminalen.

För att de manuellt tillagda signalerna, tillsammans med de automatiskt valda signalerna, skall presenteras, så måste do-filen uppdateras med de kod-snuttar som verktyget genererat.

```
add wave -position insertpoint \
sim:/cpu_vhdl_projekt_vhd_tst/i1/b2v_instansiate_VHDL_CPU/reset_n
add wave -position insertpoint \
sim:/cpu_vhdl_projekt_vhd_tst/i1/b2v_instansiate_VHDL_CPU/PC_reg
add wave -position insertpoint \
```

```
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/Addr bus
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/bus en n
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/RD n
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/data bus in
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/IR
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/CPU REG 0
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/next state
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/WE n
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v instansiate VHDL CPU/data bus out
add wave -position insertpoint \
sim:/cpu vhdl projekt vhd tst/i1/b2v inst OUT LED/LEDG
```

Dessa rader läggs till efter raden med instruktionen add wave \*.

För att få ett kortare signalnamn så högerklickas signalen i fönstret för simuleringen med val av "Properties". Där skrivs ett alternativt kortare namn som omedelbart visas i simuleringsfönstret.

#### 5.4 Resultatet från test

Resultatet från testerna visas i kapitel 5.5 Tidsanalys nedan

# 5.5 Tidsanalys

### 5.5.1 Cykler 1-14



Figur 22 Cykler 1-14, simulering Modelsim

Tabell 17. Signaler och registervärden cykler 1-14

| CLK_PERIOD   | 1 to 10       | 11            | 12            | 13         | 14          |
|--------------|---------------|---------------|---------------|------------|-------------|
| SW           | 0             | 1             | 1             | 1          | 1           |
| reset_n      | 0             | 1             | 1             | 1          | 1           |
| PC           | 0b0000000     | 0b00000000    | 0b0000000     | 0b00000000 | 0b00000001  |
| Addr_bus     | 0b0000000     | 0b00000000    | 0b00000000    | 0b00000000 | 0b00000000  |
| bus_en_n     | 1             | 0             | 0             | 1          | 1           |
| RD_n         | 1             | 0             | 0             | 1          | 1           |
| data_bus_in  | 0xUUUU        | 0x0000        | 0x0000        | 0x0000     | 0x0000      |
| IR           | 0x0000        | 0x0000        | 0x0000        | 0x0000     | 0x0000      |
| REG_0        | 0x0000        | 0x0000        | 0x0000        | 0x0000     | 0x0000      |
| next_state   | Fetch_1_state | Fetch_2_state | Fetch_3_state | Decode     | Execute_NOP |
| WE_n         | 1             | 1             | 1             | 1          | 1           |
| data_bus_out | 0x0000        | 0x0000        | 0x0000        | 0x0000     | 0x0000      |
| LEDR         | 0b1111        | 0b01111       | 0b1111        | 0b1111     | 0b1111      |

Fetch\_1\_state ligger som next\_state fram till att reset\_n går går hög, samtliga register är nollställda under reset-fasen. Kod (klistrar in en del av den) som åstadkomer detta ser ut på följande vis:

```
process(reset_n, clk_50)
begin
if reset n = 0 then
       PC reg <= X"00"; -- after reset, PC is zero (i.e address 0)
       IR \le X"0000"; -- NOP, no operation
       Addr bus <= X"00"; -- initialize registers
       CPU REG 0 \le \text{(others => '0')}; -- initialize registers
       next state <= Fetch 1 state;</pre>
       bus en n \le 1';
       data bus out <= "000000000000000"; -- initialize registers
       WE n \le '1';
       RD n \le '1';
       CPU state <= "00";
elsif(.....
Lysdioderna lyser p.g.a. koden i OUT LED
process(reset n, clk 50)
begin
       if reset n = '0' then
               LEDG <= "1111"; -- LED-signals go high during reset
       elsif(....
```

Instruktionsläsningen kräver 2 cykler, där IR har laddats med instruktionskoden för NOP 0x0000 och är giltlig under cykel 14.

#### 5.5. 2 Cykler 15-19



Figur 23 Cykler 15-19 simulering Modelsim

Tabell 18. Signaler och registervärden cykler 15-19

| CLK_PERIOD   | 15         | 16         | 17         | 18         | 19           |
|--------------|------------|------------|------------|------------|--------------|
| SW           | 1          | 1          | 1          | 1          | 1            |
| reset_n      | 1          | 1          | 1          | 1          | 1            |
| PC           | 0b00000001 | 0b00000001 | 0b00000001 | 0b00000001 | 0b00000010   |
| Addr_bus     | 0b00000000 | 0b00000001 | 0b00000001 | 0b00000001 | 0b00000001   |
| bus_en_n     | 1          | 0          | 0          | 1          | 1            |
| RD_n         | 1          | 0          | 0          | 1          | 1            |
| data_bus_in  | 0x0000     | 0x0000     | 0x100A     | 0x100A     | 0x100A       |
| IR           | 0x0000     | 0x0000     | 0x0000     | 0x100A     | 0x100A       |
| REG_0        | 0x0000     | 0x0000     | 0x0000     | 0x0000     | 0x0000       |
| next_state   | Fetch_1    | Fetch_2    | Fetch_3    | Decode E   | Execute_LOAD |
| WE_n         | 1          | 1          | 1          | 1          | 1            |
| data_bus_out | 0x0000     | 0x0000     | 0x0000     | 0x0000     | 0x0000       |
| LEDR         | 0b1111     | 0b1111     | 0b1111     | 0b1111     | 0b1111       |

Här hämtas och exekveras intruktionen LOAD\_R0 #A med op-kod 0x100A på adressposition 1 i kodminnet. PC inkrementerades redan under exekveringsfasen av NOP, under cykel 14. Addr\_bus kan inte adressera kod-minnet under decode-fasen av NOP, eftersom samma adressbuss används för både kod och data.

En hel cykel används (16) till att låta RD\_n och bus\_en\_n bli stabil, och koppla PC till adressbussen. Nästa cykel (17) liger kod-data på kod-bussen, för att läsas in till IR cykeln därpå.

#### 5.5.3 Cykler 20 – 24

| ◆ CLK              | 1    |       |      |         |       |         |       |        |       |         |     |
|--------------------|------|-------|------|---------|-------|---------|-------|--------|-------|---------|-----|
| ⊢ <b>♦</b> SW      | 1    | 1     |      |         |       |         |       |        |       |         |     |
| <pre>reset_n</pre> | 1    |       |      |         |       |         |       |        |       |         |     |
| ⊢ <b>⇔</b> PC      | 0000 | 00000 | 0010 |         |       |         |       |        |       | 0000001 | .1  |
| ⊢Addr_bus          | 0000 | 00000 | 0001 | 000000  | 10    |         |       |        |       |         |     |
| 💠 bus_en_n         | 1    |       |      |         |       |         |       |        |       |         |     |
| ♣ RD_n             | 1    |       |      |         |       |         |       |        |       |         |     |
| 🛶 data_bus_in      | 0000 | 100A  |      |         |       | 2010    |       |        |       |         |     |
| ⊢ <b>⇔</b> IR      | 0000 | 100A  |      |         |       |         |       | 2010   |       |         |     |
| ⊢REG_0             | 0000 | 000A  |      |         |       |         |       |        |       |         |     |
| next_state         | Fetc | Fetch | 1 s  | Fetch 2 | state | Fetch 3 | state | Decode | state | Execute | STO |
| ♦ WE_n             | 1    |       |      |         |       |         |       |        |       |         |     |
| –💠 data_bus_out    | 0000 | 0000  |      |         |       |         |       |        |       |         |     |
| ⊢ <b>♦</b> LEDR    | 1111 | 1111  |      |         |       |         |       |        |       |         |     |

Figur 24 Cykler 20-24 simulering Modelsim

Tabell 19. Signaler och registervärden cykler 20-24

| CLK_PERIOD   | 20         | 21         | 22         | 23         | 24          |
|--------------|------------|------------|------------|------------|-------------|
| SW           | 1          | 1          | 1          | 1          | 1           |
| reset_n      | 1          | 1          | 1          | 1          | 1           |
| PC           | 0b00000010 | 0b00000010 | 0b00000010 | 0b00000010 | 0b00000011  |
| Addr_bus     | 0b00000001 | 0b00000010 | 0b00000010 | 0b00000010 | 0b00000010  |
| bus_en_n     | 1          | 0          | 0          | 1          | 1           |
| RD_n         | 1          | 0          | 0          | 1          | 1           |
| data_bus_in  | 0x100A     | 0x100A     | 0x2010     | 0x2010     | 0x2010      |
| IR           | 0x100A     | 0x100A     | 0x100A     | 0x2010     | 0x2010      |
| REG_0        | 0x000A     | 0x000A     | 0x000A     | 0x000A     | 0x000A      |
| next_state   | Fetch_1    | Fetch_2    | Fetch_3    | Decode:x   | ecute_STORE |
| WE_n         | _1         | _1         | _1         | 1          | 1           |
| data_bus_out | 0x0000     | 0x0000     | 0x0000     | 0x0000     | 0x0000      |
| LEDR         | 0b1111     | 0b1111     | 0b1111     | 0b1111     | 0b1111      |

Under cykel 20 sker exekvering av LOAD instruktionen där R0 laddas med argumentet 0xA. PC inkrementerades under decode-fasen av LOAD\_R0 #A. Nästa cykel (21) är Fetch\_1, och då är PC kopplad till adressbusesen, och då bus\_en\_n och RD\_n går från låg till hög laddas IR med op-koden

0x2010, vars mnemonic är STORE R0 #10. Under decode (cykel 24) inkrementeras PC återigen.

#### 5.5.4 Cykler 25-29



Figur 25 Cykler 25-29 simulering Modelsim

Tabell 20. Signaler och registervärden cykler 25-29

| CLK_PERIOD   | 25         | 26         | 27         | 28         | 29         |
|--------------|------------|------------|------------|------------|------------|
| SW           | 1          | 1          | 1          | 1          | 1          |
| reset_n      | 1          | 1          | 1          | 1          | 1          |
| PC           | 0b00000011 | 0b00000011 | 0b00000011 | 0b00000011 | 0b00000011 |
| Addr_bus     | 0b00010000 | 0b00010000 | 0b00010000 | 0b00000011 | 0b00000011 |
| bus_en_n     | 1          | 0          | 1          | 0          | 0          |
| RD_n         | 1          | 1          | 1          | 0          | 0          |
| data_bus_in  | 0x2010     | 0x0000     | 0x0000     | 0x0000     | 0x1001     |
| IR           | 0x2010     | 0x2010     | 0x2010     | 0x2010     | 0x2010     |
| REG_0        | 0x000A     | 0x000A     | 0x000A     | 0x000A     | 0x000A     |
| next_state   | STORE_1    | STORE_2    | Fetch_1    | Fetch_2    | Fetch_3    |
| WE_n         | 1          | 0          | 1          | 1          | 1          |
| data_bus_out | 0x000A     | 0x000A     | 0x000A     | 0x000A     | 0x000A     |
| LEDR         | 0b1111     | 0b1111     | 0b1010     | 0b1010     | 0b1010     |

Under Execute\_STORE (cykel 25) kopplas IR:s argument 0x10 till Adressbussen och Reg\_0 läggs ut på data\_bussen. Under cykel 26 görs data giltlig genom att WE\_n går låg. Senast cykel 27 lyser dioderna enligt bitmönstret 0b1010 (0xA).

PC har varit inkrementerad sedan flera klockcykler tidigare. Under Fetch\_1 (cykel 28) koppas PC ut till Adressbssen och bus\_en\_n och RD\_n går då återigen samtidigt låga. IR kommer laddas under Fetch\_3 (cykel 30, se nästa avsnitt).

#### 5.5.5 Cykler 30 – 34



Figur 26 Cykler 30-34 simulering Modelsim

Tabell 21. Signaler och registervärden cykler 30-34

| CLK_PERIOD   | 30         | 31           | 32         | 33         | 34          |
|--------------|------------|--------------|------------|------------|-------------|
| SW           | 1          | 1            | 1          | 1          | 1           |
| reset_n      | 1          | 1            | 1          | 1          | 1           |
| PC           | 0b00000011 | 0b0000100    | 0b00000100 | 0b00000100 | 0b000001000 |
| Addr_bus     | 0b00000011 | 0b0000011    | 0b00000011 | 0b00000100 | 0b000001000 |
| bus_en_n     | 1          | 1            | 1          | 0          | 0           |
| RD_n         | 1          | 1            | 1          | 0          | 0           |
| data_bus_in  | 0x1001     | 0x1001       | 0x1001     | 0x1001     | 0x2010      |
| IR           | 0x1001     | 0x1001       | 0x1001     | 0x1001     | 0x1001      |
| REG_0        | 0x000A     | 0x000A       | 0x0001     | 0x0001     | 0x0001      |
| next_state   | Decode     | Execute_LOAD | Fetch_1    | Fetch_2    | Fetch_3     |
| WE_n         | 1          | 1            | 1          | 1          | 1           |
| data_bus_out | 0x000A     | 0x000A       | 0x000A     | 0x000A     | 0x000A      |
| LEDR         | 0b1010     | 0b1010       | 0b1010     | 0b1010     | 0b1010      |

Op-koden som IR håller är 0x1001 vars mnemonic är LOAD\_R0 #1. Under decode (cykel 31) inkrementeras PC. Under Execute\_LOAD (cykel 32) laddas Reg\_0 med OP-kodens argument. Under Fetch\_1 (cykel 33) kopplas PC till adressbussen bus\_en\_n och RD\_n går då låga. Nästa instruktion som är resultatet av adresseringen av kod-minnet läggs ut på kod-bussen under cykel 34, och läses in till IR under cykel 36.

#### 5.5.6 Cykler 35-39



Figur 25 Cykler 30-34 simulering Modelsim

Tabell 22. Signaler och registervärden cykler 35-39

| CLK_PERIOD   | 35         | 36            | 37         | 38         | 39         |
|--------------|------------|---------------|------------|------------|------------|
| SW           | 1          | 1             | 1          | 1          | 1          |
| reset_n      | 1          | 1             | 1          | 1          | 1          |
| PC           | 0b00000100 | 0b00000101    | 0b00000101 | 0b00000101 | 0b00000101 |
| Addr_bus     | 0b00000100 | 0b00000100    | 0b00010000 | 0b00010000 | 0b00010000 |
| bus_en_n     | 1          | 1             | 1          | 0          | 1          |
| RD_n         | 1          | 1             | 1          | 1          | 1          |
| data_bus_in  | 0x2010     | 0x2010        | 0x2010     | 0x0000     | 0x0000     |
| IR           | 0x2010     | 0x2010        | 0x2010     | 0x2010     | 0x2010     |
| REG_0        | 0x0001     | 0x0001        | 0x0001     | 0x0001     | 0x0001     |
| next_state   | Decode     | Execute_STORE | STORE_1    | STORE_2    | Fetch_1    |
| WE_n         | 1          | 1             | 1          | 0          | 1          |
| data_bus_out | 0x000A     | 0x000A        | 0x0001     | 0x0001     | 0x0001     |
| LEDR         | 0b1010     | 0b1010        | 0b1010     | 0b1010     | 0b0001     |

Inläsningen till IR innebär att op-koden 0x2010, vilket är menomic för STORE\_R0 #10. Under deode inkrementeras PC (cykel 36), och Execute\_STORE görs under cykel 37. Då kopplas IR:s argument till adressbussen och REG\_0 läggs ut på databussen. WE\_n går låg under följande cykel (38) och senast cykel 39 lyser lysdioderna i enlighet med vad som lades ut på databussen dvs. 0b0001.

#### 5.5.7 Cykler 40 – 44



Figur 26 Cykler 40-44 simulering Modelsim

Tabell 23. Signaler och registervärden cykler 40-44

| CLK_PERIOD   | 40         | 41         | 42         | 43          | 44         |
|--------------|------------|------------|------------|-------------|------------|
| SW           | 1          | 1          | 1          | 1           | 1          |
| reset_n      | 1          | 1          | 1          | 1           | 1          |
| PC           | 0b00000101 | 0b00000101 | 0b00000101 | 0b00000110  | 0b00000001 |
| Addr_bus     | 0b00000101 | 0b00000101 | 0b00000101 | 0b00000101  | 0b00000101 |
| bus_en_n     | 0          | 0          | 1          | 1           | 1          |
| RD_n         | 0          | 0          | 1          | 1           | 1          |
| data_bus_in  | 0x0000     | 0x3001     | 0x3001     | 0x3001      | 0x3001     |
| IR           | 0x2010     | 0x2010     | 0x3001     | 0x3001      | 0x3001     |
| REG_0        | 0x0001     | 0x0001     | 0x0001     | 0x0001      | 0x0001     |
| next_state   | Fetch_2    | Fetch_3    | Decode     | Execute_JMP | Fetch_1    |
| WE_n         | 1          | 1          | 1          | 1           | 1          |
| data_bus_out | 0x0001     | 0x0001     | 0x0001     | 0x0001      | 0x0001     |
| LEDR         | 0b0001     | 0b0001     | 0b0001 (   | 0b0001      | 0b0001     |

Under Fetch\_1 (cykel 40) kopplas PC till adressbussen och bus\_en\_n och RD\_n går båda låga. Nästa instruktion, dvs. den på adress adresserad av PC finns på kodbussen under cykel 41, och inläsning till IR sker under nästa cykel (42). Op koden är 0x3001 vars mnemonic är JMP #1. Under decode inkrementeras PC (cykel 43), men under Execute\_JMP (cykel 44) laddas PC med instruktionens argument dvs. IR:s argument-del kopplas till PC.

#### 5.5.8 Cykler 45-49



Figur 27 Cykler 45-49 simulering Modelsim

Tabell 24. Signaler och registervärden cykler 45-49

| CLK_PERIOD   | 45         | 46         | 47         | 48           | 49         |
|--------------|------------|------------|------------|--------------|------------|
| SW           | 1          | 1          | 1          | 1            | 1          |
| reset_n      | 1          | 1          | 1          | 1            | 1          |
| PC           | 0b00000001 | 0b00000001 | 0b00000001 | 0b00000010   | 0b00000010 |
| Addr_bus     | 0b00000001 | 0b00000001 | 0b00000001 | 0b00000001   | 0b0000001  |
| bus_en_n     | 0          | 0          | 1          | 1            | 1          |
| RD_n         | 0          | 0          | 1          | 1            | 1          |
| data_bus_in  | 0x3001     | 0x100A     | 0x100A     | 0x100A       | 0x100A     |
| IR           | 0x3001     | 0x3001     | 0x100A     | 0x100A       | 0x0000     |
| REG_0        | 0x0001     | 0x0001     | 0x0001     | 0x0001       | 0x000A     |
| next_state   | Fetch_2    | Fetch_3    | Decode E   | Execute_LOAD | Fetch_1    |
| WE_n         | 1          | 1          | 1          | 1            | 1          |
| data_bus_out | 0x0001     | 0x0001     | 0x0001     | 0x0001       | 0x0001     |
| LEDR         | 0b0001     | 0b0001     | 0b0001     | 0b0001       | 0b0001     |

Under Fetch\_1 (cykel 45) kopplas PC till Adressbussen och bus\_en\_n och RD\_n går båda låga samtidigt. Instrutkionen som läses in till IR (cykel 47) är från adress 1 i kodminnet LOAD\_R0 #A med OP-kod 0x100A, som exekverats förut.

Under decode (cykel 48) inkrementeras PC, och under Execute\_LOAD (cykel 49) har Reg\_0 laddats med argument delen av IR.

#### **6 VALIDERING**

Validering har gjorts i två delar såsom kravspecifikationen föreskrivit. Enligt kravspecifikationen skall man

"Verifiera konstruktionen med out LED och ett varv i programmet. Endast ett testfall och det visar antal klocktryckningar och out led. Detta är kundens acceptans på att konstruktionen fungerar."

Denna första del utökades med att anteckna sjusegmentsdisplayernas värden, som fördes upp i en tabell tillsammans med ledsignalernas värden, som funktion av tangenttryckningar för att åstadkomma manuell klockning av CPU:n.

# 6.1 Test Cases Tabellen test cases med loggade data

I Tabell 25 nedan finns kortets förevisade värden avseende de fyra sjusegmentsdisplayerna samt de 4 röda lysdioderna rad för rad såsom för respektive tangentnedtryckning, där totalt 38 tangentnedtryckningar görs. I tabellen finns också uppfört JTAG-modulens förevisade värde.

Tabell 25. Verifieringsutfall som funktion av antalet tangentnedtryckningar

| Knapptryc<br>kning,<br>efter reset | 7-segment<br>CPU_STA<br>TE,IR,PC,<br>Addr | LED  | JTAG<br>CPU_state | JTAG IR | JTAG PC | JTAG Addr_bus | JTAG<br>LED |
|------------------------------------|-------------------------------------------|------|-------------------|---------|---------|---------------|-------------|
| Ingen<br>tryckning                 | F000                                      | 1111 | 00b               | 0       | 0       | 0             | 15          |
| 1,2,3,4                            | F000                                      | 1111 | 00b               | 0       | 0       | 0             | 15          |
| 5                                  | D010                                      | 1111 | 01b               | 0       | 1       | 0             | 15          |
| 6                                  | E010                                      | 1111 | 10b               | 0       | 1       | 0             | 15          |
| 7,8                                | F011                                      | 1111 | 00b               | 0       | 1       | 1             | 15          |
| 9                                  | F111                                      | 1111 | 00b               | 1       | 1       | 1             | 15          |
| 10                                 | D121                                      | 1111 | 01b               | 1       | 2       | 1             | 15          |
| 11                                 | E121                                      | 1111 | 10b               | 1       | 2       | 1             | 15          |
| 12,13                              | F122                                      | 1111 | 00b               | 1       | 2       | 2             | 15          |
| 14                                 | F222                                      | 1111 | 00b               | 2       | 2       | 2             | 15          |
| 15                                 | D232                                      | 1111 | 01b               | 2       | 3       | 2             | 15          |
| 16                                 | E230                                      | 1111 | 10b               | 2       | 3       | 16            | 15          |
| 17                                 | S230                                      | 1111 | 11b               | 2       | 3       | 16*           | 15          |
| 18                                 | S230                                      | 1010 | 11b               | 2       | 3       | 16*           | 10          |

| 19,20 | F233 | 1010 | 00b | 2 | 3 | 3   | 10 |
|-------|------|------|-----|---|---|-----|----|
| 21    | F133 | 1010 | 00b | 1 | 3 | 3   | 10 |
| 22    | D143 | 1010 | 01b | 1 | 4 | 3   | 10 |
| 23    | E143 | 1010 | 10b | 1 | 4 | 3   | 10 |
| 24,25 | F144 | 1010 | 00b | 1 | 4 | 4   | 10 |
| 26    | F244 | 1010 | 00b | 2 | 4 | 4   | 10 |
| 27    | D254 | 1010 | 01b | 2 | 5 | 4   | 10 |
| 28    | E250 | 1010 | 10b | 2 | 5 | 16* | 10 |
| 29    | S250 | 1010 | 11b | 2 | 5 | 16* | 10 |
| 30    | S250 | 0001 | 11b | 2 | 5 | 16* | 1  |
| 31,32 | F255 | 0001 | 00b | 2 | 5 | 5   | 1  |
| 33    | F355 | 0001 | 00b | 3 | 5 | 5   | 1  |
| 34    | D365 | 0001 | 01b | 3 | 6 | 5   | 1  |
| 35    | E315 | 0001 | 10b | 3 | 1 | 5   | 1  |
| 36,37 | F311 | 0001 | 00b | 3 | 1 | 1   | 1  |
| 38    | F111 | 0001 | 00b | 1 | 1 | 1   | 1  |

#### 6.2 Konfigurering av ISSPE

Efter lysdiodsvalideringen skapades ett testprojekt där komponenten CPU\_VHDL\_project, samt en IP-komponent av

typen "In Systems Sources and Probe". Referarar till denna senare komponent såsom JTAG-komponeneten.

JTAG-komponenten source-utgång är reset\_n-signalen och dess probe-ingångar är 31 bitar som är fördelade på signalerna key, CPU state, IR, PC, Adress-buss och Ledr, enligt följande:

```
probe_signal(30 downto 30) <= manual_clock_signal;
probe_signal(29 downto 28) <= CPU_STATE_signal;
probe_signal(27 downto 20) <= Addr_bus_signal;
probe_signal(19 downto 12) <= PC_signal;
probe_signal(11 downto 4) <= IR_signal;
probe_signal(3 downto 0) <= LEDR_signal;</pre>
```

Testprojektets entitet tar som insignal den manuella klockan som transmitterades vidare till CPU VHDL project samt JTAG-komponeneten.

Utsignaler från testprojektets entitet är de 4 sjusegmentssignalerns som går till sjusegmenten HEX3 till HEX0 på kortet, samt ledsignalerna som går till Ledr3 till Ledr0 på kortet.

För att komma åt CPU:ns interna signaler i binär form och inte kodade med 7-segmentkodning, lades

### följande extra utsignaler till port-beskriviningen av CPU\_VHDL\_project

```
cpu_state_2_JTAG : OUT STD_LOGIC_VECTOR(1 DOWNTO 0);
IR_reg_2_JTAG : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
PC_reg_2_JTAG : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
Addr_bus_2_JTAG : OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
```

#### 6.3 Kommentar kring resultatet från JTAG skanningen

Vi kan se en överenstämmelse mellan kortets resultat och den intern JTAG-probningen. Enda skillanden är under cpu-tillståndet STORE, då CPU:n skriver tilll adress 16. Eftersom endast de fyra minst signifikanta bitarna är avkodade som sju-segment visar sjusegmentet för adress-avkodningen värdet noll, då det egentligen är värdet 16, dvs, hexadecimalt 0x10 som ligger på adressbussen.

## 7 GRANSKNING OCH FÖRSLAG PÅ FÖRBÄTTRINGAR

Följande förslag på förbättringar eller övervägande till förbättringar av VHDL koden.

#### Komponent:

Simple VHDL CPU

- 1. Slå ihop Execute Fetch state, Fetch1, Fetch2, Fetch3 till ett tillstånd
- 2. Slå ihop Execute\_Store\_State, Store1\_State, Store2\_State till ett enda tillstånd

#### **8 FOOT PRINT**

Följande meddelar Quartus under "Fitter Summary"

Family Cyclone V

Device 5CSEMA5F31C6

Timing Models Final

Logic utilization (in ALMs) 55/32,070 ( < 1%)

Total registers 83

Total pins 35 / 457 (8%)

Total virtual pins 0

Total block memory bits 0/4,065,280 (0%)

Total RAM Blocks 0 / 397 (0 %)

Total DSP Blocks 0/87 (0%)

Total HSSI RX PCSs 0

Total HSSI PMA RX Deserializers 0

Total HSSI TX PCSs 0

Total HSSI PMA TX Serializers 0

Total PLLs 0 / 6 (0 %)

Total DLLs 0 / 4 (0 %)

# 9 KOSTNAD FÖR PROJEKTET

40 timmar à 350 kr blir 14000kr, moms på 25% tilkommer.