# 方式設計仕様書(Group18)

1029-28-9483 勝田 峻太朗 1029-28-1547 住江 祐哉

2018年5月10日

# 概要

現状で設計したプロセッサは、5ステージのマルチサイクル方式のハーバード方式のプロセッサである.

# 構成要素

主記憶メモリ 1語 16bit,4096 語のメモリ.

プログラムメモリ 1語 16bit,4096 語のメモリ.

プログラムカウンタ 実行中の命令のアドレスを保持する 16bit レジスタ.

汎用レジスタ 16bit のレジスタを8つ.

条件コードレジスタ 演算命令結果を保持するレジスタ. 条件分岐命令のときに用いる.

## 命令セットアーキテクチャ

SIMPLE アーキテクチャと基本的には同じである.まず、以下のような命令の形式を定める.

#### 形式

#### R 形式

```
#----|----|----#
| op1 | rs | rd | op3 | d |
#15---|13--|10--|7----|3--#
```

#### I形式

## 演算命令と停止・入出力命令

演算命令と停止・入出力命令では,R形式を用い,op1の値は11である.

Table 1: 演算命令のときの各値の対応

| name                | value    |
|---------------------|----------|
| op1                 | 11       |
| rs                  | レジスタ番号1  |
| $\operatorname{rd}$ | レジスタ番号 2 |
| op3                 | 演算コード    |

| name | value         |
|------|---------------|
| d    | シフト演算のときのシフト数 |

ただし, 演算コードは以下のように定める.

Table 2: 演算・停止・入出力コードの対応

| code | 計算                                 |
|------|------------------------------------|
| 0000 | in1 + in2                          |
| 0001 | in1 - in2                          |
| 1000 | <pre>in1 &amp; in2 (bitwise)</pre> |
| 1001 | <pre>in1   in2 (bitwise)</pre>     |
| 1010 | in1 << i2                          |
| 1011 | in1 >> in2                         |
| 1100 | 入力                                 |
| 1101 | 出力                                 |
| 1111 | 停止                                 |

#### 算術演算

算術演算は、演算コードが0で始まる.このときの動作は、

$$r[rd] = op3(r[rd], r[rs])$$

である.

## ビット演算

ビット演算は演算コードが1ではじまる.このときの動作は、

$$r[rd] = op3(r[rs],d)$$

である.

## 停止/入出力命令

停止命令 動作を停止させることができる.

入力命令 ボード上のスイッチを押すことで動作が開始するようにできるようにする.

$$r[rd] = input$$

出力命令 ボード上の 7SEGLED に指定したデータを出力できる.

$$output = r[rs]$$

# ロード,ストア命令

ロード,ストア命令はI形式を用いる.

## ロード命令

ロード命令のとき, op1 = 00 である.

行う動作は,

$$r[ra] = *(r[rb] + signext(d))$$

#### ストア命令

ストア命令のとき, op1 = 01 である.

行う動作は,

$$*(r[rb] + signext(d)) = r[ra]$$

## 即値命令・分岐命令

即値命令、分岐命令では、I 形式を用いる. また、op1 = 10 である.

Table 3: 条件分岐・即値命令

| ニモニック | 説明    | 動作                                            | ra  | rb  |
|-------|-------|-----------------------------------------------|-----|-----|
| LI    | 即値ロード | r[rb] = signext(d)                            | 001 | rb  |
| В     | 無条件分岐 | PC = PC + 1 + signext(d)                      | 100 | dc  |
| BE    | 条件分岐  | if (Z) $PC = PC + 1 + sign ext(d)$            | 111 | 000 |
| BLT   | 条件分岐  | if (S $^{\circ}$ V) PC = PC + 1 + sign ext(d) | 111 | 001 |
| BLE   | 条件分岐  | if (Z    (S ^ V)) PC = PC + 1 + sign ext(d)   | 111 | 010 |
| BNE   | 条件分岐  | if (!Z) PC = PC + 1 + sign ext(d)             | 111 | 011 |

## 制御回路

基盤上のプッシュスイッチをもちいて,以下の操作を可能にする.

#### reset

基盤上のプッシュスイッチを 1 つ割り当て, スイッチが押されると 1, 離されていると 0 となるように設定する. reset が 1 になると, プロセッサは初期化され, PC は 0 に戻る.

#### exec

基盤上のプッシュスイッチを 1 つ割り当て, スイッチが押されると 1, 離されていると 0 となるように設定する.

- プロセッサが停止状態にあるときにスイッチが押されると、プロセッサは動作を再開する.
- プロセッサが動作状態にあるときにスイッチが押されると、プロセッサは実行中の命令を処理したあと、停止する.

# 構造と動作

## フェーズフローチャート

|          | p1                          | p2(IR)                      | р3                          | p4                          | p2(WB)                     |
|----------|-----------------------------|-----------------------------|-----------------------------|-----------------------------|----------------------------|
| ADD/SUB  |                             | r[rs]->alu1                 | op(alu1, alu2)->aluOutput   |                             |                            |
| AND/OB   |                             | r[rd]->alu2                 | ex) alu1+alu2               | aluOutput -> readOutData    |                            |
| AND/OR   | (書き込み readOutData -> r[rd]) | ex) alu1+alu2               |                             | r[writetarget] <- writeval  |                            |
| SLL/SRL  | PC++                        | rd->                        | op3(r[rs], d) -> aluOutput  | aluOutput -> readOutData    | T[Wittetaiget] <- Witteval |
| SEE/SINE | SLL/SRL 命令メモリ               | (書き込み readOutData -> r[rd]) | ops(r[rs] , d) -> aluOutput | aluoutput -> readoutbata    |                            |
| LD       | (PC)->                      | rs->regaddress              | readEnable = 1              | MEM[address] -> readOutData |                            |
| ST       |                             | r[rs]->storedata            | writeEnable = 1             | MEM[address] <- storeData   |                            |
| LI       |                             | r[rs]<-signext(d)           |                             | なし                          |                            |
| В        |                             | isbranch=1                  | pcsrc=1                     | なし                          |                            |
| BREなど    |                             | isbranch->                  | pctarget=PC+signext(d)      |                             |                            |
| OUT      | OUT                         | r[rs]->alu1                 | showonLED(alu1)             | なし                          |                            |
| 001      |                             | (opcode=1101)->             | ShowonLED(alu1)             |                             |                            |
| HLT      |                             |                             | 未実装                         |                             |                            |
| 共通       | 適切なopcode, 制御コードなど設定        | 制御コードの受け渡し                  |                             |                             |                            |
|          | PC->                        |                             |                             |                             |                            |

Figure 1: フェーズフローチャート

フェーズフローチャートを,fig. 1 に示す.

## データフローチャート

データフローチャートは,fig. 2, fig. 3,fig. 4,fig. 5, fig. 6 に示される通りである.

また,図中の色は,

赤色 ほとんど全ての命令で使われるパス

青色 ストア命令で使われるパス

緑色 演算命令などで使われるパス

黄色 演算命令、ロード命令などで使われるパス

の対応をしている.



Figure 2: フェーズ 1



Figure 3:  $7x - \vec{x} \ 2$ 



Figure 4: フェーズ 3



Figure 5: フェーズ 4



Figure 6:  $7x - \overline{x}5$