#### Quartus 6

Καραγιαννίδης Χρήστος 4375 Κουφόπουλος Μύρωνας 4398



### Χρησιμοποιώντας την Μνήμη



| ₽ FF | 1177 | 7.mif |    |    |    |    |    |    |
|------|------|-------|----|----|----|----|----|----|
| Addr | +0   | +1    | +2 | +3 | +4 | +5 | +6 | +7 |
| 0    | FF   | 11    | 77 | 77 | 77 | 77 | 77 | 77 |
| 8    | 77   | 77    | 77 | 77 | 77 | 77 | 77 | 77 |
| 16   | 77   | 77    | 77 | 77 | 77 | 77 | 77 | 77 |
| 24   | 77   | 77    | 77 | 77 | 77 | 77 | 77 | 77 |



Η έξοδος q της μνήμης μέχρι τον πρώτο θετικό χτύπο του ρολογιού έχει τιμή 00000000 γιατι ακόμα δεν της έχει υποδειχθεί κάποιο address. Στον πρώτο θετικό χτύπο φορτώνει τα δεδομένα που βρίσκονται στην address 00000 δηλαδή τον δεκαεξαδικό αριθμό FF (που είναι ίσο με 11111111 σε δυαδικό). Στα 140ns φορτώνει την τιμή του επόμενου address(00001) η οποία είναι  $11_{16} = 00010001_2$ . Έπειτα για οποιαδήποτε άλλη τιμή του address φορτώνει το  $77_{16} = 01110111_2$ . Τα παραπάνω ισχύουν όσο το wren=0.



Όσο το wren=1 φορτώνεται στην εκάστοτε τιμή του address η τιμή που έχει εκείνη τη στιγμή το data.



Αλλάξαμε στη μνήμη το mif αρχείο που είχε και βάλαμε το παραπάνω.



Λειτουργεί αντίστοιχα φορτώνοντας τις τιμές που έχει η κάθε θέση μνήμης και οταν το wren=1 φορτώνει την τιμή του data.



Στο παραπάνω vector waveform παρατηρούμε οτι φορτώνει τις τιμες 44 33 22 11 και μετά έχει συνέχεια το  $00_{16}$  συμφώνα με το καινούριο mif αρχείο.

# Σχεδιαση με VHDL



```
Sort. vhd
             LIBRARY IEEE:
             use IEEE.std logic 1164.all;
44
            use IEEE.std logic unsigned.all;
       5 ENTITY Sort IS
\overrightarrow{\{\}}
       6 =
               PORT (
       7
                     clk, launch, reset : in std logic;
*
       8
                     DataIn : in std logic vector (7 downto 0);
       9
                     Address, DataOut : out std logic vector (7 downto 0);
       10
                     Complete, WR : out std logic);
1
       11
            END Sort;
       12
           MARCHITECTURE RTL OF Sort IS
                     type state type is (Waiting, SendAddrA r, GetA, SendAddrB r, GetB, Compare, SendAddrA w, WriteA, SendAddrB w, WriteB, CheckLoop, CheckFlag);
×
                     SIGNAL state : state type:=Waiting;
      15
      16
                     signal count : std logic vector (7 downto 0);
O
                     signal delay : std logic;
      17
      18
                     signal dataA, dataB: std logic vector(7 downto 0);
      19
                     signal Flag, Swap, CountEnd : std logic;
20 BEGIN
      21 =
                process(clk, reset)
      22
                 begin
      23
                     if (reset ='1') then
ab/
       24
                         state <= Waiting;
       25
           elsif(clk'event and clk='1') then
       26
                        case state is
....
       27
                             when Waiting => if (launch='l') then state <= SendAddrA r; end if;
       28
                            when SendAddrA r => state <=GetA; delay<='0';
      29
                            when GetA => if (delay='1') then state <= SendAddrB r; else delay<='1'; end if;
                             when SendAddrB r => state <=GetB; delay<='0';
                            when GetB => if (delay='1') then state <=Compare; else delay<='1'; end if;
      31
       32
                             when Compare => if Swap='1' then state<=SendAddrB w; else state<=CheckLoop; end if;
       33
                             when SendAddrB w => state <=WriteB;
       34
                             when WriteB=> state <= SendAddrA w;
       35
                             when SendAddrA w => state <= WriteA;
      36
                             when WriteA=> state <= CheckLoop;
      37
                             when CheckLoop => if (CountEnd='1') then state<=CheckFlag; else state <= SendAddrA r; end if;
      38
                             when CheckFlag => if (Flag='0') then state <= Waiting; else state <= SendAddrA r; end if;
      39
                         end case;
       40
                     end if:
       41
                 end process;
       42
       43
                process (clk)
       44
       45
                     if (clk'event and clk='l') then
       46
                        case state is
       47
                             when Waiting => count<="000000000"; Flag<='0';
       48
                             when SendAddrA r => Address <= count;
       49
                             when GetA => if (delay = '1') then dataA<=DataIn; count <=count+1; end if;
       50
                             when SendAddrB r => Address<=count;
       51
                             when GetB => if (delay='1') then dataB<=DataIn; end if;
       52
                             when Compare => if Swap = '1' then count<=count-1; Flag<='1'; end if;
       53
                             when SendAddrB w => Address<=count:DataOut<=dataB;
       54
                             when WriteB => count<= count+1;
       55
                             when SendAddrA w => Address<=count; DataOut<= dataA;
       56
                             when WriteA => null;
       57
                             when CheckLoop => null;
       58
                             when CheckFlag => if (Flag='1') then Flag<='0'; count<="000000000"; end if;
       59
                         end case;
       60
                     end if;
       61
                end process;
       62
       63
                 WR<= '1' when state= WriteB or state=WriteA else '0';
       64
                 Swap<='1' when dataA>dataB else '0';
                 CountEnd<='1' when count="11111111" else '0';
       65
                 Complete<='1' when state=Waiting else '0';
       66
       67
          end RTL;
```

| Ť    |    |    |    |    |    |    |    |    |
|------|----|----|----|----|----|----|----|----|
| Addr | +0 | +1 | +2 | +3 | +4 | +5 | +6 | +7 |
| 0    | FF | FE | FD | FC | FB | FA | F9 | F8 |
| 8    | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 16   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 24   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 32   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 40   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 48   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 56   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 64   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 72   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 80   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 88   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 96   | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 104  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 112  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 120  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 128  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 136  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 144  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 152  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 160  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 168  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 176  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 184  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 192  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 200  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 208  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 216  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 224  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 232  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 240  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| 248  | 00 | 00 | 00 | 00 | 00 | 00 | 00 | 00 |





Όταν διαβάσει όλες τις θέσεις μνήμης τότε το complete γίνεται 1 και το πρόγραμμα παραμένει στο state.waiting μέχρι το επόμενο launch.



Προσπαθήσαμε να κάνουμε το μέρος με το breakpoint αλλά μας έβγαζε αυτο το ερρορ ή crashare το quartus αν πατούσαμε το embedded memory.



# Υλοποίηση Board







| Α | D | D | R | Е | S | S | D | Α | T | A |
|---|---|---|---|---|---|---|---|---|---|---|
| X | X |   |   |   |   |   | Y | Y |   |   |

Το Q6\_ROM φτιάχτηκε για να προβάλλει αυτό που μας ζητείται στην εκφώνηση. Δόθηκαν τα κατάλληλα γράμματα για τις λεξεις ADDRESS, DATA και έμειναν στο 00 οι είσοδοι XX(16,17) και YY(24,25) στα υπόλοιπα δόθηκε η τιμή 20 ("space").

#### Στο εργαστήριο

(δε μπορούσαμε να το υλοποιήσουμε σε vhdl οπότε απλά εξηγούμε την ιδέα μας)

Απαραίτητο για να ξεκινήσει το πρόγραμμα ειναι το state. Waiting και συνεπώς το launch τα οποία έχουν τις ίδιες ιδιότητες όπως και στο πρόγραμμα που μας δόθηκε προηγουμένως αντίστοιχα και για τα delay, CheckLoop, CheckFlag.

- Το πρόγραμμα θέλουμε να διαβάζει δυο τιμές τα A[i],B[i] οπότε χρειαζόμαστε τα state\_type : SendAddrA\_r , GetA, SendAddrB\_r, GetB .
- Θέλουμε να γραφουμε στη θέση 000 αρα χρειαζόμαστε και τα SendAddrA\_w, WriteA τα οποία θα αποθηκεύουν το άθροισμα των αποκομμένων δεκαδικών ψηφίων.Θα χρειαστούμε αντιστοίχως και τα SendAddrC\_w, WriteC για την αποθήκευση του μέσου όρου των A, B στις θέσεις μνήμης 200-2FF.
- Τη πράξη της πρόσθεσης θα την κάνουμε με τον ήδη υπάρχων τελεστή πρόσθεσης (+) και οι αριθμοί θα εχουν προέλθει απο τα getA, getB και θα έχουν αποθηκευτεί στα signals dataA, dataB αντίστοιχα
- Το αποτέλεσμα της πρόσθεσης θα αποθηκευτεί στο signal Sum και εκει θα ελέγχουμε αν το LSB είναι '1'.
- Αν ειναι 1 η τιμή του Signal value θα γινόταν value<= value+1.
- Έπειτα το πρόγραμμα συνεχίζει κάνοντας δεξιά ολίσθηση στη τιμή του Signal Sum. Με αυτόν τον τρόπο διατηρείται το ακέραιο μέρος της διαϊρεσης με το 2[πχ1 1001(9) θα γίνει 0100(4) πχ2 0100(4) θα γίνει 0010(2)]. Οι τιμές αυτές αποθηκεύονται στο Signal Average[7..0].
- Μετα κανουμε την εγγραφή στις θέσεις μνημης 200-2FF(μια θέση μνήμης τη φορά).
- Αφού βγεί ο μέσος όρος ολων των Α,Β και εχει αποθηκευτεί το συνολικο αθροισμα των δεκαδικών ψηφίων που χάθηκαν στο Signal value, μένει μόνο να κανουμε μια δεξια ολίσθηση στο value (γιατι καθε φορα που κάναμε αποκοπή θα έπρεπε να προσθέταμε 0.5 ενω εμείς προσθέταμε 1).
- Τελος κάνουμε εγγραφή στη θέση μνήμης 000 την τιμη του Signal value και τερματίζεται το πρόγραμμα κάνοντας Complete=1.