# 電気電子回路

第6回:電界効果トランジスタ

field effect transistor (FET)

### 今週の目標

- 電界効果トランジスタ(FET)の仕組みと動作原理を 理解する
  - 接合型FET(3端子)とMOS型FET(4端子)
  - nチャネルFETとpチャネルFET
  - 端子名:ゲート、ドレイン、ソース、(基板)
- FETの主要な特性を理解する
  - 遮断領域、線形領域、飽和領域
- MOSFETを用いた基本的な回路の動作を理解する

#### MOSFETは実用的に重要!

- 大規模集積回路(数ミリ角のチップ上に数億個!)
- 高効率な電力制御(電気自動車など)

#### field effect transistor

# 電界効果トランジスタ(FET)の概要

 半導体に電界(electric field)をかけることにより、 キャリア(電子 or 正孔)の通り道(チャネル channel)の大きさを変えて電流を制御する素子

#### 水流に例えると... an analogy to water flow...

- 風船に水圧をかけると、風船が膨らみ、水道管を水が流れにくくなる
- ・「風船の中の水」と 「水道管の中の水」 は混ざり合わない



# 電界効果トランジスタ(FET)の分類

- ・最初に発明されたのは「接合型」
- 「MOS型FET」は現在の集積回路の主流

| 軽く       | 説明      | する |
|----------|---------|----|
| <u> </u> | H/U / . |    |

今日のメイン

| 構造(structure)                    | 閾値電圧(threshold voltage)            | チャネル(channel) |
|----------------------------------|------------------------------------|---------------|
| 接合型FET                           | デプレッション型                           | nチャネル         |
| junction FET (JFET)<br>・ゲートはPN接合 | depletion type<br>• $V_{GS}=0$ で導通 | pチャネル         |
| MOS型FET                          | デプレッション型<br>depletion type         | nチャネル         |
| metal-oxide semiconductor FET    | ・V <sub>GS</sub> = 0 で導通           | pチャネル         |
| (MOSFET)<br>▪ゲートは絶縁さ             | エンハンスメント型<br>enhancement type      | nチャネル         |
| れた電極                             | $\bullet V_{GS} = 0$ では非導通         | pチャネル         |

#### junction FET (JFET) 接合型FET (教科書 図6.3)

• pn接合でゲート電極を付けたFET



nチャネル接合型FETの 構造と回路図記号 pチャネル接合型FETの 構造と回路図記号

# 接合型FETの動作原理(教科書図6.4)

- nチャネルの場合を説明する
- ※接合型FETでゲートーソース間に順方向電圧をかける使い方は禁止
- pチャネルはキャリアが正孔となり、電圧・電流の向きが逆になる

#### ゲートに電圧をかけない時

ドレインーソース間に電圧をかけると、n型半導体内を電子が移動できるため、ドレイン電流 In が流れる



#### ゲートに負の電圧をかけた時

ゲート周囲の電子が電界に反発して空乏層が広がり、電流の通路(チャネル)が狭くなり、I<sub>D</sub>が減少



#### バイポーラトランジスタと接合型FETの違い

#### バイポーラトランジスタ

- ベース電位はエミッタ 電位より高くする(順バ イアス)
- ベースに電流が流れる



#### 接合型FET

- ゲート電位はソース電 位より低くする(逆バイ アス)
- ゲート電流はほぼゼロ



# 〔参考〕接合型FETのバイアス回路

- nチャネル接合型FETはゲート電位をソースよりも低くしなければならない(デプレッション型)
- このため、実用的には例えば下図のようなバイアス回路が使われる



- R<sub>G</sub> はゲートの直流電位を 固定するためのもの
  - 1MΩ程度の高抵抗にする
- R<sub>S</sub> によりソースの直流電位 がゲートより高くなる
  - 例えば  $R_S$ が $1k\Omega$ 、 $I_S$  (=  $I_D$ )が 2mA なら、ソース電位はゲート電位より2V高くなる

#### metal-oxide semiconductor FET (MOSFET)

#### MOS型FET



・半導体基板上に薄い酸化物 絶縁膜を形成し、この膜を 介して電界をかける



金属(Metal) 普通は多結晶シリコン

酸化物(Oxide)

普通は二酸化シリコン

半導体(Semiconductor) 普通は単結晶シリコン

B: base, body, substrate, backgate等 いろいろな呼び方が使われている

#### NMOS & PMOS

nチャネルMOS型FET(NMOS)

- p型 半導体基板上に形成
- ゲートに 正 の電圧をかけると、ソースードレイン間に n型 の領域(チャネル)が 生じ、電子 が移動できる ようになる



pチャネルMOS型FET(PMOS)

- n型 半導体基板上に形成
- ゲートに負の電圧をかけると、ソースードレイン間にp型の領域(チャネル)が生じ、正孔が移動できるようになる



### MOSFETの動作原理の概要

- nチャネルの場合を説明する
  - pチャネルはキャリアが正孔となり、電圧・電流の向きが逆になる



#### ゲートに正の電圧をかけた時

ゲート周囲に電子が引き寄せられ、電流の通路(チャネル)が生じ、I<sub>D</sub>が流れる



### デプレッション型とエンハンスメント型

nチャネルの場合を説明する

#### エンハンスメント型

- ソースードレイン間はp型
- $V_G=0$  のとき、 $I_D$  は流れない
- $V_G > 0$  ILL TONIC f f



#### デプレッション型

- ソースードレイン間はn型
- V<sub>G</sub>=0 のとき、I<sub>D</sub> は流れる
- $V_G < 0$  にしてOFFにする



# 最近のMOSFETはエンハンスメント型

- 30年以上前は、デプレッション型とエンハンスメント型の NMOS が混載された集積回路が使われていた
  - デプレッション型とエンハンスメント型を区別するため、下のような回路図記号が使われていた



- しかし、最近は、エンハンスメント型のNMOSとPMOSが 混載された集積回路がほとんど(デプレッション型はほと んど使われない)
  - 下の回路図記号がエンハンスメント型に使われるようになった



### FETの動作—3つの動作領域

- FETのドレイン電流  $I_D$  は ゲート電圧  $V_{GS}$  とドレイン電圧  $V_{DS}$  で決まる
- FETの動作は下の3つに場合分けされる(nチャネルの場合)
  - 遮断 領域: $V_{GS} < V_T$  のとき
    - $\Rightarrow I_D$  はゼロ
  - 線形 領域: $V_{GS} > V_T$  だが  $V_{DS} < V_{GS} V_T$  のとき  $\Rightarrow I_D$  は  $V_{GS}$  の1次関数、 $V_{DS}$  の2次関数
  - 飽和 領域:  $V_{GS} > V_T$  かつ  $V_{DS} > V_{GS} V_T$  のとき  $\Rightarrow I_D$  は  $V_{GS}$  の2次関数( $V_{DS}$ を変えても 一定)
- 上の $V_T$ を 閾値電圧 (threshold voltage)という
  - -エンハンスメント型は  $V_T > 0$

### NチャネルMOSFETの動作

- MOSFETの3つの動作領域(NMOSの場合)
  - 遮断 領域 $(V_{GS} < V_T)$   $I_D = 0$
  - 線形 領域 $(V_{DS} < V_{GS} V_T) I_D = \mu_n C_{OX} \frac{W}{I} (V_{GS} V_T \frac{1}{2} V_{DS}) V_{DS}$
  - 飽和 領域 $(V_{DS} > V_{GS} V_T)$   $I_D = \frac{1}{2} \mu_n C_{OX} \frac{W}{I} (V_{GS} V_T)^2$
- 以下のパラメータでMOSFETの特性が決まる
  - : 閾値電圧 ☆  $-V_T$
  - · I製I単电工 ^ mobility : n型半導体のモビリティー※  $-\mu_n$
  - :ゲート酸化膜容量 oxide capacity  $-C_{OX}$
  - :チャネル幅 channel width -W
  - : チャネル長 channel length -L
- ☆ダイオードの「熱温度」とは別物である。
- ※ μという記号でFETの増幅率を表す伝統的な教科書もあるが、それとは別物である。

# (1)遮断領域(その1)

・エンハンスメント型nチャネルMOSFETは、ソースードレイン間がp型半導体なので、ソースードレイン間に電圧をかけただけでは電流は流れない



# (1)遮断領域(その2)

- ゲートに少し正の電圧をかけると、p型半導体内の 正孔が電界に反発し、正孔も電子も無い領域(空 乏層)が生じる
- しかし、まだドレイン電流は流れない



# (2)線形領域(その1)

- $V_{GS}$  がある電圧  $V_T$  を越えると電子が引き寄せられた領域(チャネル)が生じる(チャネルは電子が移動できるので、ドレイン電流が流れるようになる
  - $-V_T$ ( 閾値電圧 )はp型半導体のアクセプタ濃度等で決まる



# (2)線形領域(その2)

- $V_{GS} > V_T$  の状態で  $V_{DS}$  を少しずつ大きくすると、ドレイン側の方がチャネルの電位が高くなる
- これに伴い、ゲートからチャネルにかかる電界も弱くなるので、ドレイン側はチャネルが浅くなる



### (2)線形領域(その3)

単位距離あたりに分布する

- $I_D$  = 電荷量  $Q \times$  電子の速度 v
- v はソースードレイン方向の電界の強さ E に比例

$$v = \mu_n E = \mu_n \cdot \frac{V_{DS}}{L}$$

- 比例係数 $\mu_n$ をモビリディーと言う(半導体の性質で決まる)
- L はソースードレイン間の距離(チャネル長)
- Q はゲートーチャネル方向の電位差に比例

$$Q=C\cdot V=(C_{OX}W)(V_{GS}-V_T-rac{1}{2}V_{DS})$$
. 位距離あたりの。

- **単位距離あたりの** - C はゲート酸化膜の容量、C<sub>OX</sub> はその単位容量、W はチャネルの幅
- -Vはゲートーチャネル方向の電位差の平均値(ソース側は  $V = V_{GS} V_T$ 、ドレイン側は  $V = V_{GS} V_T V_{DS}$ ) 20

# (2)線形領域(その4)

- よって、 $I_D = Qv = \mu_n C_{OX} \frac{W}{L} (V_{GS} V_T \frac{1}{2} V_{DS}) V_{DS}$
- 上式を $V_{DS}$ の2次関数と考えると
  - $V_{DS} = 0$  のとき  $I_D = 0$
  - $V_{DS} = V_{GS} V_T$  のとき最大値  $I_D = \frac{1}{2} \mu_n C_{OX} \frac{W}{L} (V_{GS} V_T)^2$



# (3)飽和領域(その1)

•  $V_{DS} = V_{GS} - V_T$  のときドレイン端でチャネルが消滅し、  $V_{DS} > V_{GS} - V_T$  になるとチャネルは途中で消滅する

・ ピンチオフ点に到達した電子はドレインの電界に引かれて空乏層内を移動する



# (3)飽和領域(その2)

- チャネルのピンチオフ点の電位は  $V_{GS} V_T$  である  $-V_{DS}$  を大きくしてもほとんど変化しない
- よって、チャネルを流れる電流  $I_D$  は、線形領域の  $I_D$  の式に  $V_{DS} = V_{GS} V_T$  を代入した下の値となる

$$I_D = \frac{1}{2} \mu_n C_{OX} \frac{W}{L} (V_{GS} - V_T)^2$$



### NチャネルMOSFETの動作のまとめ

- MOSFETの3つの動作領域(NMOSの場合)
  - 遮断 領域 $(V_{GS} < V_T)$   $I_D = 0$
  - 線形 領域 $(V_{DS} < V_{GS} V_T) I_D = \mu_n C_{OX} \frac{W}{I} (V_{GS} V_T \frac{1}{2} V_{DS}) V_{DS}$
  - 飽和 領域 $(V_{DS} > V_{GS} V_T)$   $I_D = \frac{1}{2} \mu_n C_{OX} \frac{W}{I} (V_{GS} V_T)^2$
- 以下のパラメータでMOSFETの特性が決まる
  - : 閾値電圧 ☆  $-V_T$
  - · I製IE 電圧 ^ mobility : n型半導体のモビリティー※  $-\mu_n$
  - :ゲート酸化膜容量 oxide capacity  $-C_{OX}$
  - :チャネル幅 channel width -W
  - : チャネル長 channel length -L

<sup>☆</sup>ダイオードの「熱温度」とは別物である。

<sup>※</sup> μという記号でFETの増幅率を表す伝統的な教科書もあるが、それとは別物である。

#### NチャネルMOSFETの静特性

DC characteristic

• 静特性をグラフで示すと以下のようになる



 $V_{GS}$  -  $I_D$  特性  $(V_{DS}$  が十分高い時)

 $V_{DS}$  -  $I_D$  特性

#### MOSFETの例

 最新の技術を使えば、10mm×10mm程度の1個 の集積回路基板上に10億個以上のMOSFETを形成することも可能



2000年代前半に活躍 したIntelのPentium4プ ロセッサのパッケージ



4200万個のMOSFET が作り込まれている

#### MOSFETの回路例

- アナログ回路
  - ソース接地増幅回路
  - 定電流源
  - カレントミラー
- ・ デジタル回路は第8週に扱う

### ソース接地増幅回路

source-common amplifier circuit

• MOSFETはエンハンスメント型なので、 $V_{GS}>0$ となるバイアス電圧をかける必要がある



- バイポーラトランジスタの電流帰還増幅回路と同様の 目的でソースに抵抗を挿入することもある

### 定電流源

• 飽和領域のFETは  $V_{DS}$  が変化しても  $I_D$  がほとんど変化しないため、定電流源(current source)として 使われる





# カレントミラー回路

current mirror circuit

• 右の回路で $V_{DS1}$  や $V_{DS2}$  が十分大きく、2つのNMOS が飽和領域で動作している場合、以下が成り立つ

$$I_{D1} = \frac{1}{2} \mu_{n1} C_{\text{OX1}} \frac{W_1}{L_1} (V_{GS1} - V_{T1})^2$$

$$I_{D2} = \frac{1}{2} \mu_{n2} C_{\text{OX2}} \frac{W_2}{L_2} (V_{GS2} - V_{T2})^2$$

- 回路図より $V_{DS1} = V_{GS1} = V_{GS2}$
- 2つのトランジスタが同一の 特性をもつとして下を仮定

$$\mu_{n1} = \mu_{n2}$$
,  $C_{ox1} = C_{ox2}$ ,  $L_1 = L_2$ ,  $V_{T1} = V_{T2}$ 

• このとき、 $\frac{I_{D2}}{I_{D1}} = \frac{W_2}{W_1}$ となり、特に $W_2 = W_1$ のとき、 $I_{D2} = I_{D1}$ となる



### 今週のまとめ

- ・ 電界効果トランジスタ(FET)の原理、特性を学んだ
  - ゲートの電圧によりソースードレイン間の電流を制御する半導体素子
  - バイポーラトランジスタのベースは電流が流れるが、 FETのゲートは電流が流れない
  - 端子名、回路図記号
  - 遮断領域、線形領域、飽和領域
  - MOSFET は集積回路の微細化・大規模化に大きく寄与
- MOSFETを用いたアナログの基本回路をいくつか学 んだ
- MOSFETを用いたデジタル回路については、第8週 に学ぶ

# 電気電子回路(第6回)講義はこれで終わりです

質問:support\_eecra@sl.is.ritsumei.ac.jp

直接返信する場合と、まとめてmanaba+に掲示する場合があります。ご了承ください。