# Apport des Instructions Multimédia — Quelques Techniques de Compilation

Ronan.Keryell@enst-bretagne.fr

Département Informatique École Nationale Supérieure des Télécommunications de Bretagne

> DEA Rennes 1 — ENSTBr ISIA — ENSMP 21-24 mars 2005 Version 1.8

#### Résumé

On présentera sommairement les instructions dites multimédia introduites dans les dernières générations de processeurs, telles que les Pentium d'Intel avec instructions MMX. Elles consistent à segmenter les ALU pour traiter par exemple de manière SIMD 8 données sur 8 bits stockées dans les registres 64 bits du processeur afin d'accélérer les applications nécessitant beaucoup de calculs sur de petits types de données. Quelques exemples d'applications sont abordés et une méthode de compilation est introduite. Introduction 1

• Explosion du marché du multimédia et des télécommunications

- ▶ Affichage et synthèse d'image 2D & 3D
- ► Son (stéréo et plus)
- ▶ Télécommunications rapides (modem)
- ► Compression & décompression (MPEG-2 ≈ 1 GOPS)
- Point commun → beaucoup de calculs
- Processeurs génériques de plus en plus puissants +60 %/an (11,7 à 19,8 SPECint95)
- Mémoire / +60 %/an
- Baisse des coûts → intégration & factorisation de ces moyens de calcul



Instructions multimédia & compilation

—IntroductionCENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



#### Processeur générique

- Puissant : UAL 64 bits, extraction matérielle du parallélisme
- Pas d'optimisations spécifiques
- Optimisé pour des types de données « classiques » (C) : entiers 32 bits, nombres flottants (grand public?)
- Pas adapté aux applications intensives sur des petites données :
  - ▶ image GIF: 8 bits
  - ▶ image RVB $\alpha$  en vrai couleur  $4 \times 8$  bits
  - $\blacktriangleright$  son téléphone encodage A ou  $\mu$  : 8 bits
  - ▶ son qualité CD :  $2 \times 16$  bits
- ~ transistors sous-utilisés pour ces applications (multiplieur double précision...)





- Rajouter les opérations les plus utiles qui manquent
- Économie sur l'emballage des opérations (monoprocesseur)
- Opérations à parallélisme explicite SIMD
- Réutilisation de parties d'opérateurs (multiplieur flottant)
- Transparent au système d'exploitation : données dans registres flottants)



Instructions multimédia & compilation —Introduction-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



# **Utilisation logicielle**

- Bibliothèques optimisées du constructeur (Direct3D)
  - ▶ Gain immédiat et facile sans recompilation
  - ► Surcoût d'interface
  - ▶ Pas toujours les fonctions critiques qui sont optimisées
- Réécriture de portions du code en assembleur avec instructions multimédia
  - ▶ Flexibilité
  - ▶ Difficile & sujet à erreurs
  - ▶ Pas évident de prévoir le gain vue la complexité des micro-architectures (Intel...)
- Codage langage de haut niveau avec des macros constructeurs pour accéder aux primitives multimédia
  - ➤ Abstraction de type fonction représentant une instruction multimédia
  - ▶ Laisse au compilateur gestion des registres & déroulage





- ▶ Intégration plus fluide au code
- ► Portabilité via une redéfinition des macros
- ► Classes C++ pour des opérations SIMD (F64vec2, Is16vec8,...)
- Compilation automatique (recherche...)
  - ▶ Optimisation pour les flux importants de données
  - ► Exploitation micro-parallélisme (inférence des types)
  - ▶ Vectorisation automatique (mais C et non Fortran en général...)
- Exploitation recherche en compilation pour ordinateurs parallèles



Instructions multimédia & compilation —Introduction-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



Plan 6

- Processeurs avec instructions multimédia
- Exemples d'applications
- Techniques de compilation





- Intel: i860, Pentium (Pro, II) avec MMX (MultiMedia eXtensions)
- SGI/MIPS: MIPS-V (R10000) MDMX
- HP: PA-RISC MAX-2 (Multimedia Acceleration eXtensions)
- Digital: MVI dans Alpha 21164PC (Motion Video Instructions)
- Moins génériques : Philips TriMedia,...



Instructions multimédia & compilation —Processeurs multimédia

CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



#### Faire du neuf avec du vieux

- ... et du vieux avec du neuf!
- Registres vectoriels (8 dans MMX) dans registres flottants







Instructions vectorielles: paddb %mm0, %mm1 

 8 additions sur 8 bits, paddw 4 sur 16 bits,...

- Pas de scatter-gather ou d'indirection locale
- Opérations de (dé)compactage
- Éventuellement registres de masque (Sun VIS)
- Éventuellement registres d'accumulation (MDMX)
- Gestion des débordements avec saturation



Instructions multimédia & compilation —Processeurs multimédia

CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



#### Faire du neuf avec du vieux

<u> 10</u>

| PA     | DDSW mm, mm | /m64 |                                   |                    |  |
|--------|-------------|------|-----------------------------------|--------------------|--|
| mm     |             | Ĭ.   | 1000000000000000 011111110011100ф |                    |  |
|        | +           | *    | +                                 | +                  |  |
| mm/m64 |             |      | 11111111111111111                 | 1 0001011100000113 |  |
|        | <b>¥</b>    | +    | *                                 | +                  |  |
| mm     |             | Si.  | 1000000000000000  011111111111111 |                    |  |

 Superscalaire: 2 opérations MMX/cycle (4,8 GOPS 8 bits à 300 MHz)





#### Visual Instruction Set

- 32 registres (flottants)
- Opérations partitionnées SIMD
- Multiplications partitionnées style  $8\times 8 \to 8$  ou  $8\times 8 \to 16$
- Opérations de comparaison générant un masque
- Instructions de réalignement
- Instructions de compactage/décompactage/fusion
- Conversion addresse 3D ( $3 \times 11b,11b$ )  $\rightarrow$  1D
- Écriture suivant masque
- Calcul de distance pixel (L₁) (MPEG-2, H.261)



Instructions multimédia & compilation —Processeurs multimédia-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



# MIPS MDMX 12

#### MIPS Digital Media eXtension

- 32 registres (flottants)
- Opérations partitionnées SIMD en 8 ou 16 bits
- Accumulateur privé de 192 bits partitionné en données signées de taille 3× type de l'opération
- Possibilité de promouvoir des scalaires : add.qh \$v10,\$v9,25 et
   adda.ob \$v4,\$v6[7]
- Instructions de chargement acceptant le non-alignement
- Instructions de compactage/décompactage/fusion
- Comparaison générant une condition vectorielle
- Min/max
- Multiplication d'un vecteur par le signe d'un autre
- Multiplications partitionnées avec saturation ou accumulation
- Opération d'homothétie sur l'accumulateur avec arrondi





#### Multimedia Acceleration eXtensions

- 32 registres (flottants)
- Opérations partitionnées SIMD avec ou sans saturation
- Moyennage arithmétique entre 2 registres
- Permutations, compactages/décompactages
- 2 opérations + 2 accès mémoires simultanés dans un PA-8000
- Occupe 0,1 % de la surface d'un PA-8000



Instructions multimédia & compilation —Processeurs multimédia-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



Intel MMX 14

#### MultiMedia eXtensions

- 8 registres (flottants)...
- Opérations partitionnées SIMD avec ou sans saturation
- Multiplication-addition  $8 \times 8 + 8 \times 8 \rightarrow 16$
- Opérations de comparaison générant un masque
- Compactages/décompactages
- Opération de nettoyage des registres MMX (50 cycles)
- 2 opérations simultanées (+ accès mémoire sur Pentium II)
- Pas de chargement de constantes
- Puissance d'expression entre MAX-2 et VIS





Héritier Intel

- Modèle CISC remontant au 4004...
- MMX rajoute un caractère RISC
- 8 registres génériques 32 bits + 8 registres flottants ou MMX
- Processeur non orthogonal, registres spécialisés
- Instructions 2 adresses (a += b et pas a = b + c)
- 2 pipes U & V d'exécution superscalaire (+ 3 pour les accès à la mémoire du Pentium II)
- Conditions d'exécution sur les 2 pipes très compliqués, encore pire avec les micro-instructions du Pentium II
- Difficile de prévoir le comportement et d'écrire du code optimal
- IA-64 VLIW: 128 registres entiers de 64 bits, 128 registres flottants... MMX?

Mais processeur très répandu...



Instructions multimédia & compilation —Processeurs multimédia-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



#### Optimisation pour MMX

- Partir d'un algorithme et d'un code déjà bien optimisé
- Alignement des données sur 8 octets
- 1 seul décaleur et multiplieur disponible
- 1 seul accès à la mémoire ou MMX-registres entiers
- Localité du cache & précharge
- Utiliser les instructions « RISC »
- Ne pas mélanger code flottant et MMX
- Éviter le code auto-modificateur
- ...
- Utiliser les compteurs de mesure





- Extensions registres MM en XMM 128 bits
- Permet aussi d'accueillir des flottants 32 ou 64 bits
- Rajout d'instructions flottantes
- ...Et de difficultés : exceptions flottantes
- Instructions de min/max

http://developer.intel.com/software/products/itc/sse2/simd2.htm

http://developer.intel.com/software/products/itc/sse2/sse2\_appnotes.htm



Instructions multimédia & compilation —Processeurs multimédia-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



# Transposition de matrice

$$A_{i,j} = B_{j,i}$$

- Déroulage de boucle & pipeline logiciel
- Approche naïve : 1 lecture & 1 écriture/élément ≡ 2 cycles/élément
- Utilisation des instructions de (dé)compactage en traitant des sous-matrices  $4 \times 4$  de 16 bits









Instructions multimédia & compilation
CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



-Exemples

# Transposition de matrice









4 lectures, 4 écritures, 8 instructions ≡ 1 cycle/élément



Instructions multimédia & compilation
CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS





**22** 

#### **Produit scalaire**

$$s = \sum_{i=1}^{n} x_i \cdot y_i$$

- Déroulage de boucle & pipeline logiciel → sommes partielles
- $\bullet$  Approche naı̈ve : 2n lectures, n multiplications, n-1 additions, 1 écriture
- Utilisation de pmadd en utilisant 2 réductions séparées



2 pmaddwd, 2 paddd, 2 lectures/8 éléments 16 bits





Produit scalaire 23



+ 3 opérations de réduction finale



Sprite 24

$$\begin{array}{rcl} \operatorname{\acute{e}cran}_{i+X,j+Y} & = & \operatorname{sprite}_{i,j} & \operatorname{si} & \operatorname{sprite}_{i,j} \neq 0 & & \text{(1)} \\ & & \operatorname{\acute{e}cran}_{i+X,j+Y} & \operatorname{sinon} & & \text{(2)} \end{array}$$



2 lectures, 1 écriture, 3 instructions pour 8 éléments 8 bits





Rendu 3D 25





Instructions multimédia & compilation

CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



26

-Exemples

Rendu 3D

Quand utiliser MMX?

- Si pas d'accélérateur matériel
- Si pas les bonnes fonctions disponibles
- Si triangles petits (temps de démarrage du matériel)





Trucs & astuces 27

Instructions inhabituelles...

- $\max(x, y) = x + (y x)^+$  en non signé
- $\bullet \ \ {\rm clipping} \ \ {\rm non} \ \ {\rm sign\'e} \ \ {\rm dans} \ [l,h] \\$

$$y = ((x + (-1 - h))^{+} - (l - h - 1))^{+} + l$$

punpckldq %mm0, %mm0 ; %mm0= $(d_r,d_i,d_r,d_i)$ ,

pmaddwd %mm1, %mm0 ; %mm0= $(d_rc_r-d_ic_i,d_rc_i+d_ic_r)$ 

→ Pattern matching puissant



Instructions multimédia & compilation —Exemples-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



#### Principe de compilation

- Extraction du parallélisme (graphe de dépendance)
- Mise sous forme normale des espaces d'itération
- Pattern matching
- Strip-mining
- Pipeline logiciel & précharge de cache
- Fusion de boucles parallèles conformantes (limitation débit mémoire) & privatisation de tableaux
- Ordonnancement des opérations & allocation des registres
- Restructuration des données autour des zones de calcul, alignement données/itérations (loop-peeling) → grandes zones
- Nettoyage : élimination de code mort,...
- Rajout de directives? HPF? Extension à plusieurs processeurs En fait, interdépendances entre phases, haut et bas niveau...





Forme normale 29

Passage du nid de boucle dans un formalisme d'algèbre linéaire

- Transformations matricielles. Strip-mining:

$$\{c | 0 \le c < C\} \longrightarrow \{(c', c'') | c = \Gamma c' + c'', \ 0 \le c'' < \Gamma, \ 0 \le c < C\}$$

- Forme normale de Hermite
- Regénérer du code à partir des équations



Instructions multimédia & compilation —Compilation—Centre de recherche en informatique — École des mines de Paris



#### Exemple non dense

```
real A(0:24), B(0:24) ! 0 \le a_{\rm A} \le 24, 0 \le a_{\rm B} \le 24 !HPF$ template T(0:80) ! 0 \le t \le 80 !HPF$ processors P(0:3) ! 0 \le p \le 3 !HPF$ align A(i) with T(3*i) ! a_{\rm A} = 3 t !HPF$ align B(i) with A(i) ! a_{\rm A} = a_{\rm B} !HPF$ distribute T(cyclic(4)) onto P ! t = 16c + 4p + \ell ! 0 \le \ell < 4 A(0:U:3) = A(0:U:3) + B(1:U+1:3) ! i = 3i\prime, 0 \le i \le U ! a = i
```





Par exemple  $\mathtt{U}=20$ :





Instructions multimédia & compilation —Compilation—Centre de recherche en informatique — École des mines de Paris

**32** 

# Allocation calculs & mémoire

- HPF: autorise des trous → Compromis temps-espace
- Méthode :
  - ▶ Base  $(c, \ell)$
  - ightharpoonup Base du cristal  $(u_1,u_2)$  via
  - lacktriangle Rectangularisation du tableau en  $(u_1',u_2')$  par division entière





#### Équipe SUIF de Stanford (Monica Lam)

- Optimiseur pour VIS ciblant décodeur vidéo MPEG
- Atomise le code, distribue les boucles
- Vectorisation automatique (nombre infini de registres, longueur infinie)
- Transformation du code vectoriel en VIS
- Réductions à rajouter
- Améliorer la localité (fusion de boucle, plus de vecteurs infinis)
- Encore un prototype



Instructions multimédia & compilation —Conclusion-CENTRE DE RECHERCHE EN INFORMATIQUE — ÉCOLE DES MINES DE PARIS



Conclusion 34

- Gain sur des tâches répétitives sur de petits types de données
- Expérimentation sur un code de reconnaissance d'empreintes digitales avec la SAGEM et étude de codes de sonar avec Thomson
- Optimisation style MMX à partir de l'expérience en parallélisation automatique
- Tâche encore complexe à automatiser par rapport aux machines parallèles classiques : parallélisme inter-processeur et intra-processeur
- Démarrage d'une thèse utilisant l'infrastructure de PIPS (ressemblances avec HPF)
- Intéressé par des collaborations industrielles





# Liste des transparents

- Apport des Instructions Multimédia Quelques Techniques de Compilation slideheading.1 Introduction
- 1 Introduction slideheading.2

- Processeur générique slideheading.3
   Processeur multimédia
- slideheading.4 4 Utilisation logicielle
- slideheading.5 6 Plan
- slideheading.6
  7 Processeurs avec multimédia
- slideheading.7

  8 Faire du neuf avec du vieux
- slideheading.8 **Processeurs multimédia**11 Sun UltraSPARC VIS
- 11 Sun UltraSPARC VIS slideheading.9 12 MIPS MDMX slideheading.10 13 HP PA-RISC 2.0 MAX-2

- slideheading.11
  14 Intel MMX
  slideheading.12
  15 Héritier Intel

- slideheading.13
  16 Optimisation pour MMX
  slideheading.14
  17 SSE2: MMX moderne version Pentium 4 slideheading.15
- 18 Transposition de matrice slideheading.16 Exemples
- 22 Produit scalaire
- slideheading.17
- 24 Sprite
- slideheading.18 25 Rendu 3D
- slideheading.19 27 Trucs & astuces
- slideheading.20
  28 Principe de compilation
  slideheading.21 Compilation
- 29 Forme normale slideheading.22
- 30 Exemple non dense
- slideheading.23
  31 Confi guration de l'exemple
- slideheading.24 32 Allocation calculs & mémoire
- slideheading.25
  33 Autres travaux proches
- slideheading.26 34 Conclusion
- slideheading.27 Conclusion