

# (86.07) LABORATORIO DE MICROPROCESADORES

| Detector de humedad | de filamentos | empleados e | en impresión 3D |
|---------------------|---------------|-------------|-----------------|
|                     |               |             |                 |

| Profesor: |                  |                        | Ing. Guillermo Campiglio |       |       |         |        |       |  |   |
|-----------|------------------|------------------------|--------------------------|-------|-------|---------|--------|-------|--|---|
|           | Cuatrimest       | 1°C 2019               |                          |       |       |         |        |       |  |   |
|           | urno de clases p |                        | Miércole                 |       |       | )       |        |       |  |   |
| Je        | fe de Trabajos F | racucos:<br>ente guía: | Ing. Rica                |       |       |         |        |       |  |   |
|           | Doce             | inte guia:             | Ilig. Kica               | ruo A | rias  |         |        |       |  |   |
|           | Autores          |                        |                          | Soc   | uimie | nto do  | l nrox | zooto |  |   |
| Nombre    | Apellido         | Padrón                 |                          | Beg   | Junne | lito de | proy   |       |  |   |
| Kevin     | Michalewicz      | 100978                 |                          |       |       |         |        |       |  | T |
| Rosario   | Szuplat          | 100798                 |                          |       |       |         |        |       |  | T |
|           |                  |                        |                          |       |       |         |        |       |  |   |
|           |                  |                        |                          |       |       |         |        |       |  |   |
|           |                  |                        |                          |       |       |         |        |       |  |   |

| COLOQUIO       |  |  |  |  |
|----------------|--|--|--|--|
| Nota final     |  |  |  |  |
| Firma Profesor |  |  |  |  |

## Índice

| 1. Introducción             | 2  |
|-----------------------------|----|
| 2. Objetivos                |    |
| 3. Descripción del Proyecto |    |
| 4. Hardware                 | 4  |
| 4.1 Diagrama de Bloques     | 4  |
| 4.2 Esquemático             |    |
| 5. Software                 |    |
| 5.1 Diagrama de flujo       | 8  |
| 5.2 Explicación del código  | 9  |
| 6. Resultados               |    |
| 7. Conclusiones             | 12 |
| 8. Apéndice                 | 12 |

### 1. Introducción

El filamento de impresión 3D es un material plástico higroscópico. Hay muchos tipos disponibles con diferentes propiedades que, a su vez, requieren diversas temperaturas para imprimir. Además, los diámetros de los filamentos están estandarizados a valores de 1,75 mm.

Se ha observado<sup>1</sup> que si estos adquieren un cierto nivel de humedad, el producto que se obtiene al imprimir en 3D es de menor calidad o bien posee imperfecciones. Si bien existen dispositivos capaces de secar los filamentos, por sus elevados precios en el país se suelen emplear hornos o microondas por largos períodos de tiempo para asegurar baja humedad. Sería de gran ayuda conocer de antemano si una cierta porción de filamento está lista para ser usada, o si su elevado nivel de humedad provocará resultados no deseados en la pieza final.

## 2. Objetivos

Por lo dicho en la sección anterior, el proyecto propuesto consiste en un dispositivo sencillo capaz de notificar al usuario si el filamento de impresión 3D de 1,75 mm de *nylon* (poliamida) está húmedo o en condiciones de ser empleado. Para lograr esto, se

 $<sup>^1</sup>$  "Thermal Analysis Application Brief Measurement of Moisture Effects on the Mechanical Properties of 66 Nylon". TA Instruments - Thermal Analysis & Rheology -

estudiaron filamentos en diversas condiciones conocidas a fin de determinar experimentalmente a partir de qué nivel de humedad el producto de la impresión deja de ser el esperado. Por último, se incorporó una interfaz interactiva para que el usuario pueda acceder a las instrucciones de uso o leer los resultados deseados.

## 3. Descripción del Proyecto

Se usó un sistema de placas conductoras plano-paralelas con acrílico entre las mismas. Realizando un pequeño orificio en el centro de este último material, pueden insertarse piezas de filamento. Esta construcción no es otra cosa que un capacitor. Se puede observar en la *Figura 3* (página 6). Su capacidad varía al introducir filamentos de diversos niveles de humedad debido a que la permitividad relativa aumenta con el grado de humedad absorbido por el plástico. Esta información fue obtenida en el *paper "A Polyimide-Based Capacitive Humidity Sensor"*<sup>2</sup>.

Este capacitor forma parte de un circuito RC, donde la resistencia es conocida y fija, que determina el período en la salida de un monoestable. Dado que el tiempo en alto de la señal es proporcional al producto del valor de la resistencia con el del capacitor, se mide el valor medio de esta señal. Es decir, si aumenta la capacidad, aumenta esta tensión. Como la geometría del capacitor es fija, queda directamente vinculada a la permitividad.

La permitividad  $\varepsilon$  de un dieléctrico es una cantidad compleja; se puede probar que la parte real está directamente relacionada con la humedad. Se mide la capacidad del sistema en ausencia del filamento ( $C_{aire}$ ) y luego, sabiendo que la permitividad es proporcional a C, se compara la capacidad medida – en presencia del filamento – con  $C_{aire}$ .

Se toma el valor medio de la tensión a la salida del monoestable (analógica) con un conversor analógico digital de 24 bits, el cual le devuelve dicho valor al microcontrolador de manera digital. No se usa el ADC del microprocesador porque su resolución no es suficiente para distinguir las pequeñas diferencias de tensión con las que se trabaja. Notar que la precisión es igual al cociente de la tensión de alimentación y 2 elevado a una potencial igual al número de bits que usa el ADC.

3

<sup>&</sup>lt;sup>2</sup> Peter J. Schubert Y Joseph H. Nevin, Member, IEEE - Institute of Electrical and Electronics Engineers – *IEEE Transactions on Electron Devices, VOL. ED-32, NO. 7, JULY 1985* 

La comunicación con el usuario se da a través del puerto serie, eligiendo qué resultados desea y viéndolos en la pantalla de la computadora. Esto es un reemplazo del display que se iba a utilizar inicialmente, pero con el beneficio de la bidireccionalidad de la comunicación.

### 4. Hardware

## 4.1. Diagrama de Bloques

En la *Figura 1* se implementa un diagrama de bloques del prototipo, donde cada bloque representa una de las etapas principales del diseño.



Figura 1: diagrama de bloques.

### 4.2. Esquemático y Descripción del Circuito Utilizado

En la *Figura 2* se presenta el circuito esquemático del circuito eléctrico implementado, detallando su conexión con la placa *Arduino Uno*, donde se encuentra el microprocesador.



Figura 2: circuito esquemático.

A continuación, se detallan los elementos utilizados y sus valores y se justifica su uso. Las hojas de datos de los integrados se adjuntan en el *Apéndice*.

Se eligió la placa *Arduino Uno* debido a que, además de incluir un microprocesador *ATmega328p* (uno de los indicados para la realización del proyecto), cuenta con una cantidad de puertos de entrada/salida suficiente, pero no excesiva, para el trabajo a realizar. También, la misma permite una conexión USB con la computadora, lo cual facilita la alimentación del circuito (5 V).

Las funciones del microprocesador en este proyecto son:

- Generar una señal cuadrada en el pin 3 del puerto B.
- Generar señal de *clock* en el pin 4 del puerto D.
- Guardar en memoria los valores recibidos en el pin 3 del puerto D.
- Promediar los valores recibidos.
- Recibir instrucciones por puerto serie.
- Devolver la información solicitada por puerto serie con una frecuencia razonable.

Las mismas se desarrollan en detalle en la descripción del *Software* implementado.

El monoestable utilizado es uno de los dos incluidos en el *chip* 74LS221. El mismo recibe una señal de disparo desde el pin 3 del puerto B del microprocesador, el cual coincide con el pin digital 11 del *Arduino*. Esta señal es cuadrada y su período fue configurado de manera acorde a la carga RC: es necesario que el mismo permita tiempos en alto y en bajo apreciables en la señal de salida para poder medir su valor medio correctamente y que éste se encuentre dentro del rango medible por el ADC. Se trabajó de manera tal que el tiempo en alto sea igual al tiempo en bajo. El monoestable se conecta al circuito RC y este, mediante un capacitor de 0,1 μF, a la alimentación (5 V) que provee el *Arduino*.

El circuito RC está formado por una resistencia fija de 100 k $\Omega$  de *metal film* y el capacitor construido manualmente, tal como se explicó anteriormente. En la *Figura 3* se muestran fotos de como se realizó el montaje de éste.



Figura 3: montaje del capacitor que permite introducir el filamento en su interior.

El tiempo en alto de la señal de salida del monoestable es aproximadamente el producto de R, C y 0,7. Esta relación fue utilizada para verificar el correcto funcionamiento del circuito conectando un valor de capacidad conocido. También, para obtener los valores de capacidad con y sin filamento y verificar así la relación esperada. Se obtuvieron 78,29 y 77,14 pF respectivamente. Esta medición se realizó con un filamento seco.

Luego, se adecuó esta señal de salida del monoestable para maximizar la precisión con la que la convierte el ADC. En primer lugar, se implementó un filtro RC pasabajos a fin de dejar pasar sólo la componente continua de la señal, única parte importante ya que es la proporcional al tiempo en alto del monoestable, quien a su vez es proporcional a la capacidad a medir. El ADC lee la tensión diferencial entre los pines B+y B-, la cual debe estar en el rango de  $\pm 80$  mV. Además, dado que la alimentación es de 5 V, los valores de continua medibles en el circuito están entre 0 y 5 V. Como la tensión diferencial que convierte el ADC debe estar sobre un nivel de continua entre 1,2 y 4,9 V, tal como especifica la hoja de datos, se usó el divisor resistivo  $R_4-R_5$ , que fija unos 1,9 V de pedestal. En la *Ecuación 1* se muestra el cálculo de la tensión diferencial  $V_d$  a

partir de la tensión en B+  $V_{B+}$ . Ésta se usó para verificar que los valores enviados al ADC eran correctos.

$$V_d = V_{B+} \frac{R_4}{R_5 + R_4} \tag{1}$$

Reemplazando R<sub>4</sub> y R<sub>5</sub> por sus valores:

$$V_d = V_{B+} \frac{3.3}{470 + 3.3}$$

Por otro lado, se usa el paralelo de los capacitores de 0,1 y 1  $\mu F$  para filtrar altas y bajas frecuencias respectivamente, disminuyendo el ruido.

El ADC mide la tensión diferencial analógica y la convierte a un valor digital. Cuando termina una conversión, es decir, cada aproximadamente 100 ms, su salida DT cambia de '1' a '0'. El microprocesador detecta este flanco y comienza a recibir los datos. Para esto, es necesario que el MCU genere una señal de clock en el pin SCK del ADC. Con cada pulso del mismo, el ADC envía un bit de datos por el DT. Cabe aclarar que el ADC tiene una ganancia, por lo que el valor digitalizado es 32 veces mayor que el analógico. Para verificar que el valor de tensión digital (en base 10) dado por el ADC  $V_{ADC}$  es correcto se utilizó la Ecuación 2 y se comparó el valor de  $V_{B+}$  así calculado con el obtenido previamente.

$$V_{B+} = 5 V \cdot \frac{V_{ADC}}{2^{24} - 1} \cdot \frac{470 + 3.3}{3.3} \cdot \frac{1}{32}$$
 (2)

Se puede probar que la tensión  $V_{B+}$  es proporcional a la capacidad del circuito RC usado. Pensando que introducir el filamento equivale a tener dos capcitores en paralelo,  $V_{B+}$  es proporcional a la suma de las capacidades con y sin filamento. Por lo tanto, la diferencia de tension  $\Delta V_{B+}$  obtenida como la resta de  $V_{B+}$  con y sin introducir el filamento es proporcional a la capacidad con el mismo y esta es proporcional a la permitividad relativa del material. Es por esto que se concluye que un aumento en la tensión convertida por el ADC implica un aumento en la permitividad del filamento y se puede probar que, mientras más alta sea ésta, más húmedo se encuentra.

El precesamiento de los valores de tensión  $V_{B+}$  digitalizados que realiza el microprocesador se detalla en la siguiente sección.

## 5. Software



Figura 4: diagrama de flujo.

En la *Figura 4* se presenta un diagrama de flujo para sintetizar de manera clara el código implementado para lograr el funcionamiento del proyecto.

## 5.2. Explicación del Código Implementado

El código completo se adjunta en el *Apéndice*. A continuación, se hace una breve explicación del mismo.

Se implementó un código en *Assembly* que ejecuta las instrucciones mostradas en el diagrama de flujo de la *Figura 4*. El mismo se desarrolló en la plataforma *AtmelStudio* 7.

Inicialmente se lee por el pin 3 del puerto D los datos mandados por el DT del ADC, cada uno luego de un pulso de la señal de *clock*, que sale por el pin 4 del mismo puerto. Dado que el ADC es de 24 bits, se usan 3 bytes de memoria RAM para cada medición. Se dejan disponibles 24 posiciones de memoria para esto, es decir, se guardan simultáneamente hasta 8 mediciones: la novena pisa la primera y así sucesivamente. El último byte de las mediciones fluctúa considerablemente. Por lo tanto, tras cada medición, se realiza un promedio de las 8 que se tienen guardadas. (Ni bien se inicia el programa no se tienen 8 mediciones, por lo que los primeros promedios son desechados). Cada promedio se guarda en otra posición de memoria, la cual es leida cuando se desea transmitir por el puerto serie el valor de la medición más reciente.

Cuando el usuario introduce "m" o "v" en la terminal asociada al puerto serie, se imprime en la misma "Introduzca el Filamento" y se espera a que el usuario lo haga y presione "r". Luego de esto, se vuelve a medir la tensión y, si el usuario había introducido "m", se la compara con la medida al comienzo, es decir, en vacío y se imprime por pantalla un mensaje que indica si el filamento está o no húmedo. En el caso de que hubiera introducido "v", se imprimen por pantalla el valor medido luego de introducir el filamento y los últimos 2 bytes — especificados entre paréntesis — del medido en vacío. Si el usuario introduce "h", se imprime un manual de instrucciones. En todos los casos, luego de imprimir lo que corresponde, el programa vuelve a comenzar.

La estructura principal del programa es un registro llamado "eventos" cuyos bits se utilizan como *flags*. En la *Figura 5* se lo esquematiza.

| D7        | D6      | D5      | D4      | D3      | D2      | D1      | D0      |
|-----------|---------|---------|---------|---------|---------|---------|---------|
| (sin uso) | EVENTO_ |

| V | FILAMENTO | M | PROMEDIAR | 1SEG | ADC_FIN | RX_SERIE |
|---|-----------|---|-----------|------|---------|----------|
|   |           |   |           |      |         |          |

Figura 5: esquema del registro Eventos.

Cada bit pasa de '0' a '1' cuando sucede algo determinado, indicando qué rutina tiene que tener lugar:

Cuando entra un dato por el puerto serie, es decir, cuando el usuario presiona *enter*, se activa el *flag* EVENTO\_RX\_SERIE. Esto indica que debe ejecutarse la rutina "Ver\_si\_Medir\_o\_Valor\_o\_Ready", la cual determina qué letra ingresó el usuario. Si se detectó "m" o "v" cambia a '1' el flag EVENTO\_M o EVENTO\_V respectivamente. Si se detecta "h" llama a la rutina "Help\_TX", la cual imprime la ayuda. En el caso en el que se ingrese "r", verifica que esté en '1' EVENTO\_M o EVENTO\_V ya que en caso contrario no tiene sentido la instrucción. Por lo tanto, si ambos *flags* están en '0', no se ejecuta ninguna rutina y sigue esperando que se introduzca una instrucción válida.

estando en alto el *flag* Si se ingresó EVENTO M. activa EVENTO FILAMENTO, el cual indica que debe ejecutarse la rutina "Msj\_y\_Comparación". La misma resta el valor medido luego de ingresar el filamento con el anterior y luego compara este resultado con el umbral determinado experimentalmente. Si es mayor, imprime un mensaje diciendo que está húmedo mientras que si es menor, que está seco. La justificación de esta relación se indicó en el Inciso 5.2.

Por otro lado, EVENTO\_ADC\_FIN se activa cuando hay un flanco descendente en el DT del ADC e induce la ejecución de "Leer\_Bits". Esta rutina guarda en RAM la información proveniente del ADC tal como se explicó anteriormente. Cada vez que se guarda una nueva muestra (3 *bytes*), se pone en alto EVENTO\_PROMEDIAR, produciendo la ejecución de "Promediar\_Muestras".

EVENTO\_1SEG se activa cada vez que pasa un segundo (está controlado por un *timer*). Al suceder esto, se ejecuta "Leer\_ADC", la cual sirve para transmitir el valor de promedio que se tiene en RAM en ese instante por el puerto serie.

En todos los casos, luego de ser utilizados, los *flags* se limpian a fin de poder ser usados nuevamente.

### 6. Resultados

En las *Figuras* 6 y 7 se presenta una imagen del prototipo terminado y en las *Figuras* 8 a 11 se muestra mediante capturas de pantalla el correcto funcionamiento del dispositivo en los casos en los que se introduce "h", "m" o "v" antes de "r", "r" después de "v" y "r" después de "m" respectivamente.





Figuras 6 y 7: vistas superior y lateral del prototipo del proyecto.

```
Compando

h
h: ayuda; v: valor de medicion; m: humedad
```

Figura 8: funcionamiento con instrucción "h".

```
Cargando
m
Introduzca el filamento.
```

Figura 9: funcionamiento con instrucción "m" antes de introducir "r". Es análogo para "v".

```
Compando

V
Introduzca el filamento.

r
ADC= 0x16 49 62 ( 1D EA)
```

Figura 10: funcionamiento con "v" y luego "r".

```
Cargando
m
Introduzca el filamento.
r
El filamento esta humedo. Secar con horno.
```

Figura 11: funcionamiento con instrucciones "m" y luego "r".

### 7. Conclusiones

Teniendo en cuenta lo expuesto en este informe y en el anteproyecto, se concluye que las especificaciones previas principales se cumplieron correctamente. Se logró determinar precisamente la diferencia de tensión proporcional a la permitividad relativa del filamento y, por lo tanto, diferenciar un filamento seco de uno húmedo. Además, se implementó la interfaz interactiva por medio del puerto serie, permitiéndole al usuario elegir la información que desea. Esto no se había planteado en el anteproyecto ya que la comunicación con el usuario iba a darse por medio de un *display*, que es un periférico únicamente de salida.

Sin embargo, no se pudo implementar la posibilidad de elegir el material con el que se trabaja ni la corrección de la capacidad por diferencias en el diámetro del filamento. Esto se propone como una mejora futura que podría realizar otro grupo.

## 8. Apéndice

### 8.1. Código Implementado : CÓDIGO PROYECTO DETECTOR DE HUMEDAD - FILAMENTO IMPRESIÓN 3D ; Ultima actualización: 2019-JUN-26 12:00 ; MCU: ATmega8/ATmega328P ; Según el entorno de desarrollo, el MCU (MicroController Unit) se elige ; a) desde Project->Properties se elige el microcontrolador ; b) con una directiva de include. : En ambos casos se termina incluyendo un archivo m8def.inc/m328Pdef.inc ; que definen un símbolo \_M8DEF\_INC\_/\_M328PDEF\_INC\_ que se usa en toda ; este código para distinguir entre registros de uno y otro micro. ; Si el modo de seleccionar el MCU es el b) descomentar el include que ; corresponda: ;.include m8def.inc ; define los registros y constantes del Mega8 ; define los registros y constantes del Mega328P .include "m328Pdef.inc" #define F CPU 16000000 : frecuencia del reloi del micro (F SYS) ; Puerto donde se conecta un LED ; En una placa Arduino uno el led está en PINB.5 y se enciende con '1' ; para otros circuitos verificar la ubicación de algún led y definir lo ; siguiente: .equ PORT\_LED = PORTB; registro del puerto DIR\_LED = DDRB ; registro de direcciones del puerto .equ ; nro. de bit (contando de 0 a 7=MSbit) LED = 5 .equ ; nota: En 1/0 prende/apaga LED = DDRD DIR ADC .equ ADC DT = 3 .equ ADC\_SCK = 4 .equ = PORTD PORT\_ADC .equ .equ PIN\_ADC = PIND ; MACROS ; Inclusión de macros. El \*.inc debe estar en la misma carpeta que los ; demás archivos fuente o bien incluir un path al mismo mediante: Project->Properties->Toolchain->AVR Assembler->General->Include Paths .include "avr\_macros.inc" .listmac ; permite ver las macros en el listado \*.lss ; CONSTANTES = 64 : tamaño en bytes del buffer de transmisión BUF\_SIZE .equ

```
; '\n' caracter ascii de incremento de línea
         LF
                  = 13
.equ
.equ
         CR = 10
                                      ; '\r' caracter ascii de retorno de carro
         ciclos = 61
.equ
         OV_PARA_1S = 63
.equ
         IT VACIO= 20
                            ; cantidad de mediciones que se hacen en vacío
.egu
.equ
         UMBRAL = 35
                             ; cantidad de mediciones promediadas del adc
         N_BUFFER = 8
.equ
         IT_MEMORIA = 8
                             ;esto ya no se usa porque fue reemplazado por el anterior
.equ
; variables en SRAM
                                     ; Segmento de datos (RAM)
                   .dseg
TX_BUF: .byte
                  BUF_SIZE
                                      ; buffer de transmisión serie
RX_BUF: .byte
                  BUF_SIZE
                                      ; buffer de recepción de datos por puerto serie
VERSION:.byte
                                      ; nro. de versión del programa
ADC_BUFFER: .byte N_BUFFER*3
ADC_PROMEDIO: .byte 3
ADC_VACIO: .byte 2
; variables en registros
.def
         restan_para_introducir = r5
.def
         ptr tx L = r8
                                     ; puntero al buffer de datos a transmitir
.def
         ptr_tx_H = r9
.def
         bytes_a_tx = r14 ; nro. de bytes a transmitir desde el buffer
         bytes_recibidos = r13
.def
.def
         t0
                  = r16
                                               ; variable global auxiliar
.def
         t1
                  = r17
                                               ; variable global auxiliar
.def
         veces ov 0 = r19
.def
         contador2 = r21
.def
         nro_veces = r22
         eventos = r20
.def
         EVENTO_RX_SERIE = 0
.equ
.equ
         EVENTO_ADC_FIN = 1
         EVENTO_1SEG = 2
.equ
         EVENTO PROMEDIAR = 3
.equ
         EVENTO_M = 4
.equ
         EVENTO_FILAMENTO = 5
.equ
         EVENTO_V = 6
.equ
; CODIGO
                            .cseg
                   rjmp
                            RESET
                                                         ; interrupción del reset
                            OVF0addr
                   .org
```

ISR\_TOV0

rjmp

```
.org
                           INT1addr
                                              ; DT bajo, aviso a main que tiene que leer dato
                           ISR_MUESTRA_ADC
                  rjmp
                           URXCaddr
                                                       ; USART, Rx Complete
                  .org
                           ISR_RX_USART_COMPLETA
                  rjmp
                           UDREaddr
                                                       ; USART Data Register Empty
                  .org
                  rjmp
                           ISR_REG_USART_VACIO
                           INT_VECTORS_SIZE ; salteo todos los vectores de interrupción
                  .org
RESET:
                  ldi
                                     r16,LOW(RAMEND)
                           spl,r16
                  out
                  ldi
                           r16,HIGH(RAMEND)
                           sph,r16
                                                       ; inicialización del puntero a la pila
                  out
                  ldi
                                     r16,
                                                       IT_VACIO
                  mov
                                     restan_para_introducir, r16
                                                       HIGH(ADC_BUFFER)
                  LDI
                                     YH,
                                                       LOW(ADC_BUFFER)
                  LDI
                                     YL,
                  LDI
                                     nro_veces,
                                                                 N_BUFFER
                                                       ; configuro como salida el puerto para manejar el LED
                  sbi
                                     DIR_LED, LED
                                     PORT_LED, LED
                                                       ; PRENDO el LED
                  cbi
                  CBI
                                                       ADC_DT; inicializo pin 3 de puerto D como entrada
                                     DIR_ADC,
D.3=ADC_DT
                  SBI
                                     DIR_ADC,
                                                       ADC_SCK
                                                                          ; inicializo pin 4 del puerto D como
salida D.4=ADC_SCK
                                     PORT_ADC,
                                                       ADC SCK
                  CBI
                                                                          ;adc en bajo consumo
                  SBI
                                     PORT_ADC,
                                                       ADC_DT ;dt es una entrada con pull up interno
                  ldi
                                     t0. 0x13
                                     VERSION, tO
                  sts
                                                                 ; versión actual de este módulo
                                                       ; Configuro el puerto serie para tx/rx a 19.2 kbps
                  rcall
                           USART_init
                                                       ; y habilito la interrupción de recepción de datos.
                                              EICRA
                                     R16,
                  lds
                                                       ;configuro int 1 por flanco descendente
                                     R16,
                                              (1<<ISC11)
                  ori
                           R16,
                                     ~(1<<ISC10)
                  andi
                                     EICRA,
                                            R16
                  sts
;habilito interrupciones
                  in
                                     R16,
                                              EIMSK
                                     R16,
                                              (1 << INT1)
                  ori
                  out
                                     EIMSK.
                                              R16
                           INICIALIZAR_TIMERO
                  rcall
```

;TEMPORIZADOR GENERAL (marca los instantes de transmision por puerto serie)

rcall INICIALIZAR\_TIMER2 ;generador de cuadrada para monoestable

sei ;habilitación global de todas las interrupciones

rcall TEST\_TX ; transmite un mensaje inicial

MAIN: ; Programa principal (bucle infinito)

tst eventos ; Pasó algo? breq MAIN ; nada

sbrc eventos, EVENTO\_FILAMENTO

rjmp EVENTO5 ; activar con m-enter luego de r-enter

sbrc eventos, EVENTO\_PROMEDIAR

rjmp EVENTO3

sbrc eventos, EVENTO\_ADC\_FIN

rjmp EVENTO1

sbrc eventos, EVENTO\_1SEG

rjmp EVENTO2

sbrc eventos, EVENTO\_RX\_SERIE rjmp PROCESO\_TRAMA\_RX

rjmp MAIN

**EVENTO1:** 

CBR eventos, (1<<EVENTO\_ADC\_FIN)

rcall LEER\_BITS rjmp main

EVENTO2:

CBR eventos, (1<<EVENTO\_1SEG)

rcall LEER\_ADC

rjmp main

EVENTO3:

CBR eventos, (1<<EVENTO\_PROMEDIAR)

rcall PROMEDIAR\_MUESTRAS

rjmp main

EVENTO5:

; hace la resta de un valor (promediado) con el obtenido con filamento.

;Si vine acá es porque ya hay un valor CON filamento en ADC\_PROMEDIO

CBR eventos, (1<<EVENTO\_FILAMENTO)

rcall MSJ\_Y\_COMPARACION

rjmp main

PROCESO\_TRAMA\_RX:

```
// Los datos recibidos x puerto serie están a partir del dirección RAM RX_BUF
                  // y terminan siempre con el caracter LF. Además "bytes_recibidos" me dice
                  // cuántos bytes tiene la trama.
                  cbr
                                    eventos,(1<<EVENTO_RX_SERIE)
                                                                        ; Limpio flag del evento
                                                                        ; limpio nro. de bytes recibidos
                  clr
                                    bytes_recibidos
                                                                        ;porque no lo uso
                  lds
                                    t0, RX_BUF
                                                               ; miro el 1er caracter de la trama recibida
                  cpi
                                    t0. 'h'
                  brne
                           VER_SI_MEDIR_O_VALOR_O_READY
                  rcall
                           HELP_TX
                  rjmp
                           main
VER_SI_MEDIR_O_VALOR_O_READY:
                                    t0,
                  cpi
                           VER_SI_MEDIR_O_VALOR
                  brne
                  sbrc
                           eventos, EVENTO_M
                  SBR
                                    eventos, (1<<EVENTO_FILAMENTO)
                  sbrc
                           eventos, EVENTO_V
                  rcall
                           DATO_TX
                  andi
                           eventos, ~((1<<EVENTO_M) | (1<<EVENTO_V)) ; limpio esos bits
                  rjmp
                           main
VER_SI_MEDIR_O_VALOR:
                  rcall
                           MEDIR_O_VALOR
                                    t0, 'm'
                  cpi
                           VER_SI_VALOR
                  brne
                  SBR
                                    eventos, (1<<EVENTO_M)
                  ; no hace nada, vuelve al main, se va a medir y espera el ready
                  rimp
VER_SI_VALOR:
                                             'V'
                  cpi
                                    t0,
                  brne
                           main
                  SBR
                                    eventos, (1<<EVENTO_V)
                  ; no hace nada, vuelve al main, se va a medir y espera el ready
                  rjmp
LEER_ADC:
                                             COMUNICACION SERIE
#if
         F_CPU = 8000000
         BAUD_RATE
                           = 51
                                    ; 19.2 kbps e=0.2%
                                                               @8MHz y U2X=1
#elif F_CPU == 16000000
.equ
         BAUD_RATE
                           = 103
                                   ; 19.2 kbps e=0.2% @16MHz y U2X=1
#else
.error "Falta calcular el baud rate para el F_CPU definido!"
#endif
```

```
USART_init:
                           t0
                  push
                  push
                           t1
                  pushw
                           Χ
#ifdef _M328PDEF_INC_
                  outi
                           UBRROH, high(BAUD_RATE)
                  outi
                           UBRROL, low(BAUD_RATE)
                           UCSR0A, (1<<U2X0)
                  outi
                  ; Trama: 8 bits de datos, sin paridad y 1 bit de stop,
         UCSROC,(0<<UPM01)|(0<<UPM00)|(0<<USBS0)|(0<<UCSZ02)|(1<<UCSZ01)|(1<<UCSZ00)
                  ; Configura los terminales de TX y RX; y habilita
                           únicamente la int. de recepción
                  outi
                           UCSR0B,(1<<RXCIE0)|(1<<RXEN0)|(1<<TXEN0)|(0<<UDRIE0)
#else
                                                      ; Velocidad de transmisión
                           UBRRH,high(BAUD_RATE)
                  outi
                  outi
                           UBRRL,low(BAUD_RATE)
                  outi
                           UCSRA,(1<<U2X)
                                                                ; Modo asinc., doble velocidad
                           UCSRC,(1<<URSEL)|(0<<UPM1)|(0<<UPM0)|(0<<USBS)|(1<<UCSZ1)|(1<<UCSZ0)
                  outi
                  outi
                           UCSRB,(1<<RXCIE)|(1<<RXEN)|(1<<TXEN)|(0<<UDRIE)
#endif
                                                       ; inicializa puntero al
                  movi
                           ptr_tx_L,LOW(TX_BUF)
                  movi
                           ptr_tx_H,HIGH(TX_BUF)
                                                       ; buffer de transmisión.
                           X,TX BUF
                                                                         ; limpia BUF_SIZE posiciones
                  ldiw
                                    t1, BUF_SIZE
                  ldi
                                                                         ; del buffer de transmisión
                  clr
loop_limpia:
                  st
                                    X+,t0
                  dec
                                    t1
                           loop_limpia
                  brne
                  clr
                                    bytes_a_tx
                                                                ; nada pendiente de transmisión
                                    bytes_recibidos
                  clr
                                                                ; nada recibido aún.
                  popw
                           Χ
                                    t1
                  pop
                                    t0
                  pop
                  ret
; RECEPCION: Interrumpe cada vez que se recibe un byte x RS232.
 Recibe: UDR (byte de dato)
; Devuelve: nada
ISR_RX_USART_COMPLETA:
; EL registro UDR tiene un dato y debería ser procesado
                  push
                           t0
                  pushi
                           SREG
                  pushw
                           Υ
                  ldiw
                           Y, RX_BUF
```

```
add
                                      YL, bytes_recibidos
                  clr
                  adc
                                      YH, t0
#ifdef _M328PDEF_INC_
                   input
                            t0,
                                      UDR0
#else
                  input
                            t0, UDR
#endif
                                     Y, t0
                  st
                                      bytes_recibidos
                  inc
                                      t0, BUF_SIZE
                  ldi
                                      bytes_recibidos, t0
                  ср
                  brlo
                            BUF_RX_CON_ESPACIO
                  clr
                                      bytes_recibidos
                                                                  ; error, se sobrepasó el espacio disponible
                                                                  ; para mensajes recibidos x puerto serie.
                                                                  ; Debería informar al main (pero no lo hago).
BUF_RX_CON_ESPACIO:
                                     t0, Y
                  ld
ACA:
                  cpi
                                      t0, LF
                            FIN_ISR_RX_USART
                  brne
                  ldi
                                      t0,(1<<EVENTO_RX_SERIE)
                                      eventos, t0
                  or
FIN_ISR_RX_USART:
                   popw
                            Υ
                            SREG
                   popi
                                     t0
                   pop
                   reti
; TRANSMISION: interrumpe cada vez que puede transmitir un byte.
; Se transmiten "bytes_a_tx" comenzando desde la posición TX_BUF del
; buffer. Si "bytes_a_tx" llega a cero, se deshabilita la interrupción.
; Recibe: bytes_a_tx.
; Devuelve: ptr_tx_H:ptr_tx_L, y bytes_a_tx.
ISR_REG_USART_VACIO:
                                     ; UDR está vacío
                  push
                            t0
                            t1
                   push
                   pushi
                            SREG
                   pushw
                            Χ
                                                         ; hay datos pendientes de transmisión?
                  tst
                                      bytes_a_tx
                   breq
                            FIN_TRANSMISION
                            XL,ptr_tx_L
                                                         ; Recupera puntero al próximo byte a tx.
                  movw
                                     t0,X+
                                                         ; lee byte del buffer y apunta al
                  ld
#ifdef _M328PDEF_INC_
                  output
                            UDRO, tO
```

```
#else
                  output
                            UDR, t0
                                                        ; sgte. dato a transmitir (en la próxima int.)
#endif
                  cpi
                                     XL,LOW(TX_BUF+BUF_SIZE)
                  brlo
                            SALVA_PTR_TX
                                     XH,HIGH(TX_BUF+BUF_SIZE)
                  срі
                            SALVA_PTR_TX
                  brlo
                  ldiw
                            X,TX_BUF
                                                        ; ptr_tx=ptr_tx+1, (módulo BUF_SIZE)
SALVA_PTR_TX:
                   movw
                            ptr_tx_L,XL
                                                        ; preserva puntero a sgte. dato
                   dec
                                                        ; Descuenta el nro. de bytes a tx. en 1
                                     bytes_a_tx
                            SIGUE_TX
                                                         ; si quedan datos que transmitir
                  brne
                                                        ;vuelve en la próxima int.
FIN_TRANSMISION:
                                                        ; si no hay nada que enviar,
#ifdef _M328PDEF_INC_
                                     t0, UCSR0B
                  lds
                  andi
                            t0, ~(1<<UDRIE0)
                                      UCSROB, tO
                  sts
                                      UCSROB, UDRIEO
                  ;cbix
#else
                  cbix
                            UCSRB, UDRIE
                                                        ; se deshabilita la interrupción.
#endif
sigue_tx:
                   popw
                            Χ
                            SREG
                   popi
                                     t1
                   pop
                   pop
                                     t0
                  reti
; NOMBRE_TX: transmite el mensaje almacenado en memoria flash a partir
; de la dirección NOMBRE_TX que termina con 0x00 (el 0 no se transmite).
: Recibe: nada
; Devuelve: nada
INTRODUCIR_FIL_TX:
                   pushw
                            Z
                   push
                            t0
                   PUSH
                            R0
                  PUSH
                            R1
                  ldiw
                            Z,(MSJ_INTR*2)
                  rcall
                            TX_MSJ
                  P<sub>O</sub>P
                            R1
                   P<sub>O</sub>P
                            R0
                                     t0
                   pop
                            Ζ
                   popw
                  ret
```

TEST\_TX:

```
PUSH
                       R0
               PUSH
                       R1
               ldiw
                       Z,(MSJ_TEST_TX*2)
               rcall
                       TX_MSJ
               POP
                       R1
               POP
                       R0
                               t0
               pop
                       Z
               popw
               ret
HUMEDO_TX:
               pushw
                       Ζ
                       t0
               push
               PUSH
                       R0
               PUSH
                       R1
                       Z,(MSJ_HUMEDO*2)
               ldiw
               rcall
                       TX_MSJ
               POP
                       R1
               POP
                       R0
                               t0
               pop
                       Ζ
               popw
               ret
SECO_TX:
               pushw
                       Z
                       t0
               push
               PUSH
                       R0
               PUSH
                       R1
                       Z,(MSJ_SECO*2)
               ldiw
               rcall
                       TX_MSJ
               POP
                       R1
               POP
                       R0
                               t0
               pop
                       Ζ
               popw
               ret
DATO_TX:
                       Z
               pushw
               push
                       t0
               PUSH
                       R0
               PUSH
                       R1
               ldiw
                       Z,(MSJ_DATO*2)
               rcall
                       TX_MSJ
               POP
                       R1
```

Z

t0

pushw push

```
POP
                            R0
                                      t0
                   pop
                            Ζ
                   popw
                  ret
HELP_TX:
                   pushw
                            Ζ
                            t0
                   push
                   PUSH
                            R0
                  PUSH
                            R1
                            Z,(HELP*2)
                  ldiw
                            TX_MSJ
                  rcall
                   POP
                            R1
                  P<sub>O</sub>P
                            R0
                                      t0
                   pop
                            Ζ
                   popw
                  ret
HELP:
.db "h: ayuda; v: valor de medicion; m: humedad"
                  \r',\n',0,0
MSJ DATO:
.db "ADC= 0x%", low(ADC_PROMEDIO), high(ADC_PROMEDIO), " %", low(ADC_PROMEDIO+1),
high(ADC_PROMEDIO+1)
.db " %", low(ADC_PROMEDIO+2), high(ADC_PROMEDIO+2)
.db " (", " %", low(ADC_VACIO), high(ADC_VACIO)
.db " %", low(ADC_VACIO+1), high(ADC_VACIO+1), " ) "
         '\r','\n',0,0
.db
MSJ_TEST_TX:
                   "Cargando"
.db
                   '\r','\n',0,0
.db
MSJ_INTR:
                   "Introduzca el filamento."
.db
                   '\r','\n',0,0
.db
MSJ_SECO:
.db
                   "El filamento esta seco. Puede ser usado."
.db
         '\r', \n', 0,0
MSJ_HUMEDO:
.db
                   "El filamento esta humedo. Secar con horno."
         '\r', '\n', 0,0
.db
; TX_MSJ: transmite el mensaje almacenado en memoria flash a partir
; de la dirección que se pase en el puntero Z. El mensaje debe termina
; con 0x00 (el 0 no se transmite).
; Recibe: Z (=r31|r30)
; Devuelve: bytes_a_tx > 0
; Habilita la int. de transmisión serie con ISR en ISR_REG_USART_VACIO().
```

TX\_MSJ: t0 push **SREG** pushi pushw Χ movw XL, ptr\_tx\_L ; toma el último valor del puntero COPIA\_A\_TX\_BUF: t0,Z+ lpm ; y copia de flash a ram ; si encuentra un 0x00 en el mensaje, termina tst t0 ACTIVA\_TX\_MSJ ; de cargar el buffer en RAM e incia la transmisión. breq ; Si el carcter es '%' seguido de un nro. hexadecimal de 16 bits, toma el byte ; de esa dirección de RAM, lo convierte a ASCII y lo pone en el buffer de transmisión. t0, '%' cpi brne NO\_HAY\_VARIABLES Υ pushw YL, Z+ lpm lpm YH, Z+ t0, Y ld rcall BYTE 2 ASCII ; devuelve en r1|r0 el ascii del byte popw Υ st X+, r1 inc bytes\_a\_tx mov t0, r0 cpi XL, low(TX\_BUF+BUF\_SIZE) NO\_HAY\_VARIABLES brlo XH, high(TX\_BUF+BUF\_SIZE) cpi brlo NO\_HAY\_VARIABLES X, TX\_BUF Idiw ; ptr\_tx++ módulo BUF\_SIZE NO\_HAY\_VARIABLES: st X+,t0 inc bytes\_a\_tx cpi XL, low(TX\_BUF+BUF\_SIZE) brlo COPIA\_A\_TX\_BUF XH, high(TX\_BUF+BUF\_SIZE) cpi brlo COPIA\_A\_TX\_BUF X, TX\_BUF Idiw ; ptr\_tx++ módulo BUF\_SIZE rjmp COPIA\_A\_TX\_BUF ACTIVA\_TX\_MSJ: ; habilita la int. de tx #ifdef \_M328PDEF\_INC\_ sbix UCSROB, UDRIEO #else sbix UCSRB, UDRIE

#endif

```
ret
 Recibe t0 y devuelve el ascii en r1|r0
 Por ejemplo, si t0=0xA3 devuelve r1='A'=0x41 r0='3'=0x33
BYTE_2_ASCII:
                                            r0,
                                                     t0
                          mov
                                   t0, 0xF0
                          andi
                                   t0
                          swap
                          cpi
                                            t0, 0x0A
                                   sumo_30h
                          brlo
                          subi
                                   t0,
                                            -0x07
sumo_30h:
                                            -0x30
                                   t0,
                          subi
                          mov
                                            r1, t0
                                            t0, r0
                          mov
                                   t0, 0x0F
                          andi
                                            t0, 0x0A
                          cpi
                                   sumo_30h_bajo
                          brlo
                          subi
                                   t0,
                                            -0x07
                                                             ; sino 0x30+0x07
sumo_30h_bajo:
                                   t0, -0x30
                                                             ; if r1<=9, sumo 30
                          subi
                                            r0, t0
                          mov
                          ret
ISR_MUESTRA_ADC:
                 PUSH
                          R16
                 PUSH
                          R17
                                   R16,
                                            SREG
                 IN
                 PUSH
                          R16
                 IN
                                   R16,
                                            PIN_ADC
                 LDI
                                   R17,
                                            5
DT_BAJO:
                 SBRC
                          R16,
                                   ADC_DT
                 RJMP
                          FIN_ISR
                 DEC
                                   R17
                 BRNE
                          DT_BAJO
                 SBR
                                   eventos, (1<<EVENTO_ADC_FIN)
                                   R16,
                                            EIMSK
                 in
                          R16,
                                   ~(1<<INT1)
                 andi
                                   EIMSK, R16
                 out
FIN_ISR:
                 POP
                                   R16
                 OUT
                                   SREG,
                                            R16
                 POP
                                   R17
```

POP

R16

Χ

**SREG** 

t0

popw

popi pop

| LEER_BITS:          |                               |                          |                      | <del></del>                   |                           |
|---------------------|-------------------------------|--------------------------|----------------------|-------------------------------|---------------------------|
|                     | PUSH<br>PUSH<br>PUSH<br>push  | R19<br>R18<br>R17<br>r16 |                      |                               |                           |
|                     | IN<br>Push                    | R16                      | R16,                 | SREG                          |                           |
|                     | PUSH<br>PUSH<br>PUSH<br>PUSHW | R12<br>R11<br>R10<br>Y   |                      |                               |                           |
|                     | push con                      | ntador2                  |                      |                               |                           |
|                     | ;leo bits                     | del puerto               | D bit 3 porque es de | onde esta conectado DT del Al | D                         |
| para sacar 24 bits. | SBI<br>LDI<br>DT NO VU        | IELVE A 1                | DDRC, 0 contador2,   | 24                            | ;hay que mandar 24 pulsos |
| LOOP:               | SBI                           |                          | PORT_ADC,            | ADC_SCK                       | ;mando 1 al sck           |
| ESDEDO AMICDO.      | LDI                           |                          | R16,                 | 16                            | ;espero 16 ciclos         |
| ESPERO_1MICRO:      | DEC<br>BRNE                   | ESPERO_                  | R16<br>_1MICRO       |                               |                           |
|                     | СВІ                           |                          | PORT_ADC,            | ADC_SCK                       | ;mando 0 al sck           |
|                     | CLC<br>SBIC<br>SEC            | PIN_ADC                  | c, ADC_DT            |                               | ;leo info del DT          |
|                     | BRCC<br>CBI<br>RJMP           | PORTC_0                  | )<br>PORTC, 0        |                               |                           |
| PORTC_0:            | SBI                           |                          | PORTC, 0             |                               |                           |
| ROLEO:              | ROL<br>ROL<br>ROL             |                          | R10<br>R11<br>R12    |                               |                           |
|                     | LDI                           |                          | R16,                 | 8                             | ;espero 8 ciclos          |

| ESPERO_EN_BAJ    | O_SCK:<br>DEC<br>BRNE                  | ESPERO, | R16<br>_EN_BAJO_SCK                                     |                                           |                   |
|------------------|----------------------------------------|---------|---------------------------------------------------------|-------------------------------------------|-------------------|
|                  | DEC<br>Brne                            | LOOP    | contador2                                               |                                           |                   |
|                  | LDI<br>LDI<br>MOV<br>DEC<br>LDI<br>MUL |         | YH,<br>YL,<br>R16, nro_vec<br>R16<br>R17, 3<br>R16, R17 | HIGH(ADC_BUFFER)<br>LOW(ADC_BUFFER)<br>es |                   |
|                  | ADD<br>adc                             |         | YL,<br>yh,                                              | R0<br>R1                                  |                   |
|                  | ST<br>ST<br>ST                         |         | Y+,<br>Y+,<br>Y+,                                       | R12<br>R11<br>R10                         |                   |
|                  | DEC<br>BRNE<br>LDI                     | NO_AGO  | nro_veces<br>DTO_BUFFER<br>nro_veces,                   | N_BUFFER                                  |                   |
| NO_AGOTO_BUFF    | FER:                                   |         |                                                         |                                           |                   |
|                  | LDI                                    |         | contador2,                                              | 2                                         |                   |
| SIGUIENTE_CON\   | /ERSION:<br>SBI                        |         | PORT_ADC,                                               | ADC_SCK                                   | ;mando 1 al sck   |
| ESPERO_CLK_AL    | LDI<br>TO SC:                          |         | R16,                                                    | 16                                        | ;espero 16 ciclos |
| 201 2110_0210_12 | DEC<br>BRNE                            | ESPERO  | R16<br>_CLK_ALTO_SC                                     |                                           |                   |
|                  | СВІ                                    |         | PORT_ADC,                                               | ADC_SCK                                   | ;mando 0 al sck   |
| ESPERO_EN_BAJ    | LDI<br>O SC:                           |         | R16,                                                    | 16                                        | ;espero 16 ciclos |
| 201 2110_211_010 | DEC<br>BRNE                            | ESPERO. | R16<br>_EN_BAJO_SC                                      |                                           |                   |
|                  | DEC<br>BRNE                            | SIGUIEN | contador2<br>ITE_CONVERSION                             |                                           |                   |
|                  | in<br>ori<br>out                       |         | R16, EIFR<br>R16, (1< <int<br>EIFR, R16</int<br>        | F1)                                       |                   |
|                  | in<br>ori<br>out                       |         | R16, EIMSK<br>R16, (1< <int<br>EIMSK, R16</int<br>      | ·1)                                       |                   |

|                                     | SBR                                                                             | eventos, (1< <e\< th=""><th>/ento_promediar)</th><th>;se promedia cada vez que<br/>;hay una nueva muestra</th></e\<> | /ento_promediar)      | ;se promedia cada vez que<br>;hay una nueva muestra |
|-------------------------------------|---------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|-----------------------|-----------------------------------------------------|
|                                     | POP<br>POPW Y<br>POP<br>POP<br>POP R16                                          | contador2<br>R10<br>R11<br>R12                                                                                       |                       |                                                     |
|                                     | OUT<br>POP<br>POP<br>POP                                                        | SREG,<br>R16<br>R17<br>R18<br>R19                                                                                    | R16                   |                                                     |
|                                     | RET                                                                             |                                                                                                                      |                       |                                                     |
| ; PROMEDIAR_M<br>; dirección de RAI |                                                                                 |                                                                                                                      | er y las guarda en la |                                                     |
| PROMEDIAR_MUI                       | STRAS:<br>; R3   R2   R1   I                                                    | RO                                                                                                                   |                       |                                                     |
|                                     | PUSHW Y PUSH R0 PUSH R1 PUSH R2 PUSH R16 IN PUSH R16 PUSH R17 PUSH R18 PUSH R19 | R16,                                                                                                                 | SREG                  |                                                     |
| h. As da la suma                    | LDI                                                                             | YH,                                                                                                                  |                       | C_BUFFER)<br>untero en ADC_BUFFER que es primer     |
| byte de la suma                     | LDI<br>LDI<br>CLR<br>CLR<br>CLR<br>CLR                                          | YL,<br>R16,<br>R0<br>R1<br>R2<br>R3                                                                                  | LOW(AD<br>N_BUFFER    | C_BUFFER)                                           |
| SUMAS_PARCIAL                       | ES:<br>LD<br>LD<br>LD<br>ADD                                                    | R19,<br>R18,<br>R17,<br>R0,                                                                                          | Y+<br>Y+<br>Y+<br>R17 | ;sumo la parte baja                                 |

| 0             | CLR           |             | R17             |     |    | ;Importante: No modifica el   |
|---------------|---------------|-------------|-----------------|-----|----|-------------------------------|
| Carry         | ADC           |             | D1              | R17 |    | ;sumo carry a la parte alta   |
|               | ADC           |             | R1,<br>R2,      | R17 |    | ,sullio cally a la parte alla |
|               | ADC           |             | R3,             | R17 |    |                               |
|               | CLC           |             | 110,            |     |    |                               |
|               | ADD           |             | R1,             | R18 |    |                               |
|               | CLR           |             | R18             |     |    |                               |
|               | ADC           |             | R2,             | R18 |    |                               |
|               | ADC           |             | R3,             | R18 |    |                               |
|               | CLC           |             |                 |     |    |                               |
|               | ADD           |             | R2,             | R19 |    |                               |
|               | CLR           |             | R19             | D40 |    |                               |
|               | ADC           |             | R3,             | R19 |    |                               |
|               | CLC<br>DEC    |             | R16             |     |    |                               |
|               | BRNE          | 2AMII2      | _PARCIALES      |     |    |                               |
|               | DINIL         | OUIVIAO,    | _I ANOIALLO     |     |    |                               |
| DIV/IOION-    | LDI           |             | R16, 3          |     |    |                               |
| DIVISION:     | CLC           |             |                 |     |    |                               |
|               | ROR           |             | R3              |     |    |                               |
|               | ROR           |             | R2              |     |    |                               |
|               | ROR           |             | R1              |     |    |                               |
|               | ROR           |             | R0              |     |    |                               |
|               | CLC           |             |                 |     |    |                               |
|               | DEC           |             | R16             |     |    |                               |
|               | BRNE          | DIVISIO     | N               |     |    |                               |
|               | STS           |             | ADC_PROMEDIO,   | R2  |    |                               |
|               | STS           |             | ADC_PROMEDIO+1, |     | R1 |                               |
|               | STS           |             | ADC_PROMEDIO+2, |     | R0 |                               |
|               | POP           |             | R19             |     |    |                               |
|               | POP           |             | R18             |     |    |                               |
|               | POP           |             | R17             |     |    |                               |
|               | POP           |             | R16             |     |    |                               |
|               | OUT           |             | SREG, R16       |     |    |                               |
|               | POP           |             | R16             |     |    |                               |
|               | POP           |             | R3              |     |    |                               |
|               | POP<br>POP    |             | R2              |     |    |                               |
|               | POP<br>POP    |             | R1<br>R0        |     |    |                               |
|               | POPW          | Υ           | NO              |     |    |                               |
|               | 10111         | •           |                 |     |    |                               |
|               | RET           |             |                 |     |    |                               |
|               |               |             |                 |     |    |                               |
| INICIALIZAR   |               |             |                 |     |    |                               |
| ;corre a 16 N | M/1024 = 1562 | 5 Hz (perio | do = 64 micros) |     |    |                               |
|               |               |             |                 |     |    |                               |
| pu            | sh r24        |             |                 |     |    |                               |

veces\_ov\_0, OV\_PARA\_1S ;overflow cada 16 ms (para 1 s necesito 63 overflows)

ldi

```
CLR
                                                    ;inicializo en 0
                                           R24
        OUT
                          TCNTO,
        IN
                          R24,
                                           TCCR0B
        ORI
                          R24,
                                           (1<<CS02) | (1<<CS00)
        ANDI
                 R24,
                                  ~((1<<CS01))
        OUT
                          TCCROB,
                                           R24
        input
                 r24,
                          TIMSK0
                                  (1<<TOIE0)
        ORI
                          R24,
                 TIMSKO, R24
        output
                          r24
        pop
        RET
ISR_TOV0:
                                                                     ;para monitorear flag TOV0
        PUSH
                 R16
                                           SREG
        IN
                          R16,
        PUSH
                 R16
        PUSH
                 R17
        DEC
                          veces_ov_0
        BRNE
                 FIN_ISR_TOV0
        ;pasó un segundo
        LDI
                                           OV_PARA_1S
                          veces_ov_0,
        SBR
                          eventos, (1<<EVENTO_1SEG)
FIN_ISR_TOV0:
        P<sub>O</sub>P
                          R17
        POP
                          R16
        OUT
                          SREG,
                                  R16
        POP
                          R16
        RETI
;A continuación, timer para generar cuadrada
INICIALIZAR_TIMER2:
        SBI
                          DDRB,
                                           3
                                           79
        LDI
                          R16,
        STS
                          OCR2A,
                                           R16
        CLR
                          R25
                                                                              ;inicializo en 0
        STS
                          TCNT2,
                                           R25
;configuro timer sin prescaler y modo normal
        LDS
                          R25,
                                           TCCR2A
        ANDI
                                   ~(1<<WGM20)
                 R25,
        ORI
                          R25,
                                           (1<<WGM21)
        STS
                          TCCR2A,
                                           R25
```

R24

```
LDS
                R25,
                                 TCCR2B
ORI
                R25,
                                 (1<<CS20)
                         ~(1<<CS21)
ANDI
        R25,
                         ~(1<<CS22)
ANDI
        R25,
                TCCR2B,
STS
                                 R25
LDS
                R25,
                                 TCCR2A
                         ~(1<<C0M2A1)
ANDI
        R25,
ORI
                R25,
                                 (1<<COM2A0)
                TCCR2A,
                                 R25
STS
RET
```

MEDIR\_O\_VALOR: en primer lugar, guarda los dos bytes menos significativos de ADC\_PROMEDIO (RAM) y los guarda en ADC\_VACIO y ADC\_VACIO+1. Servirán

luego para comparar. Además, se manda mensaje para introducir filamento

### MEDIR\_O\_VALOR:

```
push
        R16
lds
                         ADC_PROMEDIO+1
                r16,
                ADC_VACIO,
sts
                                 r16
lds
                r16,
                         ADC_PROMEDIO+2
                ADC_VACIO+1,r16
sts
        INTRODUCIR_FIL_TX
rcall
pop
                R16
ret
```

MSJ\_Y\_COMPARACION: con los valores guardados en vacío y los actuales (con filamento), se hace una comparación y se envía el mensaje reportando ; si el mismo está húmedo o seco

## MSJ\_Y\_COMPARACION:

```
push
        r16
in
                 r16,
                          sreg
push
        r16
        r17
push
push
        r18
push
        r19
push
        r23
lds
                 r16,
                          ADC_PROMEDIO+1
lds
                 r17,
                          ADC_PROMEDIO+2; valores con filamento
lds
                 r18,
                          ADC_VACIO
lds
                 r19,
                          ADC_VACIO+1 ; valores en vacio
sub
                 r17,
                          r19
sbc
                 r16,
                          r18
        esta_seco
brcs
                          UMBRAL
cpi
                 r16,
brlo
        esta seco
        HUMEDO_TX
rcall
        esta_humedo
rjmp
```

```
esta_seco:
                 SECO_TX
        rcall
esta_humedo:
                          r23
        pop
                          r19
        pop
                          r18
        pop
                          r17
        pop
        pop
                          r16
                                   r16
        out
                          sreg,
        pop
                          r16
        ret
; fin del código
```

# 8.2. Hojas de Datos

Se adjunta la primera hoja de las hojas de datos de los principales componentes.



# HD74LS221

### **Dual Monostable Multivibrators**

REJ03D0458-0300 Rev.3.00 Jul.15.2005

This multivibrator features a negative-transition-triggered input and a positive-transition-triggered input either of which can be used as an inhibit input. Pulse triggering occurs at a particular voltage level and is not directly related to the transition time of the input pulse. Schmitt-trigger input circuitry (TTL hysteresis) for B input allows jitter-free triggering from inputs with transition rates as slow as 1 V/s, providing the circuit with excellent noise immunity of typically 1.2 V. A high immunity to  $V_{\rm CC}$  noise of typically 1.5 V is also provided by internal latching circuitry. Once fired, the outputs are independent of further transitions of the A and B inputs and are a function of the timing components, or the output pulses can be terminated by the overriding clear. Input pulses may be of any duration relative to the output pulse. Output rise and fall times are TTL compatible and independent of pulse length.

Typical triggering and clearing sequence are illustrated as a part of the switching characteristics waveforms. Pulse width stability is achieved through internal compensation and is virtually independent of  $V_{CC}$  and temperature.

In most applications, pulse stability will only be limited by the accuracy of external timing components. Jitter-free operation is maintained over the full temperature and  $V_{CC}$  range for more than six decades of timing capacitance (10 pF to  $10 \, \mu F$ ) and more than one decade of timing resistance (2 k $\Omega$  to  $100 \, k\Omega$ ).

Throughout these ranges, pulse width is defined by the relationship:  $t_{w \text{ (out)}} = \text{Cext} \bullet \text{Rext} \bullet \text{1n 2}$ .

#### **Features**

Ordering Information

| Part Name     | Package Type       | Package Code<br>(Previous Code) | Package<br>Abbreviation | Taping Abbreviation (Quantity) |
|---------------|--------------------|---------------------------------|-------------------------|--------------------------------|
| HD74LS221P    | DILP-16 pin        | PRDP0016AE-B<br>(DP-16FV)       | Р                       | _                              |
| HD74LS221RPEL | SOP-16 pin (JEDEC) | PRSP0016DG-A<br>(FP-16DNV)      | RP                      | EL (2,500 pcs/reel)            |

Note: Please consult the sales office for the above package availability.

Hoja de Datos del Monoestable.



### 24-Bit Analog-to-Digital Converter (ADC) for Weigh Scales

#### DESCRIPTION

Based on Avia Semiconductor's patented technology, HX711 is a precision 24-bit analog-to-digital converter (ADC) designed for weigh scales and industrial control applications to interface directly with a bridge sensor.

The input multiplexer selects either Channel A or B differential input to the low-noise programmable gain amplifier (PGA). Channel A can be programmed with a gain of 128 or 64, corresponding to a full-scale differential input voltage of ±20mV or ±40mV respectively, when a 5V supply is connected to AVDD analog power supply pin. Channel B has a fixed gain of 32. Onchip power supply regulator eliminates the need for an external supply regulator to provide analog power for the ADC and the sensor. Clock input is flexible. It can be from an external clock source, a crystal, or the on-chip oscillator that does not require any external component. On-chip poweron-reset circuitry simplifies digital interface initialization.

There is no programming needed for the internal registers. All controls to the HX711 are through the pins.

#### **FEATURES**

- · Two selectable differential input channels
- On-chip active low noise PGA with selectable gain of 32, 64 and 128
- On-chip power supply regulator for load-cell and ADC analog power supply
- On-chip oscillator requiring no external component with optional external crystal
- On-chip power-on-reset
- Simple digital control and serial interface: pin-driven controls, no programming needed
- Selectable 10SPS or 80SPS output data rate
- Simultaneous 50 and 60Hz supply rejection
- Current consumption including on-chip analog power supply regulator:

normal operation < 1.5mA, power down < 1uA

- Operation supply voltage range:  $2.6 \sim 5.5 V$
- Operation temperature range: -40 ~ +85 °C
- 16 pin SOP-16 package

#### APPLICATIONS

- · Weigh Scales
- Industrial Process Control



Fig. 1 Typical weigh scale application block diagram

TEL: (592) 252-9530 (P. R. China)

AVIA SEMICONDUCTOR

EMAIL: market@aviaic.com



# ATmega48A/PA/88A/PA/168A/PA/328/P

# megaAVR® Data Sheet

#### Introduction

The ATmega48A/PA/88A/PA/168A/PA/328/P is a low power, CMOS 8-bit microcontrollers based on the AVR® enhanced RISC architecture. By executing instructions in a single clock cycle, the devices achieve CPU throughput approaching one million instructions per second (MIPS) per megahertz, allowing the system designer to optimize power consumption versus processing speed.

#### **Features**

- High Performance, Low Power AVR® 8-Bit Microcontroller Family
- Advanced RISC Architecture
  - 131 Powerful Instructions Most Single Clock Cycle Execution
  - 32 x 8 General Purpose Working Registers
  - Fully Static Operation
  - Up to 20 MIPS Throughput at 20MHz
  - On-chip 2-cycle Multiplier
- High Endurance Non-volatile Memory Segments
  - 4/8/16/32KBytes of In-System Self-Programmable Flash program memory
  - 256/512/512/1KBytes EEPROM
  - 512/1K/1K/2KBytes Internal SRAM
  - Write/Erase Cycles: 10,000 Flash/100,000 EEPROM
  - Data retention: 20 years at 85°C/100 years at 25°C<sup>(1)</sup>
  - Optional Boot Code Section with Independent Lock Bits
    - In-System Programming by On-chip Boot Program
    - True Read-While-Write Operation
  - Programming Lock for Software Security
- QTouch<sup>®</sup> library support
  - Capacitive touch buttons, sliders and wheels
  - QTouch and QMatrix™ acquisition
  - Up to 64 sense channels
- Peripheral Features
  - Two 8-bit Timer/Counters with Separate Prescaler and Compare Mode
  - One 16-bit Timer/Counter with Separate Prescaler, Compare Mode, and Capture Mode



Disposición de Pines en Arduino Uno.

A continuación se muestra una sección de la hoja de datos del ADC, en la que se explica el funcionamiento de la salida de datos del mismo.

### **Serial Interface**

Pin PD\_SCK and DOUT are used for data retrieval, input selection, gain selection and power down controls.

When output data is not ready for retrieval, digital output pin DOUT is high. Serial clock input PD\_SCK should be low. When DOUT goes to low, it indicates data is ready for retrieval. By applying 25~27 positive clock pulses at the PD\_SCK pin, data is shifted out from the DOUT output pin. Each PD\_SCK pulse shifts out one bit, starting with the MSB bit first, until all 24 bits are shifted out. The 25<sup>th</sup> pulse at PD\_SCK input will pull DOUT pin back to high (Fig.2).

Input and gain selection is controlled by the number of the input PD\_SCK pulses (Table 3). PD\_SCK clock pulses should not be less than 25 or more than 27 within one conversion period, to avoid causing serial communication error.

| PD_SCK Pulses | Input<br>channel | Gain |
|---------------|------------------|------|
| 25            | A                | 128  |
| 26            | В                | 32   |
| 27            | A                | 64   |

**Table 3 Input Channel and Gain Selection** 

Funcionamiento de DT y SCK del ADC.