# Arquitetura e Organização de Computadores II Arquitetura MIPS

Prof. Dr. Daniel S. Marcon danielstefani@unisinos.br



#### Histórico

- 1981 J. Hennessy e sua equipe de Stanford propõem a arquitetura MIPS
- 1984 Hennessy funda a MIPS Computer Systems
- 1991 A Silicon Graphics compra a MIPS
- 1999 Um em cada três processadores embarcados possui arquitetura MIPS
- 2006 É lançado o primeiro MIPS Multithread



# Introdução

- Microprocessador Sem Estágios Interligados de Pipeline (Microprocessor Without Interlocked Pipeline Stages – MIPS)
- Processadores MIPS são do tipo RISC
  - Existe um conjunto bastante pequeno de instruções que o processador sabe executar
  - Pode-se criar todas as demais operações combinando-se instruções desse pequeno conjunto
  - Ex.: add, sub, mov, and, shift, compare equal/not equal, branch, jump, call, return
  - Considerado bastante didático
- Usado em diversos sistemas, como roteadores Cisco, access points da Linksys e video-games (Nintendo 64, Playstation, Playstation 2 e Playstation Portable)



# Organização da Memória

- Endereçada a byte
- Uma palavra tem 32 bits (4 bytes)
- As palavras são alinhadas: dados de 32 bits precisam iniciar em endereços múltiplos de 4

|                       |               |            | Value of | f 3 low-ord | er bits of by | te address |            |            |
|-----------------------|---------------|------------|----------|-------------|---------------|------------|------------|------------|
| Width of object       | 0 1 2 3 4 5 6 |            |          |             |               |            |            |            |
| 1 byte (byte)         | Aligned       | Aligned    | Aligned  | Aligned     | Aligned       | Aligned    | Aligned    | Aligned    |
| 2 bytes (half word)   | Alig          | ned        | Align    | ed          | Alig          | ned        | Alig       | ned        |
| 2 bytes (half word)   |               | Misa       | ligned   | Misal       | igned         | Misali     | gned       | Misaligned |
| 4 bytes (word)        |               | Ali        | igned    |             |               | Alig       | gned       |            |
| 4 bytes (word)        |               |            | Misal    | igned       |               |            | Misaligned |            |
| 4 bytes (word)        |               |            |          | Misal       | igned         |            | Misal      | igned      |
| 4 bytes (word)        |               |            |          |             | Misa          | ligned     |            | Misaligned |
| 8 bytes (double word) |               |            |          | Aligned     |               |            |            |            |
| 8 bytes (double word) |               |            |          |             | Misaligneo    | i          |            |            |
| 8 bytes (double word) |               |            |          |             | Misa          | ligned     |            |            |
| 8 bytes (double word) |               |            |          |             |               | Misaligned |            |            |
| 8 bytes (double word) |               |            |          |             |               | Misa       | ligned     |            |
| 8 bytes (double word) |               | Misaligned |          |             |               |            |            |            |
| 8 bytes (double word) |               |            |          |             |               |            | Misa       | ligned     |
| 8 bytes (double word) |               |            |          |             |               |            |            | Misaligneo |



# Registradores

- 32 registradores de propósito geral de 32 bits
  - o \$0 .. \$31
  - o Operações inteiras e de endereçamento
- \$0 tem sempre valor 0
- \$31 guarda endereço de retorno de sub-rotina
- 32 registradores de ponto flutuante de 32 bits (precisão simples)
  - o \$f0 .. \$f31
  - o Podem ser usados em pares para precisão dupla
  - o Registradores Hi e Lo para uso em multiplicação e divisão



# Registradores - Convenção

| 0  | zer       | o constante 0              |
|----|-----------|----------------------------|
| 1  | at        | reservado para o assembler |
| 2  | v0        | valores retornados         |
| 3  | v1        |                            |
| 4  | a0        | argumentos passados        |
| 5  | a1        |                            |
| 6  | a2        |                            |
| 7  | a3        |                            |
| 8  | t0        | temporários                |
|    |           |                            |
| 15 | <b>t7</b> |                            |

| 16 | s0 | variáveis da função         |
|----|----|-----------------------------|
|    |    |                             |
| 23 | s7 |                             |
| 24 | t8 | temporários                 |
| 25 | t9 |                             |
| 26 | k0 | reservado para o SO         |
| 27 | k1 |                             |
| 28 | gp | ponteiro para a área global |
| 29 | sp | ponteiro de pilha           |
| 30 | fp | ponteiro do frame           |
| 31 | ra | Endereço de retorno         |



# Instruções

- Tamanho de 32 bits
- Usa registradores de propósito geral e uma arquitetura load/store
  - o 32 registradores + 32 registradores para ponto flutuante
- Suporta endereçamentos de memória básicos
  - Registrador, imediato, base+índice (deslocamento), relativo ao PC e pseudo-absoluto
- Suporta dados de 8, 16 e 32 bits para inteiros
- Suporta ponto flutuantes de acordo com IEEE 754 (32 e 64 bits)
- Objetiva um conjunto de instruções minimalista
- Formato de instruções fixo: R, I, J



| 6       | 5  | 5  | 5  | 5     | 6     |
|---------|----|----|----|-------|-------|
| op-code | rs | rt | rd | shamt | funct |

- op-code: operação básica da instrução
- rs: primeiro registrador de origem
- rt: segundo registrador de origem
- rd: registrador de destino
- shamt: deslocamento (shift amount)
- funct: indica a função específica que a ULA irá realizar



| 6       | 5  | 5  | 5  | 5     | 6     |  |
|---------|----|----|----|-------|-------|--|
| op-code | rs | rt | rd | shamt | funct |  |

- Instruções do tipo R
  - o Aritméticas e lógicas (add, sub, and, or)
  - o Movimentação entre registradores
  - Exemplo: add \$s1, \$s2, \$s3



| 6       | 5  | 5  | 16                       |  |  |  |
|---------|----|----|--------------------------|--|--|--|
| op-code | rs | rt | oper. imed. ou deslocam. |  |  |  |

- Instruções do tipo I
  - o load, store
  - Operações aritméticas e lógicas com operando imediato
  - Desvios condicionais (branches)
  - Exemplo 1: lw \$s1, deslocam(\$s2)
  - Exemplo 2: sw \$s1, deslocam(\$s2)
  - Exemplo 3: beq \$s1, \$s2, deslocam
  - $\circ$  Em branches:  $PC = PC + sign-ext_{32}(IR_{15-0}::00)$



|   | 6       | 5  | 5  | 5                        | 5     | 6     |  |
|---|---------|----|----|--------------------------|-------|-------|--|
| R | op-code | rs | rt | rd                       | shamt | funct |  |
| Ι | op-code | rs | rt | oper. imed. ou deslocam. |       |       |  |

- Primeiros 3 campos são os mesmos do R
  - Facilita para o hardware
- Porém, o campo rt muda de significado



|   | 6       | 5  | 5  | 5                        | 5     | 6     |  |
|---|---------|----|----|--------------------------|-------|-------|--|
| R | op-code | rs | rt | rd                       | shamt | funct |  |
| Ι | op-code | rs | rt | oper. imed. ou deslocam. |       |       |  |

- Primeiros 3 campos são os mesmos do R
  - Facilita para o hardware
- Porém, o campo rt muda de significado
  - o Formato R: rt é a 2a origem
  - Formato I: rt pode ser destino





- Instruções do tipo J
  - o Desvios com endereçamento absoluto
  - o Chamada de sub-rotina
  - Exemplo: j endereço
- Em jumps:

$$\circ PC = PC_{31-28}::IR_{25-0}::00$$
)



## Modos de Endereçamento





# **Bloco Operacional Monociclo**

- Cada instrução é executada em um 1 ciclo de clock (CPI=1)
- Ciclo de clock deve ser longo o suficiente para executar a instrução mais longa



# Passos para a Execução de uma Instrução





# Passos para a Execução de uma Instrução





## Busca da Instrução

- O contador de programa contém o endereço da instrução em execução
- O endereço da próxima instrução é obtido pela soma de 4 posições ao contador de programa
- A instrução lida é usada por outras porções da parte operativa





## Instruções Aritméticas

# Instruction op rs rt rd shamt funct add rd, rs, rt RN1 RN2 WN Register File WD RegWrite



## Escrita na Memória





#### Leitura da Memória





#### **Desvio Condicional**





# **Bloco Operacional Completo**





# Bloco Operacional Completo com Controle





# Problemas com o Monociclo



#### Problemas com o Monociclo

- Monociclo aumenta o tempo de ciclo (reduz a frequência) para caber a instrução mais lenta (ineficiência!)
- Desempenho: velocidade limitada pelo pior caso (instrução mais lenta)
- Supondo os seguintes atrasos: memórias (4 ns), ULA (2 ns), banco de registradores (1 ns) e somadores (1 ns)

| instrução         | busca | Lê<br>registradores | Cálculo<br>na ULA | Acessa<br>memória de<br>dados | Escreve<br>em<br>registrador | Total |
|-------------------|-------|---------------------|-------------------|-------------------------------|------------------------------|-------|
| add, sub, and, or | 4ns   | 1ns                 | 2ns               |                               | 1ns                          | 8ns   |
| beq               | 4ns   | 1ns                 | 2ns               |                               |                              | 7ns   |
| sw                | 4ns   | 1ns                 | 2ns               | 4ns                           |                              | 11ns  |
| lw                | 4ns   | 1ns                 | 2ns               | 4ns                           | 1ns                          | 12ns  |



## **Alternativas**



#### **Alternativas**

- Fazer clock com frequência variável
  - o Muito custoso e complicado



#### **Alternativas**

- Fazer clock com frequência variável
  - Muito custoso e complicado
- Dividir a instrução em pequenas funções e executá-las em vários ciclos de clock, uma (ou mais) por ciclo



# **Bloco Operacional Multiciclo**

- Quebra o ciclo de execução em vários passos (como?)
- Executa cada passo em um ciclo de clock
- Vantagens
  - o Ciclo limitado pela operação mais lenta e não pela instrução mais lenta
  - Instruções mais simples executam mais rapidamente (ou seja, em menos ciclos)
  - Maior desempenho no final
  - Versátil (pode ser mais facilmente estendido com outras instruções)



#### Clock: Monociclo vs. Multiciclo



# Como dividir o processador em partes?

- Inserindo registradores
  - o Quando valor é computado em um ciclo e utilizado em outro ciclo
  - Quando entradas de unidade funcional podem mudar antes que a saída seja salva em outro registrador ou memória
  - Exemplo: Instruction Register
    - Memória vai mudar saída devido à atualização do PC e campos da instrução precisam se manter estáveis nas entradas do banco de registradores durante todos os ciclos



#### Resumidamente

- Máquina monociclo
  - Todas as operações devem ser feitas em um só ciclo
  - o Duração do ciclo calculada pelo pior caso
  - Leitura da instrução e acesso à memória no mesmo ciclo: duas memórias
  - Cálculos de endereço e operações aritméticas no mesmo ciclo: três unidades funcionais (ALU, somadores)
- Máquina multiciclo
  - Vários ciclos por instrução
  - Cada instrução pode ser executada em um número diferente de ciclos
  - Unidades funcionais podem ser reutilizadas em ciclos distintos
  - Pequeno acréscimo de multiplexadores e registradores
- Compromisso no desempenho (multiciclo)
  - $\circ$  CPI aumenta  $\rightarrow$  desempenho cai
  - $\circ$  Período do relógio diminui  $\to$  desempenho sobe



# Passos das Instruções

- 1. Busca da instrução/Incremento do PC
- 2. .
  - Decodificação da instrução
  - o Leitura dos registradores, mesmo que não sejam utilizados
  - o Cálculo do endereço do branch, mesmo que instrução não seja branch
- 3. (operação depende do tipo)
  - Tipo R: execução da operação
  - o Load e store: cálculo do endereço efetivo do operando
  - Branch: determina se deve ser executado e atualiza PC (acaba)
  - Jump: atualiza PC (acaba)
- 4. (operação depende do tipo)
  - Tipo R: grava resultado no registrador (acaba)
  - Store: grava dado na memória (acaba)
  - o Load: busca dado na memória
- 5. Load: grava resultado no registrador (acaba)



# **Bloco Operacional Multiciclo - Novos Componentes**



Novos registradores Novos Multiplexadores



# **Bloco Operacional Multiciclo - Novos Componentes**

- Uma única memória para dados e instruções
- Uma única unidade lógica e aritmética para todas as operações
  - Operações das instruções do tipo R
  - Cálculo do PC = PC + 4
  - Cálculo de endereço efetivo de memória: base + deslocamento
  - o Cálculo de endereço de desvio: PC + deslocamento
- Novos registradores
  - o Registrador de Instruções
  - Registrador de Dados da Memória (MDR)
  - o A e B: guardam valores dos operandos do banco de registradores
  - o ALU out: guarda valor da saída da ULA
- Novos multiplexadores ou extensão dos já existentes



# Passo 1 – Busca da Instrução



- IR = Memory[PC];
- PC = PC + 4;



# Passo 2 – Decodificação da Instrução / Busca nos Registradores



- A = Reg[IR[25-21]]; (A = Reg[rs])
- B = Reg[IR[20-15]]; (B = Reg[rt])
- ALUOut =  $(PC + sign-extend(IR[15-0]) \ll 2)$



# Passo 3 – Instruções do Tipo R



ALUOut = A op B



# Passo 4 – Instruções do Tipo R



• Reg[IR[15:11]] = ALUOut



#### Passo 3 - Branch



• if (A == B) PC = ALUOut;



# Passo 3 – Instruções de Referência à Memória



• ALUOut = A + sign-extend(IR[15-0]);



# Passo 4 – Instruções de Referência à Memória - Store



Memory[ALUOut] = B;



# Passo 4 – Instruções de Referência à Memória - Load



MDR = Memory[ALUOut];



# Passo 5 – Instruções de Referência à Memória - Load



Reg[IR[20-16]] = MDR;



# **Bloco Operacional Multiciclo Completo**





#### Referências

HENNESSY, J.L. PATTERSON, D. A. Arquitetura de Computadores: uma abordagem quantitativa. Rio de Janeiro: Campus, 2003. 827p. ISBN: 85-352-110 85-35285-3.

