

### C1 - Introduction

### Yann DOUZE VHDL

# VHDL = LOGIC DESIGN

- Just Like Building a Circuit on Your Breadboard!!
- Also known as a "Hardware Description Language"

```
LIBRARY ieee;
      USE ieee.std_logic_1164.all;
 6
8
    ENTITY LabExCG4 IS
          PORT( u, v, w, x, y : IN BIT;
s : IN STD_LOGIC_VECTOR(2 DOWNTO 0);
9
                   m : OUT BIT);
11
12
     END LabExCG4:
13
14
15
    ARCHITECTURE Behavior OF LabExCG4 IS
    BEGIN
16
    PROCESS(s)
17
      BEGIN
               WHEN "000" => m <= u;
18
          CASE s is
19
               WHEN "001" => m <= v;
WHEN "010" => m <= w;
20
21
               WHEN "010" => m <= x;
WHEN "100" => m <= y;
22
23
               WHEN OTHERS => m <= v;
24
25
           END CASE;
      END PROCESS;
      END Behavior;
                                       (NOT Actual equivalent Circuit - For Concept Demo only)
```



# Qu'est ce que le VHDL?

- VHDL: VHSIC Hardware Description Language
- VHSIC : Very High Speed Integrated Circuit
- VHDL : langage de description matérielle, décrit la structure et le comportement d'un circuit numérique.
- Langage standard de description de circuits ou de systèmes numériques en vue de:
  - Modélisation (simulation) des circuits ou systèmes
  - Synthèse (génération automatique) de circuit numérique.
  - Descriptions de programmes de test (banc de test)
  - Description de type hiérarchique (netlist)

# Historique

- 1981 Lancé par le USA DoD (Department of Defense) pour résoudre la crise du cycle de vie du matériel.
- 1983-85 Développement de la base du langage par Intermetrics, IBM et TI.
- 1986 Toutes les droits transférées à l'IEEE (Institute of Electrical and Electronics Engineers)
- 1987 Publication des normes IEEE Standard 1076-1987
- 1994 Norme révisée VHDL-1076-1993 (Tout le nécessaire, utilisé par 90% des designer)
- 2002 VHDL Norme IEEE 1076-2002
- 2009 VHDL 2008 Norme IEEE 1076-2008





# Autres langages proches

- Verilog est plus ancien. La syntaxe est proche de celle du langage C. Très utilisé aux USA et en Asie
- VHDL-AMS Langage de modélisation mixte numérique-analogique IEEE.1076.1-1999. Il est entièrement compatible avec le VHDL. Utilisé uniquement pour la modélisation.
- System C
- System Verilog



# Modélisation ou synthèse?

- Modélisation
  - Tout le langage. Logique + Temporel
  - Un modèle peut être comportemental, structurel ou de type data-flow.
- Synthèse
  - Le VHDL de synthèse est un sous-ensemble du VHDL généraliste
  - La synthèse demande une bonne connaissance du circuit et de la technologie.









# Avertissement pour la synthèse

- La synthèse est très sensible à la manière dont est écrit le VHDL.
- Pour la synthèse, il faut respecter certaines règles de codage.
- Un bon design ne peut venir que d'un bon code VHDL (l'outil ne synthèse ne fait pas des miracles)
- La synthèse ne peut pas remplacer l'expertise humaine.
- " Le VHDL de synthèse est un sous-ensemble du VHDL généraliste "





# Flot de conception



# Les cibles matérielles spécialisés



- ASIC : Application Specific Integrated Circuit
  - Numérique, analogique ou mixte (télécommunication)
  - Spécialisé pour une application
  - Réalisation complexe (de la spécification haut niveau à la synthèse physique)
  - Extrêmement performant : dédié+ réalisation parallèle + technologie de pointe
  - Circuit = cahier des charges





### Les différentes cibles matérielles



# ASIC Full Custom Circuits Sur mesure Circuits Sur

ASIC : Application Specific Integrated Circuit

# **ASIC Full Custom**



### **ASIC Standard Cells**



ASIC : Application Specific Integrated Circuit

### **ASIC Standard Cells**



# ASIC Gate Array ASIC CUSTOM CIrcuits Sur mesure Circuits Sur mesure Circuits Sea of Gate array Sea of Gate array FPGA CPLD PAL SRAM Antifuse

ASIC : Application Specific Integrated Circuit





# Circuit Configurable





# FPGA: le concept!







# **FPGA Architecture**

- Logic Fabric
  - Gates and flip-flops
- Embedded Blocks
  - Memory
  - DSP/Multipliers
  - Clock management (PLL)
  - High speed serial I/O
  - Soft/hard processors
- Programmable I/Os
- In-system programmable





# Logic Fabric

- Logic Cell (Xilinx) / Logic Element (Altera)
  - Lookup table (LUT)
  - Flip-Flop
  - Carry logic
  - Muxes (not shown)
- Slice
  - Two Logic Cells/Element





# Look-Up Table (LUTs)



| A                | В           | C           | D                     | Z                     |
|------------------|-------------|-------------|-----------------------|-----------------------|
| 0                | 0           | 0           | 0                     | 0                     |
|                  | 0           | 0           | 0<br>1<br>0<br>1<br>0 | 0<br>0<br>0<br>1<br>1 |
| 0                |             | 1           | 0                     | 0                     |
| 0                | 0<br>0<br>1 | 1<br>1<br>0 | 1                     | 1                     |
| 0                | 1           | 0           | 0                     |                       |
| 0                | 1           | 0           | 1                     | 1                     |
|                  |             |             | •                     |                       |
| 1                | 1           | 0           | 0                     | 0                     |
| 1                | 1           | 0<br>0<br>1 | 1                     | 0<br>0<br>0           |
| 1<br>1<br>1<br>1 | 1           | 1           | 0<br>1<br>0           | 0                     |
| 1                | 1           | 1           | 1                     | 1                     |
|                  |             |             |                       |                       |



### Block RAM

- RAM or ROM
- True dual port
  - Separate read and write ports
- Independent port size
  - Data width translation
- Excellent for FIFOs





# Multipliers

### Multipliers

- Signed or unsigned
- Optional pipeline stage
- Cascadable





# Programmable I/Os

- Single ended
- Differential / LVDS
- Programmable I/O standards
  - Multiple I/O banks



|              | Standard            | Output V <sub>CCO</sub> | Input V <sub>REF</sub> |
|--------------|---------------------|-------------------------|------------------------|
|              | LVTTL               | 3.3V                    | -                      |
|              | LVCMOS33            | 3.3V                    | -                      |
|              | LVCMOS25            | 2.5V                    | -                      |
|              | LVCMOS18            | 1.8V                    | -                      |
|              | LVCMOS15            | 1.5V                    | -                      |
| Single ended | LVCMOS12            | 1.2V                    | -                      |
|              | PCI 32/64 bit 33MHz | 3.3V                    | -                      |
|              | SSTL2 Class I       | 2.5V                    | 1.25V                  |
|              | SSTL2 Class II      | 2.5V                    | 1.25V                  |
|              | SSTL18 Class I      | 1.8V                    | 0.9V                   |
|              | HSTL Class I        | 1.5V                    | 0.75V                  |
|              | HSTL Class III      | 1.5V                    | 0.9V                   |
|              | HSTL18 Class I      | 1.8V                    | 0.9V                   |
|              | HSTL18 Class II     | 1.8V                    | 0.9V                   |
|              | HSTL18 Class III    | 1.8V                    | 1.1V                   |
|              | GTL                 | -                       | V8.0                   |
|              | GTL+                |                         | 1.0V                   |
| Differential | LVDS2.5             | 2.5V                    |                        |
|              | Bus LVDS2.5         | 2.5V                    | -                      |
|              | Ultra LVDS2.5       | 2.5V                    | -                      |
|              | LVDS_ext2.5         | 2.5V                    | -                      |
|              | RSDS                | 2.5V                    | -                      |
|              | LDT2.5              | 2.5V                    | -                      |

Durée dans le cycle de conception



### Les ASIC



### AVANTAGES

- hautes intégrations
- hautes performances (vitesse, low-power)
- coûts faibles pour de gros volumes de proc
- personnalisation
- Sécurité industrielle

### INCONVENIENTS

- prix du 1er exemplaire
- pas d'erreur possible
- non-flexible
- time-to-market élevé
- fabrication réservée aux spécialistes (fondeur)



### Les FPGA



### AVANTAGES

- Possibilité de prototypage
- time-to-market faible
- adaptabilité aux futurs évolutions grâce à la reconfiguration
- flexibilité

### INCONVENIENTS

- intégration limité par les ressources de routage
- performances
- prix à l'unité élevé pour de grosses productions





- Toujours plus d'intégration (SoC)
- Les FPGA sont de plus en plus performant et de moins en moins cher donc de plus en plus utilisé.
- Les FPGA viennent lentement remplacer les circuits ASIC.
- Illustration ...





# 1990 : FPGA = Glue Logique



ASIC: Application Specific Integrated Circuit
 ASSP: Application Specific Standard Product

• FPGA: Field Programmable Gate Array

RAM: Random Acess MemoryROM: Read Only Memory



### 2000 : FPGA = une alternative au ASIC







# Depuis 2005 : FPGA + Cœurs de processeurs





### Conclusion sur les cibles matérielles

### Avantages

- Grandes performances : consommation de puissance et fréquence de fonctionnement
- Parallélisme, pipeline ...
- Possibilité de traitement temps réel
- Spécialisation du circuits à l'application
- Possibilité d'avoir des composants flexibles : FPGA
- Choix large de techno, boitier, gamme ...

### Inconvénients

- Conception plus ou moins complexe et longue
- Les coûts de conception peuvent être élevés (ASIC et FPGA de taille importante)
- Nécessite des méthodes de conception rigoureuse.
- Demande une plus grande expertise



# Principaux Fabricants de FPGA

- Xilinx
- Altera
- Lattice Semiconductor
- Actel (microsemi)
- Cypress
- Atmel
- QuickLogic





### Différence entre un µC et un FPGA

### Un μC:

- Exécute les instructions d'un programme de manière séquentielle.
- Un FPGA:
  - Description matérielle d'un système.
  - Un FPGA peut comporter un ou plusieurs μC ou μP, on parle alors de SoC ou SoPC.



# Qu'est ce qu'une IP?

- IP (Intellectual Propriety)
  - composant virtuel
  - Fonction décrit par un langage HDL
- Vendeur d'IPs :
  - ARM
  - www.design-reuse.com
- IPs open source :
  - www.opencores.org



- VHDL sur Internet
  - http://vhdl33.free.fr/
  - https://www.doulos.com/knowhow/vhdl\_d esigners\_guide/
  - http://www.opencores.org/
    - Composants RTL open source (IPs)
  - http://www.freemodelfoundry.com/
    - Composants behaviour (modélisation) pour la simulation.