#### 明治大学 理工学部 2024年度 卒業論文

カレントミラーを組み合わせた折り 返し型アナログ乗算回路の出力範囲 を拡大する回路構成

学生番号:1512201217

電気電子生命学科

小島 光

指導教員:和田 和千

実家住所: 〒124-0006 東京都葛飾区堀切8-8-3-306

電話番号:070-3614-1189

#### 概要

フォトニックリザバの学習・計算の際に必要となるアナログ的な積和演算を可能とする乗算回路の構成を提案する。KCLを利用することで、多数の信号の和を電流的に実現することができるが、信号線を共有するため和の出力振幅は単体の乗算回路と共有される。即ち、積和演算回路の出力振幅は乗算回路単体の出力振幅と等しくなり、和をとる信号の数が多くなればなるほど乗算回路一つあたりの入力範囲が限られてしまうため信号対雑音比(S/N 比)の劣化が懸念される。そこで、従来のギルバート乗算回路を応用した乗算回路を提案しギルバート乗算回路同様、アナログ信号の乗算ができることを、小信号解析を用いて確認した。また、乗算器が動作する条件として、MOSFETが遮断しない条件を使い出力範囲を示した。そして、今後集積化を行い出力範囲拡大ができていることを確認するための素子値を設計し、パッケージでの測定を踏まえたシミュレーションを行った。

### 目次

| 第1章 | 序論                          | 1  |
|-----|-----------------------------|----|
| 謝辞  |                             | 3  |
| 付録A | 実装回路図ならびに PCB レイアウト図        | 4  |
| 付録B | FSK 復調器の Verilog-HDL ソースコード | 11 |

#### 第1章 序論

現在、機械学習の分野ではディープラーニングが盛んに研究され、とくに時系列データを扱うためには各ノードが次の層への結合のみを持つ順伝搬型 (feed-forword) ではなく以前の層への結合も持つリカレントニューラルネット (RNN) と呼ばれる方式が使われている。しかし、一般なディープラーニングにおいて、現実的な精度を得るためには多くの隠れ層を必要とするがその学習は必ずしも現実的な計算量では終わらない。これは多数の隠れ層を持つニューラルネットワーク (NN) では、ノード間の結合が非線形な活性化関数で定義されるため、教師データに対する数値解析的なフィッティングしかできないことに起因する。そこで、学習効率を上げる方法として RNN を物理現象によって再現したリザバが登場した。

このリザバからの複数の出力を積和演算することで特徴量を抽出することができる。特に、学習するのはリザバではなく積和演算の重みのみであるため学習コストを低減させることができる。今回、光で入出力を行うフォトニックリザバにおいては高速な画像認識に用いることができる可能性が報告されている。しかしながら、現状では出力の光を光のまま積和演算することは難しいためフォトダイオードによって電気に変換し積和演算・並びに学習を行うことが検討されている。ここで、積和演算が画像認識速度のボトルネックにならないよう高速な処理が必要なため今回はアナログ信号の積和演算を行うギルバート乗算回路を使用することが本学で検討されていた。ギルバート乗算回路を用いる積和演算では図??に示すよう、出力信号に対してギルバート乗算回路で重みづけを行い、出力信号をまとめることで電流的に和をとる。即ち、各乗算器の出力振幅が積和演算回路の出力振幅の上限となるため、積和演算を行う信号の数が増えるとその分入力範囲が限られる。これにより信号対雑音比(S/N比)

の劣化が懸念される。

本研究では、S/N 比向上のため乗算回路単体の出力振幅を拡大する構成を提案する。本論の構成は以下のとおりである。まず2章で検討していたギルバート乗算回路構成を示し、小信号解析を行うことでその特性を確認する。さらにその現実的な出力範囲を導出する。3章において提案する回路構成についての基本的な方針を示し、小信号解析において提案回路がギルバート乗算回路同様、アナログ信号の乗算が可能であることを明らかにする。また、その出力範囲を導出しギルバート乗算回路に対し出力範囲を広げられることを示し、シミュレーション上でも確認する。最後に、4章で結論並びに今後の展望について述べる。

#### 謝辞

本研究を遂行するにあたり、大変手厚く御指導頂いた本学電気電子生命学科和田和千准教授に深く感謝する.併せて、本論文の執筆にあたり有益なる御助言を頂いた同学科通信伝送グループの井家上哲史教授、関根かをり教授、中村守里也准教授に深く感謝する.また、日頃の研究において、議論を通じて多くの御助言を頂いた波動信号処理回路研究室諸氏に厚く感謝する.

2024年2月日 明治大学 理工学部 電気電子生命学科 4年 波動信号処理回路研究室 小島 光

## 付 録 A 実装回路図ならびに PCB レイアウト図

実装した送受信回路の回路図ならびに PCB レイアウト図を次頁以降に添付する.









(a) 表面



(b) 内層 1 面



(c) 内層 2 面



(d) 裏面

図 A.4: 送信側 PCB レイアウト図



(a) 表面



図 A.5: 受信側 PCB レイアウト図

# 付 録B FSK復調器の Verilog-HDLソース コード

FPGA を用いた FSK 復調器の Verilog-HDL ソースコードならびに論理シミュレーション用テストベンチを以下に示す.

Listing B.1: FSK 復調器

```
1
2 module counter7_for_thesis(
       input clk,
       input serial_datain,
       input sw0,
5
6
       input sw1,
       input sw2,
7
       input sw3,
       input btn0,
9
       input extfsksig, //b10
10
11
12
       output serial_dataout,
       output led0,
13
       output b1,
14
       output b2,
15
       output b3,
       output b4,
17
       output b7,
18
       output b8,
19
       output b9
20
           );
21
22
24 parameter low_freq=598; /*で指定kHz*/
```

```
25 parameter high_freq=979;
26 parameter integer cnt_fspace=(1/(low_freq*2*0.000008));
  parameter integer cnt_fmark=(1/(high_freq*2*0.000008));
  parameter integer threshold=167;
29
30 reg [19:0] cntdata=20'd0;
  reg [31:0] cntfspace=32'd0;
32 reg [31:0] cntfmark=32'd0;
33 reg [31:0] demodcnt_1p=32'd0;
34 reg [31:0] demodcnt_2p=32'd0;
35 reg [31:0] demodcnt_p=32'd0;
36 reg [31:0] difference_p=32'd0;
37 reg [31:0] bps=32'd0;
38 reg [31:0] rstpls_p=32'b0;
  reg [63:0] resetcounter=64'd0;
39
40
41 reg fmark=1'b0; /* high freq*/
42 reg fspace=1'b0; /*low freq*/
43 reg fsksig=1'b0;
44 reg fdata=1'b0;
45 reg datachange=1'b0;
46 reg demodout=1'b0;
47 reg cntrst_p=1'b0;
48 reg resetflag=1'b0;
49 reg sigselect=1'b0;
  reg recoverflag=1'b0;
50
51
  initial @(negedge demodout) recoverflag<=1'b1;</pre>
52
53
  always @(posedge clk)begin
55
56
  /* set rate of pseudo data */
57
  59
           if(sw3==0 \& sw2==0 \& sw1==0 \& sw0==0) bps<='d300;
60
      else if (sw3==0 \& sw2==0 \& sw1==0 \& sw0==1) bps <= 'd600;
61
      else if(sw3==0 & sw2==0 & sw1==1& sw0==0) bps<='d1200;
62
      else if(sw3==0 \& sw2==0 \& sw1==1 \& sw0==1) bps<='d2400;
63
      else if (sw3==0 \& sw2==1 \& sw1==0 \& sw0==0) bps<='d4800;
64
      else if (sw3==0 \& sw2==1 \& sw1==0 \& sw0==1) bps <= 'd9600;
65
      else if(sw3==0 & sw2==1 & sw1==1& sw0==0) bps<='d14400;
66
```

```
else if(sw3==0 & sw2==1 & sw1==1& sw0==1) bps<='d19200;
67
      else if(sw3==1 \& sw2==0 \& sw1==0 \& sw0==0) bps<='d38400;
68
      else if(sw3==1 \& sw2==0 \& sw1==0 \& sw0==1) bps<='d57600;
69
      else if(sw3==1 & sw2==0 & sw1==1& sw0==0) bps<='d115200;
70
      else if(sw3==1 \& sw2==0 \& sw1==1 \& sw0==1) bps<='d230400;
71
      else if(sw3==1 & sw2==1 & sw1==0& sw0==0) bps<='d460800;
72
      else if(sw3==1 \& sw2==1 \& sw1==0 \& sw0==1) bps<='d921600;
73
      else bps<='d115200;
74
75
   76
77
78
   /*genarate pseudo FSK signal*/
79
   if(cntfspace == cnt_fspace) begin
81
          cntfspace<=32'd0; // reset cnt //</pre>
82
          fspace<=~fspace;
83
   end
84
85
86
   else begin
      cntfspace<=cntfspace+32'd1;</pre>
87
   end
88
89
   90
91
92
       if(cntfmark == cnt_fmark) begin
          cntfmark<=32'd0; // reset cnt //</pre>
93
          fmark<=~fmark;
94
   end
95
96
   else begin
      cntfmark<=cntfmark+32'd1;</pre>
98
99
100
   101
102
        if(cntdata == 'd125000000/bps) begin
103
          cntdata<=20'd0; // reset cnt //</pre>
104
105
         fdata<=~fdata;
106
   end
107
108 else begin
```

```
cntdata<=cntdata+20'd1;</pre>
109
   end
110
111
  112
113
114
  /*choose internal(pseudo) or external FSK signal*/
115
  116
117
   if(btn0==1) sigselect<=~sigselect;</pre>
118
119
   if(sigselect==0) begin
120
121
     if(fdata==0) begin
122
     fsksig<=fspace;</pre>
123
     end
124
      else begin
125
126
     fsksig<=fmark;</pre>
127
     end
128
   end
129
   if(sigselect==1) fsksig<=extfsksig;</pre>
130
131
  132
133
134
  /*generate counter-reset pulse*/
135
  137
  if(fsksig==1'b1) begin
138
     rstpls_p<=rstpls_p+1'b1;
139
        if(rstpls_p<1'b1) cntrst_p<=1'b1;</pre>
140
        else if (rstpls_p==1'b1) begin
141
        rstpls_p<=1'b1;
142
        cntrst_p<=1'b0;</pre>
143
        end
144
145
146
  end
147
  if(fsksig==1'b0) rstpls_p<=1'b0;</pre>
  149
150
```

```
151
   /*set counter*/
152
   154
    if(fsksig==1'b0 && cntrst_p==1'b0) demodcnt_2p<=demodcnt_2p
155
       +32'd1;
   else if (fsksig==1'b1 && cntrst_p==1'b0) demodcnt_1p<=
156
       demodcnt_1p+32'd1;
   else begin
157
      demodcnt_1p<=32'd0;
158
      demodcnt_2p<=32'd0;
159
160
   end
161
162
   demodcnt_p<=demodcnt_1p+demodcnt_2p;</pre>
163
   164
165
166
   /*set normally HIGH*/
167
   if(cntrst_p==1'b1) begin
169
      if(demodcnt_1p>demodcnt_2p) difference_p<=demodcnt_1p-
170
         demodcnt_2p;
      if(demodcnt_2p>demodcnt_1p) difference_p<=demodcnt_2p-
171
         demodcnt_1p;
      if(demodcnt_1p==demodcnt_2p) difference_p<=0;</pre>
172
   end
173
174
   if(difference_p>'d10) datachange<=1'b1;</pre>
   else datachange<=1'b0;</pre>
177
   178
179
   if(datachange==0)begin // set normally high
180
      resetcounter<=resetcounter+32'd1;
181
182
      if(resetcounter>'d125000000) resetflag<=1'b1; else
183
         resetflag<=1'b0;
184
   end
185
   if(datachange==1) resetcounter<=32'd0;</pre>
186
187
```

```
189
190
  /* data detection */
191
  193
  if(cntrst_p==1'b1) begin
194
         if(demodcnt_p>threshold) demodout<=1'b0;</pre>
195
         if(demodcnt_p<threshold) demodout<=1'b1;</pre>
196
197
     end
198
199
     else demodout<=demodout;</pre>
200
  201
   end
202
203
204 assign b1=fdata;
205 assign b2=fmark;
206 assign b3=fspace;
207 assign b4=fsksig;
208 assign b7=demodout;
209 assign b8=cntrst_p;
210 assign b9=datachange;
211 assign led0=sigselect;
212 assign serial_dataout=demodout;
213 endmodule
```

Listing B.2: テストベンチ

```
1
2
   'timescale 1ns / 1ps
4 module counter7_tb;
5
       reg clk;
6
       reg rnd;
8
       wire sw0=0;
9
       wire sw1=0;
10
       wire sw2=0;
11
       wire sw3=1;
12
       wire btn0=0;
13
       wire extfsksig=0;
14
```

```
15
       wire serial_dataout;
16
       wire led0;
17
       wire b1;
18
       wire b2;
19
       wire b3;
20
       wire b4;
21
       wire b7;
22
       wire b8;
23
       wire b9;
24
25
       initial clk<=0;</pre>
26
27
       always #4 clk=~clk;
28
29
       counter7_for_thesis uut(
30
       .clk(clk),
31
       .serial_datain(rnd),
32
33
       .sw0(sw0),
34
       .sw1(sw1),
35
       .sw2(sw2),
36
       .sw3(sw3),
37
       .btn0(btn0),
38
       .extfsksig(extfsksig),
39
40
       .serial_dataout(serial_dataout),
41
       .led0(led0),
42
       .b1(b1),
43
       .b2(b2),
44
       .b3(b3),
45
       .b4(b4),
46
       .b7(b7),
47
       .b8(b8),
48
       .b9(b9));
49
  endmodule
```